亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_sci.h

?? TMS320F2812_Program,very good Programs.
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩亚洲综合| 美腿丝袜在线亚洲一区| 国产精品素人一区二区| 欧美精品一区二区三区在线| 在线成人av网站| 欧美日韩不卡一区二区| 在线日韩一区二区| 欧美天堂一区二区三区| 色噜噜偷拍精品综合在线| 成人精品视频一区二区三区| 成人av动漫在线| 99久久夜色精品国产网站| 色综合久久久久综合体| 在线观看一区日韩| 欧美人妇做爰xxxⅹ性高电影| 91在线视频官网| 在线观看欧美精品| 欧美久久一二区| 日韩欧美国产一二三区| 欧美日韩情趣电影| 欧美tk—视频vk| 国产色产综合色产在线视频| 国产欧美一区二区三区鸳鸯浴| 亚洲色图在线播放| 午夜欧美视频在线观看| 国内国产精品久久| 成人黄色免费短视频| 99精品热视频| 色综合久久久久综合| 欧美精选一区二区| 精品国产91洋老外米糕| 综合亚洲深深色噜噜狠狠网站| 日韩免费观看2025年上映的电影 | 看电视剧不卡顿的网站| 国产成都精品91一区二区三| 97se亚洲国产综合自在线| 在线播放日韩导航| 久久亚洲综合色| 1区2区3区国产精品| 亚洲男人的天堂在线观看| 三级久久三级久久久| 久久国产人妖系列| 成人激情免费视频| 337p亚洲精品色噜噜狠狠| 欧美激情在线一区二区| 欧美三级视频在线| 最近日韩中文字幕| 国产成人午夜精品影院观看视频| 欧美三级电影网| 国产精品色婷婷| 天天色天天爱天天射综合| 国产精品一品视频| 欧美日韩国产系列| 国产精品免费视频观看| 一区二区三区日韩欧美| 青青草国产精品亚洲专区无| 成人在线一区二区三区| 精品国产精品网麻豆系列| 亚洲成av人影院| www.亚洲人| 亚洲精品一区二区三区蜜桃下载 | 精品制服美女丁香| 欧美日产在线观看| 亚洲精品成人悠悠色影视| 成人毛片老司机大片| 欧美精品一区二区三区蜜桃视频| 亚洲一区二区三区四区五区中文 | 国产精品不卡一区二区三区| 久久国产精品露脸对白| 欧美高清性hdvideosex| 一区二区高清视频在线观看| 国产很黄免费观看久久| 精品久久人人做人人爰| 久久精品理论片| 亚洲精品在线免费播放| 国内一区二区视频| 国产三级精品三级| 成人精品免费看| 国产精品久久久久久久岛一牛影视| 国产aⅴ精品一区二区三区色成熟| 久久精品人人做人人爽人人| 国产精品综合一区二区三区| 久久久国产精品麻豆| 丰满放荡岳乱妇91ww| 中文字幕一区二区三区在线观看 | 欧美一区二区三区日韩视频| 日韩影视精彩在线| 精品国内二区三区| 国产成a人无v码亚洲福利| 国产日本一区二区| 不卡影院免费观看| 亚洲午夜电影在线观看| 日韩一级欧美一级| 国产成人在线视频网址| 亚洲伦理在线免费看| 欧美日韩精品一区二区三区四区| 一区二区三区美女| 欧美精品欧美精品系列| 久久国产麻豆精品| 欧美国产综合色视频| 岛国精品一区二区| 亚洲国产美国国产综合一区二区| 日本韩国一区二区三区| 久久久久国产精品免费免费搜索| 国产精品亚洲一区二区三区妖精| 国产亚洲一区二区三区四区| 高清成人免费视频| 伊人婷婷欧美激情| 欧美精品1区2区3区| 国产精品中文字幕一区二区三区| 亚洲人成网站在线| 日韩欧美国产一区二区在线播放 | 日韩美女精品在线| 在线看一区二区| 日本美女视频一区二区| 精品女同一区二区| 色狠狠av一区二区三区| 一区二区三区在线视频免费| 26uuu欧美| 欧美在线一区二区三区| 亚洲狼人国产精品| 欧美电影免费观看完整版| 国产成人三级在线观看| 国产精品久久网站| 日韩欧美国产不卡| 99久久精品国产毛片| 免费看精品久久片| 亚洲天堂中文字幕| 国产拍欧美日韩视频二区| 欧美肥大bbwbbw高潮| 亚洲国产精品精华液ab| 69堂亚洲精品首页| 婷婷丁香激情综合| 国产精品久久久久久久久免费桃花 | 全国精品久久少妇| 亚洲日本欧美天堂| 久久夜色精品国产欧美乱极品| 欧美综合久久久| 国产·精品毛片| 视频一区二区中文字幕| 亚洲主播在线播放| 国产精品久久久久永久免费观看| 精品免费日韩av| 欧美一区二区三区思思人| 在线播放91灌醉迷j高跟美女| 成人精品gif动图一区| 国产经典欧美精品| 国产在线视频一区二区| 毛片av中文字幕一区二区| 婷婷六月综合网| 玉米视频成人免费看| 亚洲欧美一区二区三区久本道91| 国产精品久久久久精k8| 国产高清不卡二三区| 午夜欧美在线一二页| 日韩理论片在线| 日本特黄久久久高潮| 日产国产欧美视频一区精品| 午夜视频久久久久久| 日本aⅴ亚洲精品中文乱码| 天堂在线一区二区| 蜜桃av一区二区三区电影| 日韩精品免费专区| 久久不见久久见中文字幕免费| 欧美a级理论片| 大陆成人av片| 色悠久久久久综合欧美99| 在线观看欧美黄色| 日韩区在线观看| 国产精品私房写真福利视频| 亚洲日本va午夜在线影院| 视频一区二区国产| 国产一区美女在线| 99re视频精品| 欧美精品日韩综合在线| 久久久久久久网| 亚洲激情自拍偷拍| 免费的成人av| av电影在线观看不卡| 欧美日韩免费不卡视频一区二区三区| 日韩视频免费观看高清完整版在线观看 | 激情久久久久久久久久久久久久久久| 国产精品一卡二| 一本色道**综合亚洲精品蜜桃冫| 欧美日韩成人激情| 中文字幕久久午夜不卡| 午夜国产精品一区| 福利一区二区在线| 欧美群妇大交群中文字幕| 国产亚洲人成网站| 亚洲高清久久久| 成人激情图片网| 欧美大肚乱孕交hd孕妇| 亚洲另类春色国产| 色婷婷av一区二区三区大白胸| 精品久久一二三区| 五月天一区二区| 一本久久综合亚洲鲁鲁五月天 | 一区二区三区在线影院| 国精产品一区一区三区mba桃花 |