亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TMS320F2812_Program,very good Programs.
?? H
字號:

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人精品免费| 激情综合色综合久久综合| 欧美一区二区在线免费观看| 国产酒店精品激情| 婷婷一区二区三区| 日本一区二区三区国色天香 | 国产精品白丝jk黑袜喷水| 夜夜精品视频一区二区| 久久天堂av综合合色蜜桃网| 欧美在线高清视频| 国产成人精品1024| 免费成人小视频| 亚洲一区二区在线免费观看视频| 久久婷婷国产综合国色天香| 欧美日韩亚洲高清一区二区| 99久久99久久精品免费看蜜桃| 日韩激情av在线| 亚洲激情五月婷婷| 国产欧美一区二区三区鸳鸯浴| 91精品在线麻豆| 在线精品视频小说1| a亚洲天堂av| 国产伦精品一区二区三区免费迷| 偷偷要91色婷婷| 夜夜爽夜夜爽精品视频| 亚洲欧洲成人av每日更新| 久久免费国产精品| 精品久久久久久最新网址| 欧美日韩精品系列| 欧美色综合天天久久综合精品| 色综合色综合色综合| 成人免费视频视频在线观看免费| 激情综合色综合久久| 久久精品国产在热久久| 日韩成人精品在线观看| 亚洲成av人片一区二区三区| 亚洲综合免费观看高清完整版 | 成人高清在线视频| 成人综合婷婷国产精品久久| 国产精品69毛片高清亚洲| 国产在线视频精品一区| 九九九久久久精品| 激情六月婷婷综合| 激情综合色综合久久| 国产精品中文字幕欧美| 国产精品18久久久久| 国产在线精品一区二区不卡了| 麻豆久久一区二区| 精品一区二区三区久久| 国产一区二区三区精品视频| 国产麻豆成人精品| 成人黄色av网站在线| 99精品桃花视频在线观看| 91色综合久久久久婷婷| 在线观看欧美日本| 91麻豆精品国产无毒不卡在线观看 | 国产精品理论片| 亚洲人妖av一区二区| 亚洲黄网站在线观看| 亚洲va欧美va人人爽| 免费观看日韩av| 国产精品一二三区在线| 不卡av在线网| 在线观看一区日韩| 69成人精品免费视频| 久久天天做天天爱综合色| 中文字幕亚洲在| 亚洲一二三区在线观看| 丝袜美腿亚洲色图| 韩国三级在线一区| 91免费观看视频| 欧美精品99久久久**| 精品日韩成人av| 国产精品拍天天在线| 一区二区三区日韩欧美精品| 日韩电影在线看| 国产精品亚洲第一区在线暖暖韩国| 成人av动漫在线| 欧美日韩国产综合一区二区三区| 欧美mv和日韩mv的网站| 日韩一区欧美小说| 日韩va亚洲va欧美va久久| 国产精品69毛片高清亚洲| 91在线观看一区二区| 日韩一区二区精品在线观看| 国产午夜精品理论片a级大结局| 亚洲免费伊人电影| 国产一区福利在线| 欧美色爱综合网| 久久蜜臀中文字幕| 亚洲一区二区精品3399| 国产成人一级电影| 欧美三级日韩三级| 国产欧美一区二区三区网站| 日韩精品乱码免费| 粉嫩av一区二区三区粉嫩 | 色又黄又爽网站www久久| 欧美一级夜夜爽| 亚洲色图视频网| 国产一区二区在线电影| 欧美日韩三级一区| 国产精品久久三| 极品美女销魂一区二区三区 | 精品少妇一区二区三区在线播放 | 538prom精品视频线放| 亚洲国产精品成人综合色在线婷婷| 亚洲第一电影网| 一本大道久久a久久综合| 韩日精品视频一区| 国产精品私房写真福利视频| 国产69精品久久99不卡| 国产不卡视频在线播放| 99久久婷婷国产| 欧美精品一区二| 亚洲成在人线免费| 91免费视频观看| 亚洲国产成人私人影院tom| 久久疯狂做爰流白浆xx| 欧美日韩国产综合视频在线观看| 亚洲欧洲日韩在线| 国产成a人亚洲精品| 久久综合九色综合97婷婷女人 | 天天射综合影视| 色综合久久中文字幕| 国产精品久久久久久久久快鸭| 激情综合五月天| 精品美女被调教视频大全网站| 亚洲福利电影网| 欧洲生活片亚洲生活在线观看| 中文字幕在线不卡| 高清成人在线观看| 久久精品欧美一区二区三区不卡| 免费在线观看成人| 亚洲精品免费在线| 2020国产精品久久精品美国| 亚洲综合一区二区三区| 韩国女主播一区二区三区| 欧美一级精品大片| 天涯成人国产亚洲精品一区av| 欧美亚洲综合色| 亚洲影视在线播放| 欧美三级日韩在线| 亚洲成人av资源| 欧美一级生活片| 久久精品二区亚洲w码| 欧美电影免费观看高清完整版在线| 日韩在线a电影| 日韩一区二区三区在线| 奇米色一区二区三区四区| 日韩写真欧美这视频| 久久成人麻豆午夜电影| 久久综合九色综合欧美亚洲| 国产成人免费视频网站| 亚洲女人的天堂| 精品视频1区2区3区| 蜜臀a∨国产成人精品| 国产欧美视频一区二区| www.在线成人| 亚洲午夜视频在线| 精品国精品自拍自在线| 国产成a人亚洲| 国产精品女同一区二区三区| a在线欧美一区| 亚洲卡通欧美制服中文| 国产在线麻豆精品观看| 久久精品亚洲一区二区三区浴池| 国产麻豆午夜三级精品| 欧美国产日韩一二三区| 在线观看视频一区二区| 日韩精品亚洲专区| 精品国产乱码久久久久久夜甘婷婷 | 日本一区二区三区在线不卡| 成人丝袜高跟foot| 亚洲高清免费一级二级三级| 欧美肥妇free| 另类小说色综合网站| 久久精品一区二区三区不卡牛牛| 91色在线porny| 日韩一区精品视频| 精品久久国产字幕高潮| 日本成人中文字幕在线视频| 欧美国产综合一区二区| 不卡区在线中文字幕| 亚洲一区二区高清| 欧美日韩国产成人在线免费| 国产不卡免费视频| 亚洲欧美日韩小说| 欧美一区二区在线免费观看| 国产白丝精品91爽爽久久| 欧美日韩中文字幕一区| 成人午夜大片免费观看| 99久久精品免费| 日本韩国精品在线| 国产盗摄视频一区二区三区| 9色porny自拍视频一区二区| 成人av一区二区三区| 精品国产三级a在线观看| 亚洲一区在线看| 国产在线视视频有精品| 国产一区二区三区蝌蚪|