亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812_Program,very good Programs.
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久免费视频一区| 日韩电影在线免费| 色狠狠色噜噜噜综合网| 天天综合日日夜夜精品| 久久久99久久| 在线观看www91| 狠狠久久亚洲欧美| 日本在线不卡一区| 国产精品无遮挡| 91精品国产91久久久久久最新毛片| 免费的成人av| 亚洲美女电影在线| 久久蜜桃av一区二区天堂 | 欧美高清视频www夜色资源网| 久久99久久久久久久久久久| 最新欧美精品一区二区三区| 精品久久人人做人人爰| 欧美日韩精品一区二区三区蜜桃| 国产美女久久久久| 久久精品国产亚洲高清剧情介绍| 亚洲情趣在线观看| 国产色综合一区| 337p日本欧洲亚洲大胆精品| 欧美在线影院一区二区| 99精品视频在线观看| 成人av资源网站| 国产成人aaaa| 成人免费毛片app| 成人激情动漫在线观看| 成人白浆超碰人人人人| 91视频免费播放| 色屁屁一区二区| 欧美性三三影院| 欧美三级韩国三级日本三斤| 欧美日韩国产综合久久| 在线播放欧美女士性生活| 777a∨成人精品桃花网| 日韩欧美一级片| 久久精品一区二区三区不卡牛牛 | 在线观看日韩一区| 99re热这里只有精品免费视频 | 日韩精品一区二区在线| 欧美老年两性高潮| 欧美一区二区视频在线观看2022| 欧美色爱综合网| 欧美久久久久久蜜桃| 91精品国产91久久久久久一区二区| 欧美男女性生活在线直播观看| 国内精品写真在线观看| 九九九精品视频| 国产一二精品视频| av亚洲精华国产精华精| 欧美日韩一区久久| 国产精品麻豆欧美日韩ww| 国产精品国产三级国产普通话三级| 亚洲欧美成人一区二区三区| 蜜桃精品视频在线观看| 欧美午夜在线观看| 久久久久久久久久久久久久久99 | 欧美理论片在线| 国产精品免费网站在线观看| 一区二区免费看| 国产福利91精品一区| 欧美午夜精品免费| 国产精品久线在线观看| 亚洲国产一区二区a毛片| 国产suv一区二区三区88区| 欧美精品久久一区二区三区| 中文字幕制服丝袜一区二区三区| 日韩和欧美的一区| 欧美日韩精品免费| 亚洲欧美国产毛片在线| 成人福利电影精品一区二区在线观看| 在线成人免费视频| 日韩电影在线观看电影| 99re热视频精品| 亚洲一区视频在线观看视频| gogo大胆日本视频一区| 亚洲欧美在线高清| 欧美天堂一区二区三区| 亚洲欧美日韩久久| 色哟哟国产精品| 亚洲小说欧美激情另类| 欧美图区在线视频| 日本不卡一二三| 日韩美一区二区三区| 蜜臀av一区二区| 精品日韩在线一区| 国产一区二区精品久久99| 成人免费小视频| 91精品国产综合久久久久久漫画| 日韩av午夜在线观看| 久久久久久9999| 欧美亚洲高清一区| 国内精品第一页| 亚洲黄色av一区| www国产成人免费观看视频 深夜成人网| 极品美女销魂一区二区三区免费| 欧美一区二区观看视频| 成人av在线资源网| 强制捆绑调教一区二区| 国产欧美日本一区视频| 欧美视频完全免费看| 国产成+人+日韩+欧美+亚洲 | 日韩一区中文字幕| 粉嫩一区二区三区在线看| 奇米精品一区二区三区在线观看一| 国产精品视频在线看| 欧美一二三四区在线| 色国产精品一区在线观看| 成人免费毛片嘿嘿连载视频| 美女视频免费一区| 肉色丝袜一区二区| 怡红院av一区二区三区| 国产精品你懂的在线| 欧美激情在线观看视频免费| 欧美一区二区视频网站| 宅男噜噜噜66一区二区66| 一本色道久久加勒比精品| 9久草视频在线视频精品| 亚洲区小说区图片区qvod| 日韩一区精品视频| 不卡的电视剧免费网站有什么| 欧美日韩久久不卡| 欧美日韩dvd在线观看| 欧美精品九九99久久| 欧美日韩在线电影| 精品久久久久久久久久久久久久久 | 成a人片国产精品| 日本精品视频一区二区三区| 欧美色偷偷大香| 久久久久久久综合色一本| 亚洲精品美国一| 久久精品免费观看| 色悠悠亚洲一区二区| 在线不卡一区二区| 一区二区三区在线免费播放 | 亚洲午夜久久久久久久久久久| 亚洲高清免费一级二级三级| 国产在线精品一区在线观看麻豆| hitomi一区二区三区精品| 欧美精品日韩综合在线| 欧美日韩久久一区| 亚洲免费毛片网站| 国产成人免费网站| 26uuu亚洲综合色欧美| 国产清纯在线一区二区www| 99视频精品在线| 久久久亚洲精华液精华液精华液| 国产精品亚洲专一区二区三区| 国产女人18水真多18精品一级做| 91麻豆视频网站| 亚洲欧美日韩综合aⅴ视频| 91亚洲精华国产精华精华液| 国产视频一区二区三区在线观看| 五月天婷婷综合| 欧美日本视频在线| 一区二区三区在线免费播放| aaa亚洲精品| 中文字幕av不卡| 色一区在线观看| 午夜私人影院久久久久| 欧美美女直播网站| 日本不卡高清视频| 久久久噜噜噜久久中文字幕色伊伊| 精品中文字幕一区二区小辣椒| 91麻豆精品国产| 在线观看不卡一区| 国产激情视频一区二区在线观看| 日韩一二在线观看| www.日韩在线| 免费欧美在线视频| 中文字幕免费不卡在线| 国产呦萝稀缺另类资源| 亚洲色图一区二区三区| 91国偷自产一区二区三区成为亚洲经典 | 久久久99精品免费观看不卡| 91久久精品一区二区三| 五月婷婷久久丁香| 欧美极品少妇xxxxⅹ高跟鞋| 成人18视频日本| 午夜精品福利视频网站| 中文字幕 久热精品 视频在线 | 欧美日韩一区不卡| 欧美一区二区视频在线观看2022 | 久久综合色综合88| 2023国产精品自拍| 国产精品色噜噜| 国产三级久久久| 日韩欧美成人一区二区| 不卡av免费在线观看| 精品亚洲欧美一区| 亚洲成人动漫一区| 中文字幕日韩一区二区| 国产日韩av一区| 久久理论电影网| 中文字幕在线不卡| 久久久精品2019中文字幕之3| 欧美一区日本一区韩国一区| 91亚洲资源网|