亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812_Program,very good Programs.
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品一级在线| 久久亚洲综合色| 亚洲一区二区中文在线| 欧美三片在线视频观看 | 欧美性淫爽ww久久久久无| 亚洲精品国产成人久久av盗摄| 91麻豆swag| 亚洲bt欧美bt精品777| 5月丁香婷婷综合| 国产在线精品一区二区不卡了 | 国产九色精品成人porny| 欧美国产欧美亚州国产日韩mv天天看完整| www.激情成人| 午夜久久久久久电影| 精品卡一卡二卡三卡四在线| 成人h精品动漫一区二区三区| 亚洲精品v日韩精品| 日韩午夜精品电影| av日韩在线网站| 日韩高清在线观看| 欧美高清在线一区| 欧美精品在线一区二区三区| 国产精品一区不卡| 亚洲在线中文字幕| 国产亚洲短视频| 欧美日韩亚洲高清一区二区| 国产成人日日夜夜| 亚洲第一av色| 国产精品人妖ts系列视频| 欧美日韩精品欧美日韩精品一| 久久99精品一区二区三区| 亚洲美女视频一区| 久久综合九色综合97_久久久| 色综合久久天天综合网| 狠狠色狠狠色合久久伊人| 亚洲欧美另类久久久精品| 欧美精品一区视频| 欧美日韩精品一区二区在线播放| 丰满亚洲少妇av| 久久精品国产色蜜蜜麻豆| 亚洲激情综合网| 国产日韩欧美精品电影三级在线| 欧美精品在线视频| 91网址在线看| 国产成人自拍高清视频在线免费播放| 亚洲h动漫在线| 亚洲欧美日韩在线| 国产欧美一区二区精品仙草咪 | 欧美日韩电影在线| gogogo免费视频观看亚洲一| 激情综合色综合久久| 亚州成人在线电影| 一区二区在线观看视频| 中文字幕一区二区日韩精品绯色| 欧美成人一区二区三区在线观看 | 九九精品一区二区| 国产亚洲欧美一区在线观看| 欧美美女视频在线观看| 91麻豆精东视频| 国产老女人精品毛片久久| 丝袜美腿成人在线| 亚洲综合色婷婷| 日本一区二区综合亚洲| 欧美在线free| 久草中文综合在线| 三级久久三级久久久| 91精品国产综合久久蜜臀| 欧洲精品在线观看| 99久久777色| 经典一区二区三区| 日本欧美大码aⅴ在线播放| 日韩理论片网站| 国产精品国产成人国产三级| 久久久精品免费免费| 欧美电视剧免费全集观看| 欧美剧情片在线观看| 8v天堂国产在线一区二区| 欧美曰成人黄网| 欧美日韩精品久久久| 欧美性一区二区| 欧美视频一区二区三区在线观看| 色偷偷久久人人79超碰人人澡| 99久久99久久综合| 91亚洲国产成人精品一区二区三| 99这里只有精品| aa级大片欧美| 欧洲亚洲精品在线| 欧美性大战久久| 欧美夫妻性生活| 日韩视频一区二区三区 | 精品福利在线导航| 精品久久久久香蕉网| 久久免费国产精品| 国产欧美综合在线| 综合久久国产九一剧情麻豆| 亚洲精选一二三| 亚洲国产一区在线观看| 视频一区二区三区入口| 美国十次综合导航| 国产美女在线精品| 99久久久无码国产精品| 欧美三级在线播放| 日韩女优av电影在线观看| 久久久久久**毛片大全| 国产精品国产自产拍高清av | 亚洲大尺度视频在线观看| 视频一区二区三区中文字幕| 久久99久久精品| eeuss影院一区二区三区| 欧美午夜电影在线播放| 欧美刺激午夜性久久久久久久| 久久精品人人做人人爽97| 亚洲欧美日韩国产另类专区| 婷婷国产v国产偷v亚洲高清| 精品一区二区三区在线观看| 国产成人综合网站| 精品视频免费在线| 国产喂奶挤奶一区二区三区| 一区二区三区资源| 久久国产日韩欧美精品| av电影天堂一区二区在线| 7777女厕盗摄久久久| 亚洲欧洲成人自拍| 蜜臀av性久久久久av蜜臀妖精| 国产suv一区二区三区88区| 欧美日韩在线电影| 国产午夜精品一区二区| 亚洲一区二区视频| 国产美女精品人人做人人爽| 欧美亚一区二区| 国产欧美精品一区| 日韩精品免费视频人成| 国产99久久久国产精品潘金| 日本道精品一区二区三区 | 欧美成人性战久久| 亚洲柠檬福利资源导航| 日本在线不卡视频| 在线精品亚洲一区二区不卡| 精品国产凹凸成av人网站| 亚洲成人精品影院| 国产盗摄精品一区二区三区在线| 欧美丝袜自拍制服另类| 国产精品第13页| 国产在线一区观看| 欧美肥妇free| 一区二区三区在线看| 成人免费视频免费观看| xf在线a精品一区二区视频网站| 亚洲夂夂婷婷色拍ww47| 99精品视频一区| 国产精品第一页第二页第三页| 免播放器亚洲一区| 欧美色综合影院| 精品日韩欧美一区二区| 蜜臀久久99精品久久久久宅男 | 制服丝袜亚洲精品中文字幕| 亚洲欧美日韩一区二区三区在线观看| 国模娜娜一区二区三区| 日韩午夜精品视频| 美女爽到高潮91| 日韩午夜在线播放| 免费观看91视频大全| 欧美一级一区二区| 老司机精品视频一区二区三区| 7777精品伊人久久久大香线蕉超级流畅| 亚洲欧美国产三级| 一本大道久久精品懂色aⅴ | 精品国产乱码久久久久久影片| 奇米影视一区二区三区小说| 6080亚洲精品一区二区| 丝袜亚洲另类丝袜在线| 欧美高清你懂得| 日韩电影一区二区三区四区| 777色狠狠一区二区三区| 蜜桃一区二区三区四区| 欧美成人一区二区| 国产成人免费xxxxxxxx| 中文字幕免费观看一区| eeuss鲁片一区二区三区在线观看| 国产精品久久久久久久午夜片| 成人黄色a**站在线观看| 日韩一区有码在线| 欧美午夜不卡视频| 美女国产一区二区三区| 久久久噜噜噜久久中文字幕色伊伊| 国产一区欧美一区| 亚洲视频香蕉人妖| 欧美日韩一级视频| 老司机午夜精品99久久| 国产情人综合久久777777| 91伊人久久大香线蕉| 亚洲成人高清在线| 精品国产凹凸成av人网站| 成人一区二区三区视频 | 国产精品国模大尺度视频| 色吊一区二区三区| 奇米精品一区二区三区四区| 久久久噜噜噜久久中文字幕色伊伊| 成人av在线资源网| 污片在线观看一区二区|