亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812_Program,very good Programs.
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
eeuss国产一区二区三区| 国产精品入口麻豆原神| 亚洲无人区一区| 色综合久久综合中文综合网| 国产亚洲人成网站| 国产一区999| 久久久久国产精品麻豆| 捆绑调教一区二区三区| 91精品国产综合久久精品| 亚洲一区二区三区自拍| 欧美无砖专区一中文字| 亚洲人成精品久久久久| 色综合天天在线| 亚洲一区二区成人在线观看| 色又黄又爽网站www久久| 亚洲第一狼人社区| 欧美一区永久视频免费观看| 国精产品一区一区三区mba视频| 欧美videossexotv100| 成人av小说网| 亚洲国产精品视频| 26uuu亚洲综合色欧美| 91在线观看地址| 日本va欧美va精品| 中文字幕亚洲一区二区va在线| 日本精品视频一区二区| 免费成人性网站| 国产精品成人免费| 日韩一区二区在线观看| 国产91精品精华液一区二区三区| 亚洲精品老司机| 中文字幕久久午夜不卡| 欧美一级黄色大片| 色综合天天在线| 懂色av一区二区在线播放| 偷拍日韩校园综合在线| 18成人在线视频| 久久这里只精品最新地址| 欧美日韩国产另类一区| 91视频国产资源| 国产成人精品在线看| 日本欧美一区二区| 日av在线不卡| 亚洲国产日韩综合久久精品| 亚洲国产精品激情在线观看| 久久久电影一区二区三区| 日韩在线播放一区二区| 国产麻豆视频一区二区| 久久中文娱乐网| 91色.com| 成人性生交大片| gogogo免费视频观看亚洲一| 国产 欧美在线| 99久久精品免费看国产| av中文一区二区三区| www.亚洲国产| 一本色道**综合亚洲精品蜜桃冫 | 91国偷自产一区二区三区观看| 国产mv日韩mv欧美| 99精品一区二区三区| 色婷婷综合激情| 欧美老肥妇做.爰bbww视频| 在线成人高清不卡| 欧美精品一区二区三区蜜桃视频 | 一区二区三区免费| 亚洲午夜久久久久久久久电影院| 亚洲伊人色欲综合网| 亚洲一区二区三区自拍| 麻豆91精品91久久久的内涵| 久久97超碰国产精品超碰| 丰满白嫩尤物一区二区| 一本一道综合狠狠老| 91麻豆精品国产综合久久久久久| 精品美女在线观看| 亚洲伦理在线精品| 男人的天堂亚洲一区| 91黄色免费网站| 欧美性猛片xxxx免费看久爱| 日韩欧美国产电影| 亚洲欧美日韩国产成人精品影院| 免费日本视频一区| 91在线视频观看| 欧美mv日韩mv亚洲| 日产国产高清一区二区三区| 成人av小说网| 日韩亚洲欧美成人一区| 亚洲精品第1页| 成人18视频日本| 精品久久久久一区二区国产| 亚洲图片欧美视频| 91影院在线观看| 国产精品无人区| 国产精品综合二区| 精品欧美乱码久久久久久| 三级一区在线视频先锋| 欧美日韩一区不卡| 一区二区成人在线视频| a美女胸又www黄视频久久| 国产女人水真多18毛片18精品视频| 奇米色一区二区| 88在线观看91蜜桃国自产| 一个色妞综合视频在线观看| 91片在线免费观看| 亚洲日本va在线观看| 色婷婷亚洲一区二区三区| 亚洲三级电影网站| 91视频一区二区| 午夜私人影院久久久久| 欧美一区二区视频观看视频| 奇米888四色在线精品| 日韩精品一区国产麻豆| 国产乱淫av一区二区三区| 久久久久久久综合日本| 色一情一乱一乱一91av| 午夜精彩视频在线观看不卡| 日韩一区二区影院| 成人综合在线观看| 亚洲国产wwwccc36天堂| 欧美成人三级电影在线| 国产东北露脸精品视频| 亚洲www啪成人一区二区麻豆| 3d成人h动漫网站入口| 黄页视频在线91| 亚洲美女少妇撒尿| 精品国产成人在线影院| zzijzzij亚洲日本少妇熟睡| 午夜欧美大尺度福利影院在线看| 日韩一级片网址| 99精品国产视频| 国产在线视频一区二区| 亚洲自拍与偷拍| 成人免费一区二区三区在线观看| 欧美一区二区三区精品| 91福利精品视频| 国产·精品毛片| 精品亚洲成av人在线观看| 一区二区三区免费网站| 国产精品麻豆网站| 精品久久五月天| 日韩一区二区视频| 欧美日韩一区小说| 欧美午夜精品电影| 色狠狠av一区二区三区| 成人黄色在线网站| 国产.欧美.日韩| 懂色av中文一区二区三区| 精品在线免费视频| 久久精品免费看| 激情综合五月婷婷| 国产精品综合一区二区三区| 久久成人免费电影| 国产激情一区二区三区| 国产99久久久国产精品| 成人福利视频网站| 91麻豆国产精品久久| 在线亚洲欧美专区二区| 欧美在线免费播放| 欧美成人一区二区三区片免费| 91精品午夜视频| 精品国产一二三区| 国产精品久久久久天堂| 亚洲一级二级三级在线免费观看| 亚洲自拍与偷拍| 久久成人久久鬼色| 99久久99精品久久久久久| 欧美私模裸体表演在线观看| 日韩午夜在线观看视频| 欧美激情综合在线| 一区二区三区四区精品在线视频| 日韩精品欧美精品| 成人av资源站| 91精品在线观看入口| 中日韩av电影| 蜜臀av一区二区在线免费观看| 国产成人综合在线播放| 欧美老女人第四色| 日本一区二区免费在线| 日韩黄色在线观看| 成人免费视频国产在线观看| 91精品国产欧美一区二区成人| 久久综合色之久久综合| 亚洲一区欧美一区| 不卡的av在线| 国产精品久久一级| 极品少妇一区二区三区精品视频| 欧美撒尿777hd撒尿| 亚洲精品免费在线| 北条麻妃一区二区三区| 久久久久国产精品麻豆| 久久精品国产网站| 91精品国产综合久久国产大片| 亚洲视频中文字幕| 成人免费毛片app| 中文字幕综合网| 91免费国产在线| 一区二区三区在线影院| 色呦呦网站一区| 亚洲午夜av在线| 在线播放91灌醉迷j高跟美女 | 国产日韩欧美精品在线|