亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812DSP與ADS8361的接口程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕视频一区| 久久精品视频免费| 青青国产91久久久久久| 日韩一级高清毛片| 国产一区二区调教| 国产精品毛片久久久久久久| 91论坛在线播放| 亚洲成人你懂的| 精品美女在线观看| 成人爱爱电影网址| 亚洲在线成人精品| 日韩免费看的电影| 成人av在线电影| 亚洲国产成人精品视频| 精品国产乱码久久久久久夜甘婷婷| 国产精品一区在线观看你懂的| 最新国产精品久久精品| 欧美人牲a欧美精品| 国内成+人亚洲+欧美+综合在线| 国产精品入口麻豆原神| 欧美伊人久久久久久午夜久久久久| 日本女优在线视频一区二区| 国产婷婷精品av在线| 在线观看成人免费视频| 精品一区二区三区在线视频| 亚洲欧美在线视频| 欧美福利电影网| 国产不卡视频在线播放| 亚洲成av人片在www色猫咪| 精品乱人伦小说| 色综合久久久久综合体| 另类中文字幕网| 18欧美乱大交hd1984| 欧美一级欧美三级| 不卡欧美aaaaa| 人妖欧美一区二区| 最新日韩av在线| 精品美女在线播放| 在线免费不卡视频| 国产乱码一区二区三区| 亚洲地区一二三色| 中文字幕av资源一区| 678五月天丁香亚洲综合网| 成人小视频在线| 免费观看一级欧美片| 亚洲免费在线观看| 久久综合色鬼综合色| 欧美性猛交xxxx黑人交| 国产成人欧美日韩在线电影| 日韩在线一二三区| 国产精品传媒视频| 欧美大片顶级少妇| 91电影在线观看| 国产成人在线观看免费网站| 日日夜夜精品视频天天综合网| 中文字幕中文字幕一区| 精品国产一区二区三区久久影院 | 91蜜桃婷婷狠狠久久综合9色| 美女mm1313爽爽久久久蜜臀| 亚洲综合一二三区| 国产精品乱码人人做人人爱| 2023国产精华国产精品| 9191精品国产综合久久久久久| 99久久综合色| 国产乱理伦片在线观看夜一区| 午夜一区二区三区视频| 日韩毛片视频在线看| 国产午夜精品一区二区| 日韩久久久久久| 欧美剧情电影在线观看完整版免费励志电影| 成人福利在线看| 国产一区二区精品久久| 日韩av午夜在线观看| 亚洲国产综合在线| 亚洲欧美另类久久久精品| 国产午夜亚洲精品理论片色戒| 日韩免费成人网| 欧美日本一区二区三区| 色国产精品一区在线观看| 成人中文字幕合集| 国产精品一区久久久久| 久久99精品国产麻豆婷婷| 日韩av网站在线观看| 午夜精品视频在线观看| 亚洲一区二区三区四区在线免费观看 | 欧美性色综合网| 91在线精品一区二区| jlzzjlzz国产精品久久| 粉嫩欧美一区二区三区高清影视| 狠狠v欧美v日韩v亚洲ⅴ| 麻豆国产一区二区| 日本视频在线一区| 日韩av中文在线观看| 亚洲www啪成人一区二区麻豆| 亚洲一区二区三区视频在线播放| 一区二区三区四区精品在线视频| 国产精品国产三级国产a| 国产精品网站在线| 国产精品三级电影| 亚洲欧洲三级电影| 亚洲日本va午夜在线影院| 亚洲欧美一区二区三区国产精品 | 亚洲成av人片在线| 亚洲aⅴ怡春院| 日韩电影网1区2区| 免费在线观看一区| 久草中文综合在线| 国产精品自拍一区| 国产高清亚洲一区| 成人av影视在线观看| av不卡在线播放| 色视频一区二区| 欧美日韩综合色| 在线播放日韩导航| 亚洲精选一二三| 岛国精品一区二区| 国产成人精品免费网站| 成人自拍视频在线| 91在线一区二区三区| 日本韩国视频一区二区| 精品视频在线看| 在线观看91av| 亚洲精品一区在线观看| 国产欧美精品区一区二区三区| 中文字幕一区在线观看| 一区二区三区四区在线| 亚洲电影视频在线| 免费在线成人网| 国产福利91精品一区二区三区| 成人国产视频在线观看| 色狠狠一区二区三区香蕉| 欧美精品九九99久久| 精品国产sm最大网站免费看| 国产日韩精品一区| 亚洲免费观看高清完整版在线| 亚洲午夜免费电影| 免费成人美女在线观看.| 国产成人在线观看免费网站| 91首页免费视频| 欧美日韩国产系列| 欧美xingq一区二区| 国产精品国产三级国产a| 亚洲电影一级片| 国产一区二区三区观看| 91视频www| 日韩一二三区视频| 国产精品福利av| 日韩成人一级片| 成人精品国产一区二区4080| 欧美性色黄大片手机版| 精品国产三级电影在线观看| 国产精品初高中害羞小美女文| 午夜婷婷国产麻豆精品| 国产酒店精品激情| 在线观看国产精品网站| 久久在线观看免费| 亚洲精品欧美在线| 蜜臀久久久99精品久久久久久| 成人av在线资源网| 欧美一区二区性放荡片| 国产精品传媒在线| 久久精品免费看| 色先锋资源久久综合| 精品国产乱码久久久久久浪潮| 亚洲欧美日本韩国| 国产在线播放一区| 欧美色图12p| 亚洲国产精品激情在线观看| 天堂成人国产精品一区| 不卡av电影在线播放| 日韩欧美不卡一区| 一区二区三区中文字幕| 国产一区二区三区视频在线播放| 欧美在线高清视频| 国产人妖乱国产精品人妖| 午夜精彩视频在线观看不卡| 国产99久久久久久免费看农村| 欧美喷潮久久久xxxxx| 一区二区中文视频| 韩国欧美一区二区| 欧美日韩亚洲国产综合| 国产精品久久777777| 极品少妇xxxx偷拍精品少妇| 欧美性生活久久| 国产精品家庭影院| 国内外成人在线视频| 欧美日免费三级在线| 亚洲欧洲成人精品av97| 国产在线播精品第三| 欧美精品日日鲁夜夜添| 亚洲同性同志一二三专区| 国产自产高清不卡| 欧美精品日韩精品| 亚洲靠逼com| 成人av网址在线| 久久久国产一区二区三区四区小说| 日韩精品91亚洲二区在线观看| 91丨九色丨蝌蚪丨老版| 欧美国产一区二区| 极品美女销魂一区二区三区|