亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812DSP與ADS8361的接口程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产东北露脸精品视频| 一区二区三区蜜桃网| 99免费精品视频| 婷婷久久综合九色国产成人| 2022国产精品视频| 欧美色图在线观看| 菠萝蜜视频在线观看一区| 青青草国产精品97视觉盛宴| 中文字幕视频一区| 久久久久久免费| 亚洲综合一区二区精品导航| 中文字幕一区免费在线观看| 91.麻豆视频| 9l国产精品久久久久麻豆| 免费精品视频在线| 日韩精品一二区| 92精品国产成人观看免费| 亚洲欧美日韩国产中文在线| 国产女同性恋一区二区| 制服丝袜亚洲网站| 91国产精品成人| 国产福利一区在线| 狠狠色丁香久久婷婷综合丁香| 午夜伦理一区二区| 亚洲一区二区三区四区五区中文| 中文字幕一区二区三区在线观看| 2欧美一区二区三区在线观看视频| 欧美高清激情brazzers| 精品少妇一区二区三区日产乱码| 在线观看免费亚洲| 91社区在线播放| 成人av网站在线观看| 国产成人综合网站| 精品亚洲国产成人av制服丝袜| 日韩精品国产欧美| 日韩黄色小视频| 亚洲va韩国va欧美va精品| 亚洲18色成人| 偷拍自拍另类欧美| 首页国产欧美久久| 日韩av成人高清| 美女视频网站黄色亚洲| 捆绑变态av一区二区三区| 美国毛片一区二区三区| 久久精品国产第一区二区三区| 青青国产91久久久久久| 久久精品久久精品| 国产精品伊人色| 不卡视频一二三四| 91麻豆免费看片| 欧美性生活久久| 欧美巨大另类极品videosbest| 欧美高清视频一二三区| 欧美videos中文字幕| 亚洲精品一区二区三区在线观看| 精品88久久久久88久久久| 久久精品人人做| 中文字幕一区二区三区视频| 久久精品国产在热久久| 日本免费在线视频不卡一不卡二| 日韩中文字幕亚洲一区二区va在线| 亚洲6080在线| 久久精品国产秦先生| 国产成人av影院| 91丝袜美腿高跟国产极品老师 | 6080日韩午夜伦伦午夜伦| 欧美一区二区三区在线观看| 精品久久人人做人人爽| 国产精品乱人伦| 亚洲成av人片在www色猫咪| 蜜臀av性久久久久蜜臀aⅴ流畅 | 精品无码三级在线观看视频| 国产激情视频一区二区三区欧美| av一区二区不卡| 欧美视频一区二区三区四区| 精品国产一区久久| 国产精品久久精品日日| 亚洲国产aⅴ天堂久久| 韩国午夜理伦三级不卡影院| 91精品福利在线| 777午夜精品免费视频| 国产无一区二区| 一区二区三国产精华液| 激情偷乱视频一区二区三区| 欧美日韩大陆一区二区| 国产日产欧美一区二区视频| 亚洲猫色日本管| 日韩av电影免费观看高清完整版 | 亚洲夂夂婷婷色拍ww47 | 亚洲v日本v欧美v久久精品| 麻豆91在线看| 色94色欧美sute亚洲线路二| 欧美成人一区二区三区片免费| 国产精品传媒在线| 全国精品久久少妇| 92国产精品观看| 久久亚洲一级片| 亚洲国产精品一区二区久久 | 日韩高清不卡一区二区三区| 成人美女视频在线观看18| 欧美一区二区精品久久911| 日韩毛片高清在线播放| 国产在线乱码一区二区三区| 欧美日韩一区高清| 亚洲精品视频一区| 精品一区免费av| 欧美日韩视频在线观看一区二区三区 | 国内精品写真在线观看| 欧美伊人精品成人久久综合97 | 久久av中文字幕片| 欧美老女人在线| 自拍偷拍国产精品| 成人午夜激情视频| 久久夜色精品国产欧美乱极品| 婷婷久久综合九色综合绿巨人| 91麻豆视频网站| 国产精品福利电影一区二区三区四区| 国产中文一区二区三区| 欧美一级艳片视频免费观看| 亚洲第一久久影院| 色网综合在线观看| 1000部国产精品成人观看| 成人午夜电影小说| 国产清纯美女被跳蛋高潮一区二区久久w| 日韩精品亚洲一区二区三区免费| 欧美综合久久久| 亚洲综合成人在线视频| 97久久精品人人澡人人爽| 国产精品麻豆视频| 成人国产一区二区三区精品| 久久精品在线观看| 国产伦精品一区二区三区免费迷 | 国产亚洲精品福利| 黄色精品一二区| 欧美va在线播放| 韩国女主播成人在线| 久久久亚洲高清| 成人精品电影在线观看| 国产精品网站一区| 538在线一区二区精品国产| 亚洲观看高清完整版在线观看| 在线观看国产一区二区| 亚洲国产aⅴ天堂久久| 欧美一级视频精品观看| 韩国三级中文字幕hd久久精品| 国产视频一区二区在线| 99久久精品免费观看| 亚洲色图清纯唯美| 在线精品视频免费播放| 亚洲成人手机在线| 日韩欧美一区二区不卡| 国产精品1区2区3区| 中文字幕一区二区三区在线播放 | 欧美一级高清片在线观看| 精品在线免费观看| 国产精品久久久久久久裸模| 91麻豆免费视频| 午夜精品国产更新| 欧美刺激午夜性久久久久久久| 国产美女一区二区三区| 中文字幕一区av| 欧美日韩一区二区不卡| 久久国产精品露脸对白| 日本一区二区三区四区| 91国偷自产一区二区使用方法| 婷婷综合在线观看| 国产香蕉久久精品综合网| 一本色道久久加勒比精品| 日韩和欧美的一区| 国产日韩欧美一区二区三区乱码| 成人一区在线观看| 亚洲大型综合色站| 欧美韩日一区二区三区| 欧美挠脚心视频网站| 国产资源在线一区| 一区二区三区在线视频免费 | 亚洲国产欧美日韩另类综合| 欧美变态口味重另类| 成人黄页在线观看| 日韩精品免费视频人成| 中文字幕在线视频一区| 91精品国产欧美一区二区18| 国产69精品久久99不卡| 日日摸夜夜添夜夜添国产精品| 久久精品视频免费观看| 欧美日韩久久久久久| 国产成a人无v码亚洲福利| 亚洲成av人片在线观看无码| 国产精品午夜久久| 精品国产第一区二区三区观看体验| 99r精品视频| 国产一区二区剧情av在线| 亚洲在线视频一区| 国产精品区一区二区三| 日韩一区国产二区欧美三区| 国产成人av电影在线| 裸体一区二区三区| 亚洲综合久久av| 亚洲免费电影在线| 久久女同互慰一区二区三区|