亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? csl_vcphal.h

?? dm642 串口初始化以及測試的程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************\*           Copyright (C) 1999-2000 Texas Instruments Incorporated.*                           All Rights Reserved*------------------------------------------------------------------------------* FILENAME...... csl_vcphal.h* DATE CREATED.. 02/21/2001 * LAST MODIFIED. 08/02/2004 - Adding support for C6418*                04/17/2003*------------------------------------------------------------------------------* REGISTERS** IC0   - VCP input configuration register  0* IC1   - VCP input configuration register  1* IC2   - VCP input configuration register  2* IC3   - VCP input configuration register  3* IC4   - VCP input configuration register  4* IC5   - VCP input configuration register  5* EXE   - VCP execution register * END   - VCP endian mode register* OUT0   - VCP output parameters register   0* OUT1   - VCP output parameters register   1* STAT0  - VCP status register 0* STAT1  - VCP status register 1* ERR   - VCP error register**------------------------------------------------------------------------------* MEMORY REGIONS** ICMEM - VCP interrupt configuration register space* OPMEM - VCP output parameter register space* BMMEM - VCP systematics and parities memory* HDMEM - VCP hard decisions memory********************************************************************************Corrections Made 04/17/2003*#define  VCP_OPMEM_ADDR           0x50000048u	VCPOUT0	VCP Output Register 0 //Correction was 0x50000024u*#define _VCP_IC4_IMINS_MASK       0x0FFF0000u	//Correction was 0x00FF0000u*#define _VCP_IC4_IMAXS_MASK       0x00000FFFu	//Correction was 0x000000FFu*#define  VCP_IC5_SDHD_SOFT        0x00000001u	//Correction was 0*#define  VCP_IC5_SDHD_HARD        0x00000000u	//Correction was 1*#define _VCP_OUT0_ADDR            0x01B80048u	//Correction was 0x01B80024u*#define _VCP_OUT0_FMINS_MASK      0x0FFF0000u	//Correction was 0x00FF0000u*#define _VCP_OUT0_FMAXS_MASK      0x00000FFFu	//Correction was 0x00000FFFu*#define _VCP_ERR_ERROR_MASK       0x00000007u	//Correction was 0x00000400u*#define _VCP_ERR_ERROR_SHIFT      0x00000000u	//Correction was 0x0000000Au*#define _VCP_STAT0_NSYM_MASK      0xFFFF0000u*#define _VCP_STAT0_NSYM_SHIFT     0x00000010u*#define _VCP_OUT1_FMAXI_MASK      0x00000FFFu	//Correction was 0x00000FFFu*#define _VCP_OUT1_ADDR            0x01B8004Cu	//Correction was 0x01B80028\*******************************************************************************/#ifndef _CSL_VCPHAL_H_#define _CSL_VCPHAL_H_#include <csl_stdinc.h>#include <csl_chip.h>#if (VCP_SUPPORT)/******************************************************************************\* Memory section\******************************************************************************/  #define _VCP_BASE_IC               0x01B80000u	/*VCPIC0	VCP Input Configuration Reg 0 Config bus*/  #define  VCP_ICMEM_ADDR            0x50000000u	/*VCPIC0	VCP Input Configuration Reg 0 EDMA bus*/  #define  VCP_OPMEM_ADDR            0x50000048u	/*VCPOUT0	VCP Output Register 0 Correction*/  #define  VCP_BMMEM_ADDR            0x50000080u	/*VCPWBM	VCP Branch Metrics Write Register*/  #define  VCP_HDMEM_ADDR            0x50000088u	/*VCPRDECS	VCP Decisions Read Register*//******************************************************************************\* module level register/field access macros\******************************************************************************/  /* ----------------- */  /* FIELD MAKE MACROS */  /* ----------------- */  #define VCP_FMK(REG,FIELD,x)\    _PER_FMK(VCP,##REG,##FIELD,x)  #define VCP_FMKS(REG,FIELD,SYM)\    _PER_FMKS(VCP,##REG,##FIELD,##SYM)  /* -------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS */  /* -------------------------------- */  #define VCP_ADDR(REG)\    _VCP_##REG##_ADDR  #define VCP_RGET(REG)\    _PER_RGET(_VCP_##REG##_ADDR,VCP,##REG)  #define VCP_RSET(REG,x)\    _PER_RSET(_VCP_##REG##_ADDR,VCP,##REG,x)  #define VCP_FGET(REG,FIELD)\    _VCP_##REG##_FGET(##FIELD)  #define VCP_FSET(REG,FIELD,x)\    _VCP_##REG##_FSET(##FIELD,##x)  #define VCP_FSETS(REG,FIELD,SYM)\    _VCP_##REG##_FSETS(##FIELD,##SYM)  /* ------------------------------------------ */  /* ADDRESS BASED REGISTER/FIELD ACCESS MACROS */  /* ------------------------------------------ */  #define VCP_RGETA(addr,REG)\    _PER_RGET(addr,VCP,##REG)  #define VCP_RSETA(addr,REG,x)\    _PER_RSET(addr,VCP,##REG,x)  #define VCP_FGETA(addr,REG,FIELD)\    _PER_FGET(addr,VCP,##REG,##FIELD)  #define VCP_FSETA(addr,REG,FIELD,x)\    _PER_FSET(addr,VCP,##REG,##FIELD,x)  #define VCP_FSETSA(addr,REG,FIELD,SYM)\    _PER_FSETS(addr,VCP,##REG,##FIELD,##SYM)  /* ----------------------------------------- */  /* HANDLE BASED REGISTER/FIELD ACCESS MACROS */  /* ----------------------------------------- */  #define VCP_ADDRH(h,REG)\    (Uint32)(&((h)->baseAddr[_VCP_##REG##_OFFSET]))  #define VCP_RGETH(h,REG)\    VCP_RGETA(VCP_ADDRH(h,##REG),##REG)  #define VCP_RSETH(h,REG,x)\    VCP_RSETA(VCP_ADDRH(h,##REG),##REG,x)  #define VCP_FGETH(h,REG,FIELD)\    VCP_FGETA(VCP_ADDRH(h,##REG),##REG,##FIELD)  #define VCP_FSETH(h,REG,FIELD,x)\    VCP_FSETA(VCP_ADDRH(h,##REG),##REG,##FIELD,x)  #define VCP_FSETSH(h,REG,FIELD,SYM)\    VCP_FSETSA(VCP_ADDRH(h,##REG),##REG,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 0            |* |___________________|** VCP input configuration register  0** FIELDS (msb -> lsb)* (rw) POLY3* (rw) POLY2* (rw) POLY1* (rw) POLY0*\******************************************************************************/  #define _VCP_IC0_OFFSET            0  #define _VCP_IC0_ADDR              0x01B80000u  #define _VCP_IC0_POLY3_MASK        0xFF000000u  #define _VCP_IC0_POLY3_SHIFT       0x00000018u  #define  VCP_IC0_POLY3_DEFAULT     0x00000000u  #define  VCP_IC0_POLY3_OF(x)       _VALUEOF(x)  #define _VCP_IC0_POLY2_MASK        0x00FF0000u  #define _VCP_IC0_POLY2_SHIFT       0x00000010u  #define  VCP_IC0_POLY2_DEFAULT     0x00000000u  #define  VCP_IC0_POLY2_OF(x)       _VALUEOF(x)  #define _VCP_IC0_POLY1_MASK        0x0000FF00u  #define _VCP_IC0_POLY1_SHIFT       0x00000008u  #define  VCP_IC0_POLY1_DEFAULT     0x00000000u  #define  VCP_IC0_POLY1_OF(x)       _VALUEOF(x)  #define _VCP_IC0_POLY0_MASK        0x000000FFu  #define _VCP_IC0_POLY0_SHIFT       0x00000000u  #define  VCP_IC0_POLY0_DEFAULT     0x00000000u  #define  VCP_IC0_POLY0_OF(x)       _VALUEOF(x)  #define  VCP_IC0_OF(x)             _VALUEOF(x)  #define VCP_IC0_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC0,POLY3)\   |_PER_FDEFAULT(VCP,IC0,POLY2)\   |_PER_FDEFAULT(VCP,IC0,POLY1)\   |_PER_FDEFAULT(VCP,IC0,POLY0)\  )  #define VCP_IC0_RMK(poly3,poly2,poly1,poly0) (Uint32)(\     _PER_FMK(VCP,IC0,POLY3,poly3)\    |_PER_FMK(VCP,IC0,POLY2,poly2)\    |_PER_FMK(VCP,IC0,POLY1,poly1)\    |_PER_FMK(VCP,IC0,POLY0,poly0)\  )  #define _VCP_IC0_FGET(FIELD)\    _PER_FGET(_VCP_IC0_ADDR,VCP,IC0,##FIELD)  #define _VCP_IC0_FSET(FIELD,field)\    _PER_FSET(_VCP_IC0_ADDR,VCP,IC0,##FIELD,field)  #define _VCP_IC0_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC0_ADDR,VCP,IC0,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 1            |* |___________________|** VCP input configuration register  1** FIELDS (msb -> lsb)* (rw) YAMEN* (rw) YAMT* (rw) ZERO*\******************************************************************************/  #define _VCP_IC1_OFFSET            1  #define _VCP_IC1_ADDR              0x01B80004u  #define _VCP_IC1_YAMEN_MASK        0x10000000u  #define _VCP_IC1_YAMEN_SHIFT       0x0000001Cu  #define  VCP_IC1_YAMEN_DEFAULT     0x00000000u  #define  VCP_IC1_YAMEN_OF(x)       _VALUEOF(x)  #define  VCP_IC1_YAMEN_DISABLE     0x00000000u  #define  VCP_IC1_YAMEN_ENABLE      0x00000001u  #define _VCP_IC1_YAMT_MASK        0x0FFF0000u  #define _VCP_IC1_YAMT_SHIFT       0x00000010u  #define  VCP_IC1_YAMT_DEFAULT     0x00000000u  #define  VCP_IC1_YAMT_OF(x)       _VALUEOF(x)  #define _VCP_IC1_ZERO_MASK         0x0000FFFFu  #define _VCP_IC1_ZERO_SHIFT        0x00000000u  #define  VCP_IC1_ZERO_DEFAULT      0x00000000u  #define  VCP_IC1_ZERO_OF(x)        _VALUEOF(x)  #define  VCP_IC1_ZERO_ZEROS        0x00000000u  #define  VCP_IC1_OF(x)             _VALUEOF(x)  #define VCP_IC1_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC1,YAMEN)\   |_PER_FDEFAULT(VCP,IC1,YAMT)\   |_PER_FDEFAULT(VCP,IC1,ZERO)\  )  #define VCP_IC1_RMK(yamen,yamt,zero) (Uint32)(\     _PER_FMK(VCP,IC1,YAMEN,yamen)\    |_PER_FMK(VCP,IC1,YAMT,yamt)\    |_PER_FMK(VCP,IC1,ZERO,zero)\  )  #define _VCP_IC1_FGET(FIELD)\    _PER_FGET(_VCP_IC1_ADDR,VCP,IC1,##FIELD)  #define _VCP_IC1_FSET(FIELD,field)\    _PER_FSET(_VCP_IC1_ADDR,VCP,IC1,##FIELD,field)  #define _VCP_IC1_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC1_ADDR,VCP,IC1,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 2            |* |___________________|** VCP input configuration register  2** FIELDS (msb -> lsb)* (rw) R* (rw) F*\******************************************************************************/  #define _VCP_IC2_OFFSET            2  #define _VCP_IC2_ADDR              0x01BA0008u  #define _VCP_IC2_R_MASK        0xFFFF0000u  #define _VCP_IC2_R_SHIFT       0x00000010u  #define  VCP_IC2_R_DEFAULT     0x00000000u  #define  VCP_IC2_R_OF(x)       _VALUEOF(x)  #define _VCP_IC2_FL_MASK       0x0000FFFFu  #define _VCP_IC2_FL_SHIFT      0x00000000u  #define  VCP_IC2_FL_DEFAULT    0x00000000u  #define  VCP_IC2_FL_OF(x)      _VALUEOF(x)  #define  VCP_IC2_OF(x)             _VALUEOF(x)  #define VCP_IC2_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC2,R)\   |_PER_FDEFAULT(VCP,IC2,FL)\  )  #define VCP_IC2_RMK(r,fl) (Uint32)(\     _PER_FMK(VCP,IC2,R,r)\    |_PER_FMK(VCP,IC2,FL,fl)\  )  #define _VCP_IC2_FGET(FIELD)\    _PER_FGET(_VCP_IC2_ADDR,VCP,IC2,##FIELD)  #define _VCP_IC2_FSET(FIELD,field)\    _PER_FSET(_VCP_IC2_ADDR,VCP,IC2,##FIELD,field)  #define _VCP_IC2_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC2_ADDR,VCP,IC2,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 3            |* |___________________|** VCP input configuration register  3** FIELDS (msb -> lsb)* (rw) C*\******************************************************************************/  #define _VCP_IC3_OFFSET            3  #define _VCP_IC3_ADDR              0x01BA000Cu  #define _VCP_IC3_C_MASK       0x0000FFFFu  #define _VCP_IC3_C_SHIFT      0x00000000u  #define  VCP_IC3_C_DEFAULT    0x00000000u  #define  VCP_IC3_C_OF(x)      _VALUEOF(x)  #define  VCP_IC3_OF(x)             _VALUEOF(x)  #define VCP_IC3_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC3,C)\  )  #define VCP_IC3_RMK(c) (Uint32)(\     _PER_FMK(VCP,IC3,C,c)\  )  #define _VCP_IC3_FGET(FIELD)\    _PER_FGET(_VCP_IC3_ADDR,VCP,IC3,##FIELD)  #define _VCP_IC3_FSET(FIELD,field)\    _PER_FSET(_VCP_IC3_ADDR,VCP,IC3,##FIELD,field)  #define _VCP_IC3_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC3_ADDR,VCP,IC3,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 4            |* |___________________|** VCP input configuration register  4** FIELDS (msb -> lsb)* (rw) IMINS* (rw) IMAXS*\******************************************************************************/  #define _VCP_IC4_OFFSET            4  #define _VCP_IC4_ADDR              0x01BA0010u  #define _VCP_IC4_IMINS_MASK         0x0FFF0000u	/*Correction*/  #define _VCP_IC4_IMINS_SHIFT        0x00000010u  #define  VCP_IC4_IMINS_DEFAULT      0x00000000u  #define  VCP_IC4_IMINS_OF(x)        _VALUEOF(x)  #define _VCP_IC4_IMAXS_MASK          0x00000FFFu	/*Correction*/  #define _VCP_IC4_IMAXS_SHIFT         0x00000000u  #define  VCP_IC4_IMAXS_DEFAULT       0x00000000u  #define  VCP_IC4_IMAXS_OF(x)         _VALUEOF(x)  #define  VCP_IC4_OF(x)             _VALUEOF(x)  #define VCP_IC4_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC4,IMINS)\   |_PER_FDEFAULT(VCP,IC4,IMAXS)\  )  #define VCP_IC4_RMK(imins,imaxs) (Uint32)(\     _PER_FMK(VCP,IC4,IMINS,imins)\    |_PER_FMK(VCP,IC4,IMAXS,imaxs)\  )  #define _VCP_IC4_FGET(FIELD)\    _PER_FGET(_VCP_IC4_ADDR,VCP,IC4,##FIELD)  #define _VCP_IC4_FSET(FIELD,field)\    _PER_FSET(_VCP_IC4_ADDR,VCP,IC4,##FIELD,field)  #define _VCP_IC4_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC4_ADDR,VCP,IC4,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 5            |* |___________________|** VCP input configuration register  5** FIELDS (msb -> lsb)* (rw) SDHD* (rw) OUTF* (rw) TB* (rw) SYMR* (rw) SYMX* (rw) IMAXI*\******************************************************************************/  #define _VCP_IC5_OFFSET            5  #define _VCP_IC5_ADDR              0x01BA0014u  #define _VCP_IC5_SDHD_MASK        0x80000000u

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲一区视频在线观看视频| 青青草97国产精品免费观看| 亚洲国产精品尤物yw在线观看| 热久久一区二区| jiyouzz国产精品久久| 4hu四虎永久在线影院成人| 欧美国产视频在线| 美国十次综合导航| 91久久精品网| 国产精品久久久久久户外露出| 日韩成人免费电影| 91在线观看视频| 国产三级一区二区| 丝袜美腿亚洲色图| 91久久久免费一区二区| 中文字幕中文在线不卡住| 国产一区二区免费视频| 欧美电影在线免费观看| 亚洲午夜免费视频| 色呦呦日韩精品| 中文字幕亚洲一区二区va在线| 激情图片小说一区| 欧美tickle裸体挠脚心vk| 午夜精品久久久久久| 欧美色涩在线第一页| 一个色综合网站| 91福利区一区二区三区| 亚洲视频免费看| 99久久99久久综合| 亚洲色图欧美偷拍| 99麻豆久久久国产精品免费| 国产欧美精品区一区二区三区| 麻豆91精品91久久久的内涵| 欧美精品在线观看播放| 亚洲1区2区3区4区| 欧美久久久一区| 日本亚洲最大的色成网站www| 欧美日韩国产综合一区二区 | 懂色av一区二区三区免费观看| 日韩欧美国产一区二区在线播放 | 亚洲第一成年网| 欧美三级韩国三级日本三斤| 亚洲动漫第一页| 欧美精品v日韩精品v韩国精品v| 亚洲成国产人片在线观看| 欧美日韩精品欧美日韩精品一 | 日本系列欧美系列| 欧美一二三在线| 精品一二三四区| 欧美高清一级片在线观看| 成人91在线观看| 依依成人精品视频| 欧美一区永久视频免费观看| 久久精品72免费观看| 久久久久久亚洲综合影院红桃| 国产成人亚洲综合a∨婷婷| 日韩美女啊v在线免费观看| 色欲综合视频天天天| 肉肉av福利一精品导航| 欧美精品一区二区久久久| 成人app网站| 一本色道久久综合亚洲aⅴ蜜桃| 亚洲免费av在线| 欧美日韩一区高清| 国产在线不卡一卡二卡三卡四卡| 国产精品久久久久久亚洲毛片 | 亚洲va韩国va欧美va| 日韩欧美一级精品久久| 风流少妇一区二区| 午夜视频久久久久久| 国产欧美一区二区精品性色超碰| 色综合久久久久久久久久久| 麻豆91在线播放| 一区二区在线观看不卡| 日韩午夜电影在线观看| 色综合亚洲欧洲| 韩国成人福利片在线播放| 亚洲一区在线免费观看| 久久久www成人免费无遮挡大片| 色先锋资源久久综合| 老司机精品视频在线| 亚洲私人黄色宅男| 国产拍欧美日韩视频二区| 欧美日韩免费高清一区色橹橹| 国产九九视频一区二区三区| 午夜欧美在线一二页| 中文av字幕一区| 日韩福利电影在线观看| 亚洲摸摸操操av| 国产欧美在线观看一区| 欧美一二三区精品| 色天使久久综合网天天| 国产a区久久久| 美日韩黄色大片| 亚洲在线中文字幕| 国产精品亲子乱子伦xxxx裸| 日韩欧美国产系列| 在线综合+亚洲+欧美中文字幕| 91啪九色porn原创视频在线观看| 国产精品白丝jk黑袜喷水| 日本成人在线一区| 日韩精品视频网站| 一区二区在线电影| 亚洲色图色小说| 亚洲码国产岛国毛片在线| 久久精品欧美一区二区三区麻豆| 日韩三级中文字幕| 欧美丰满美乳xxx高潮www| 欧美色偷偷大香| 欧美日韩精品三区| 欧美午夜宅男影院| 日本电影亚洲天堂一区| 91黄色激情网站| 91福利社在线观看| 欧美性色综合网| 欧美三级在线视频| 7777女厕盗摄久久久| 欧美一级国产精品| 亚洲精品一区二区三区香蕉| 欧美本精品男人aⅴ天堂| 日韩免费电影一区| 欧美高清视频一二三区| 欧美日韩免费高清一区色橹橹 | 中文字幕一区三区| 亚洲视频你懂的| 亚洲综合久久久| 午夜精品影院在线观看| 日韩激情在线观看| 免费久久精品视频| 国产成人免费视频一区| www激情久久| 国产欧美一区二区精品忘忧草| 国产精品久久久久久久午夜片| 中文欧美字幕免费| 亚洲线精品一区二区三区八戒| 亚洲成人一区二区在线观看| 日本不卡的三区四区五区| 国内精品免费在线观看| 成人av综合一区| 91福利国产精品| 欧美大白屁股肥臀xxxxxx| 国产午夜精品久久久久久免费视| 国产精品久久久久久久久快鸭| 伊人色综合久久天天人手人婷| 亚洲国产综合91精品麻豆| 午夜视频一区在线观看| 国产成人午夜电影网| 91老师国产黑色丝袜在线| 欧美午夜在线一二页| 亚洲精品一线二线三线| 亚洲欧美一区二区三区国产精品| 日韩在线a电影| 国产suv精品一区二区883| 在线中文字幕不卡| 久久综合色一综合色88| 亚洲激情图片小说视频| 久久不见久久见免费视频7| 99久久精品一区二区| 91精品国产欧美一区二区成人| 中文字幕+乱码+中文字幕一区| 亚洲一区二区免费视频| 国产成人啪午夜精品网站男同| 欧美日韩一区视频| 国产精品人成在线观看免费| 日韩精品乱码免费| 91原创在线视频| 久久影院午夜片一区| 亚洲成在线观看| 成人一区二区视频| 日韩情涩欧美日韩视频| 亚洲激情第一区| 成人av电影在线网| 日韩一区二区三区视频| 亚洲国产视频a| 99久久久无码国产精品| 国产日韩精品一区二区浪潮av| 午夜欧美2019年伦理| 成人av午夜影院| 久久精品亚洲精品国产欧美kt∨| 日韩高清不卡在线| 在线观看中文字幕不卡| 中文字幕一区日韩精品欧美| 国产不卡视频一区| 日韩精品中文字幕一区| 青青草原综合久久大伊人精品| 色综合天天视频在线观看| 国产精品久久午夜| 国产91色综合久久免费分享| 日韩精品影音先锋| 无码av免费一区二区三区试看| 91激情五月电影| 一个色在线综合| 欧美亚洲一区三区| 亚洲一区二区三区四区的| 91在线观看一区二区| 中文字幕亚洲不卡| 99精品欧美一区二区蜜桃免费| 一色屋精品亚洲香蕉网站| 成人国产精品免费| 国产精品不卡视频|