亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TMS320F2812的adc調(diào)試程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
免费观看在线综合| 午夜精品免费在线| 成人深夜在线观看| 国产亚洲一区二区在线观看| 九一九一国产精品| 久久久久久亚洲综合影院红桃| 国产伦精一区二区三区| 国产精品水嫩水嫩| 色婷婷亚洲婷婷| 五月婷婷欧美视频| 久久精品欧美一区二区三区麻豆| 成人午夜电影小说| 亚洲电影你懂得| 精品国产一区a| 成人av网站在线观看| 亚洲午夜精品17c| 精品乱码亚洲一区二区不卡| 豆国产96在线|亚洲| 一区二区三区欧美视频| 欧美不卡一区二区三区四区| 成人动漫视频在线| 日韩中文字幕一区二区三区| 精品久久人人做人人爰| va亚洲va日韩不卡在线观看| 五月天网站亚洲| 国产午夜亚洲精品理论片色戒| 91久久精品网| 国产在线麻豆精品观看| 亚洲综合色自拍一区| 久久久久久综合| 欧美日韩精品综合在线| 大胆亚洲人体视频| 蜜臀久久久久久久| 一区二区三区四区不卡在线| 精品成a人在线观看| 欧美在线综合视频| 成人一道本在线| 日韩成人免费电影| 国产精品灌醉下药二区| 欧美成人三级在线| 欧美日韩精品欧美日韩精品一综合| 国产a精品视频| 久久精品国产亚洲高清剧情介绍| 一区二区在线观看免费视频播放| 国产网红主播福利一区二区| 欧美肥胖老妇做爰| 色婷婷综合五月| 成人精品小蝌蚪| 久久国产视频网| 亚洲高清免费观看高清完整版在线观看| 久久精品这里都是精品| 91精品国产色综合久久| 91黄色小视频| av激情综合网| 国产成人在线看| 国产呦精品一区二区三区网站| 亚洲va中文字幕| 亚洲人成影院在线观看| 中文字幕免费不卡| 亚洲精品在线免费播放| 日韩一级完整毛片| 777午夜精品免费视频| 欧美日韩一本到| 91精品办公室少妇高潮对白| 99精品视频一区二区三区| 国产福利一区在线| 国产九九视频一区二区三区| 精品中文av资源站在线观看| 久久精品国产亚洲一区二区三区| 日本中文字幕一区二区有限公司| 亚洲国产视频一区| 亚洲小说春色综合另类电影| 一区二区三区四区五区视频在线观看| 亚洲视频资源在线| 亚洲精品高清在线观看| 一区二区三区丝袜| 亚洲mv在线观看| 婷婷亚洲久悠悠色悠在线播放 | 精品国产一区二区三区久久久蜜月| 精品视频全国免费看| 欧美日韩国产综合草草| 欧美日韩一区二区三区高清| 7777精品伊人久久久大香线蕉最新版| 777久久久精品| 欧美mv日韩mv国产网站app| 欧美成人艳星乳罩| 国产欧美1区2区3区| 亚洲欧美怡红院| 亚洲美女一区二区三区| 亚洲午夜私人影院| 日韩精品一二三区| 麻豆91精品视频| 久久99精品久久久久久久久久久久| 麻豆久久久久久久| 福利视频网站一区二区三区| 93久久精品日日躁夜夜躁欧美| 一本久久综合亚洲鲁鲁五月天| 欧美性猛交一区二区三区精品| 欧美一级午夜免费电影| 久久天堂av综合合色蜜桃网| 国产精品视频一二三区| 一个色妞综合视频在线观看| 蜜桃在线一区二区三区| 国产精品主播直播| 在线免费不卡视频| 日韩写真欧美这视频| 日本一区二区动态图| 亚洲五月六月丁香激情| 另类人妖一区二区av| 成人18精品视频| 欧美日韩小视频| 久久久99免费| 亚洲一区在线电影| 激情成人综合网| 色噜噜狠狠一区二区三区果冻| 91精品国产综合久久蜜臀 | 国产精品久久看| 香蕉久久一区二区不卡无毒影院 | 午夜精彩视频在线观看不卡| 国产在线一区观看| 欧美视频三区在线播放| 国产欧美日韩在线观看| 亚洲777理论| 成人18视频日本| 欧美成人精精品一区二区频| 亚洲三级视频在线观看| 国内精品嫩模私拍在线| 欧美伊人久久久久久久久影院 | 日韩西西人体444www| 国产精品的网站| 久久99热这里只有精品| 色诱视频网站一区| 久久精品亚洲精品国产欧美kt∨| 亚洲线精品一区二区三区| 成人美女视频在线观看18| 日韩色视频在线观看| 一区二区三区欧美日| 成人国产精品免费网站| 久久亚洲二区三区| 水蜜桃久久夜色精品一区的特点| 成人开心网精品视频| 日韩欧美一级二级三级| 午夜免费久久看| 一本色道久久综合亚洲91| 欧美高清在线视频| 国产精品亚洲人在线观看| 6080午夜不卡| 亚洲动漫第一页| 色偷偷成人一区二区三区91| 国产精品久99| 成人高清视频在线观看| 欧美国产一区二区在线观看 | 国产精品日日摸夜夜摸av| 黑人巨大精品欧美黑白配亚洲| 欧美精品丝袜久久久中文字幕| 亚洲视频电影在线| 99精品视频中文字幕| 日本一区二区三区在线不卡| 国产美女一区二区| 久久久99精品免费观看不卡| 久久精工是国产品牌吗| 精品日韩在线观看| 美女在线视频一区| 欧美不卡在线视频| 国内精品伊人久久久久影院对白| 日韩一级成人av| 奇米色一区二区三区四区| 777a∨成人精品桃花网| 日本成人在线不卡视频| 制服丝袜在线91| 久久精品av麻豆的观看方式| 久久综合狠狠综合| 国产乱人伦偷精品视频不卡| 久久久美女毛片| 成人午夜电影网站| 亚洲你懂的在线视频| 欧美日韩中文字幕一区| 亚洲成av人影院| 6080日韩午夜伦伦午夜伦| 免费成人在线视频观看| 久久久午夜电影| 暴力调教一区二区三区| 樱桃视频在线观看一区| 欧美丰满一区二区免费视频| 久久99久久久久久久久久久| 欧美成人综合网站| 成人美女在线观看| 亚洲一区二区三区四区不卡| 91精品欧美一区二区三区综合在 | 亚洲最大成人网4388xx| 欧美日韩大陆在线| 久久99精品久久久久久动态图 | 成人深夜视频在线观看| 亚洲欧美国产毛片在线| 在线播放亚洲一区| 国产美女主播视频一区| 一区二区三区在线观看欧美| 8v天堂国产在线一区二区| 国产精品99久久久久久宅男| 亚洲免费在线看|