亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812的dac調試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品美女久久久久av爽李琼 | 91免费版pro下载短视频| 日韩二区在线观看| 亚洲黄色性网站| 午夜精品成人在线视频| 亚洲图片欧美一区| 亚洲综合视频在线观看| 亚洲国产aⅴ天堂久久| 亚洲一级片在线观看| 亚洲精选视频免费看| 一区二区三区欧美日| 亚洲一区二区三区爽爽爽爽爽 | 国产丝袜欧美中文另类| 国产欧美日韩另类一区| 亚洲欧美在线视频| 亚洲一区二区三区在线看| 日韩电影在线看| 毛片av中文字幕一区二区| 韩日欧美一区二区三区| 成人黄色在线视频| 欧美日韩亚洲综合一区二区三区| 欧美日产国产精品| 日韩美女主播在线视频一区二区三区| 久久免费视频色| 亚洲伦理在线精品| 美女网站色91| 成人性生交大片| 欧美喷潮久久久xxxxx| 在线成人小视频| 国产女主播视频一区二区| 中文字幕精品一区二区精品绿巨人 | 亚洲人被黑人高潮完整版| 亚洲18女电影在线观看| 国产在线国偷精品免费看| 99国产精品久| 精品日韩一区二区三区| 亚洲激情男女视频| 国产一区日韩二区欧美三区| 色综合天天综合网天天看片| 欧美一区二区三区免费观看视频| 亚洲国产精品ⅴa在线观看| 同产精品九九九| 色综合网站在线| 国产农村妇女毛片精品久久麻豆 | 久久综合久久综合久久综合| 亚洲视频在线观看一区| 韩日av一区二区| 欧美一区二区三区精品| 亚洲另类色综合网站| 国产91精品欧美| 日韩一区二区在线观看| 亚洲免费在线看| 成人免费视频一区| 久久人人97超碰com| 日韩国产精品久久久| 91成人免费在线| 国产精品美女久久福利网站| 久久国产成人午夜av影院| 欧美乱熟臀69xxxxxx| 亚洲欧美成aⅴ人在线观看| 国产suv一区二区三区88区| 日韩三级.com| 美女高潮久久久| 日韩欧美国产高清| 蜜臀av亚洲一区中文字幕| 8v天堂国产在线一区二区| 亚洲一区二区成人在线观看| 91福利在线看| 一区二区在线看| 日本道色综合久久| 亚洲靠逼com| 欧美调教femdomvk| 亚洲午夜日本在线观看| 欧美日韩视频在线一区二区| 亚洲高清三级视频| 在线观看91av| 国产在线精品一区二区夜色| 欧美一级爆毛片| 国产在线精品一区二区三区不卡| 精品99一区二区三区| 国产一区二区看久久| 国产欧美一区二区精品久导航| 国产成人免费高清| 综合亚洲深深色噜噜狠狠网站| 91亚洲男人天堂| 香蕉乱码成人久久天堂爱免费| 欧美日韩一卡二卡三卡 | 国产精品麻豆欧美日韩ww| eeuss国产一区二区三区| 亚洲精品va在线观看| 欧美精品vⅰdeose4hd| 久久丁香综合五月国产三级网站| 久久综合九色综合欧美就去吻| 国产精品99久久久久久有的能看| 国产精品久久久久久久久搜平片| 色综合中文字幕国产 | 国产精品资源网站| 亚洲精品成人悠悠色影视| 欧美美女喷水视频| 国产一区二区福利| 亚洲图片激情小说| 91精品国产91久久久久久最新毛片 | 国产在线精品一区二区不卡了| 国产日本欧洲亚洲| 色综合久久综合网97色综合| 日韩不卡一区二区| 中文字幕免费观看一区| 欧美久久久久久蜜桃| 国产精品一区在线观看你懂的| 亚洲品质自拍视频| 久久综合九色欧美综合狠狠| 91丨porny丨中文| 久久精品免费看| 亚洲色图清纯唯美| 欧美va在线播放| 欧美综合欧美视频| 风间由美中文字幕在线看视频国产欧美| 亚洲精品久久7777| 久久久久免费观看| 日韩一区二区三区视频在线观看| 波多野结衣91| 国产一区二区不卡| 日本不卡一区二区| 亚洲激情在线播放| 国产精品色噜噜| 久久久91精品国产一区二区三区| 欧美无乱码久久久免费午夜一区| 国产成人午夜视频| 男人的j进女人的j一区| 亚洲精品老司机| 1024成人网色www| 国产精品欧美精品| 久久久久高清精品| 欧美成人vr18sexvr| 欧美日本韩国一区| 91久久精品一区二区三区| 成人午夜视频免费看| 精品一区二区三区在线观看| 日韩av在线发布| 偷拍自拍另类欧美| 亚洲va欧美va人人爽午夜| 亚洲欧美日韩成人高清在线一区| 国产清纯美女被跳蛋高潮一区二区久久w | 亚洲色图都市小说| 亚洲欧洲日韩综合一区二区| 中文字幕欧美日韩一区| 久久色在线观看| 久久综合九色综合97婷婷| 精品日韩欧美在线| 久久综合一区二区| 久久综合给合久久狠狠狠97色69| 日韩三区在线观看| 91精品国产乱| 精品免费国产二区三区| 精品国产乱码久久久久久牛牛| 精品日韩一区二区三区免费视频| 日韩欧美一区二区视频| 日韩一区二区免费视频| 日韩欧美久久久| 久久精品人人做人人爽人人| 国产欧美视频一区二区| 国产精品护士白丝一区av| 国产精品日韩成人| 亚洲区小说区图片区qvod| 一区二区高清视频在线观看| 偷拍与自拍一区| 精品亚洲国产成人av制服丝袜 | 在线观看欧美黄色| 欧美三级蜜桃2在线观看| 日韩一级片在线观看| 中文字幕欧美国产| 亚洲高清免费观看| 韩国在线一区二区| 91免费视频观看| 91精品国产福利在线观看| 久久先锋资源网| 亚洲精品国产第一综合99久久| 视频一区二区三区中文字幕| 国产一区在线不卡| 色88888久久久久久影院按摩 | 日韩欧美一区二区在线视频| 4438亚洲最大| 亚洲欧美综合另类在线卡通| 国产精品一级黄| 中文字幕av不卡| 国产精品一区二区免费不卡| 久久色在线观看| 91丝袜呻吟高潮美腿白嫩在线观看| 久久久久99精品一区| 99久久99精品久久久久久| 国产精品国产三级国产专播品爱网| www.在线成人| 国产精品久久精品日日| 一区二区三区高清在线| 一区二区三区在线高清| 蜜芽一区二区三区| 99综合电影在线视频| 91精品国产全国免费观看 | 色综合久久综合网欧美综合网| 国产经典欧美精品|