亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TMS320F2812的dac調試程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91精品国产综合久久香蕉麻豆| 午夜精品一区二区三区免费视频| 91精品国产综合久久精品图片| 色女孩综合影院| 99久久精品免费| 99精品视频中文字幕| av一二三不卡影片| 色哟哟精品一区| 欧美性色综合网| 欧美色电影在线| 91精品国产91久久久久久一区二区 | 成人欧美一区二区三区小说| 国产精品另类一区| 亚洲欧美中日韩| 亚洲欧美日韩国产成人精品影院 | 精品国产精品网麻豆系列| 日韩欧美中文一区| 精品卡一卡二卡三卡四在线| 久久视频一区二区| 中文字幕欧美国产| 亚洲卡通动漫在线| 日本欧美在线观看| 九九在线精品视频| 成人国产视频在线观看| 91搞黄在线观看| 日韩一二三四区| 国产区在线观看成人精品| 久久久国际精品| 亚洲精品成人悠悠色影视| 日本系列欧美系列| 成人自拍视频在线| 欧美午夜精品一区| 久久亚洲私人国产精品va媚药| 中文字幕一区二区三区视频| 日韩国产精品久久| 成人免费视频免费观看| 51精品久久久久久久蜜臀| 中国色在线观看另类| 日韩中文字幕亚洲一区二区va在线| 黑人精品欧美一区二区蜜桃| 色老汉av一区二区三区| 精品久久久久久久久久久院品网| 亚洲人123区| 精品一区二区国语对白| 精品国产免费久久| 亚洲日韩欧美一区二区在线| 亚洲大片在线观看| 波多野结衣中文一区| 日韩一区二区三区视频在线| 一区二区免费看| 国产一区二区按摩在线观看| 7777女厕盗摄久久久| 亚洲欧美经典视频| 成人午夜视频在线| 精品剧情在线观看| 日韩成人av影视| 欧美日韩国产小视频| 国产精品久久久99| 丰满白嫩尤物一区二区| 精品国产一区二区三区av性色| 亚洲在线免费播放| 色综合久久久网| 日本一二三四高清不卡| 美国毛片一区二区| 欧美日韩亚州综合| 亚洲午夜三级在线| 在线免费观看成人短视频| 日本一区二区三级电影在线观看| 国产自产高清不卡| 亚洲精品一区二区精华| 国内精品伊人久久久久av一坑| 91精品国产入口| 日韩电影一区二区三区四区| 欧美艳星brazzers| 亚洲精品高清在线| 欧美亚洲日本国产| 亚洲精品免费看| 欧美日韩卡一卡二| 婷婷综合另类小说色区| 欧美日韩国产综合视频在线观看| 综合久久久久久久| 色就色 综合激情| 亚洲成人激情自拍| 日韩免费看网站| 国产不卡一区视频| 国产精品久久免费看| 99久久国产综合精品色伊| 亚洲日本成人在线观看| 欧美性一级生活| 日韩经典一区二区| 精品乱码亚洲一区二区不卡| 国产精品91一区二区| 亚洲欧洲韩国日本视频| 欧美亚洲国产一区二区三区va| 国产一区在线精品| 国产精品剧情在线亚洲| 欧美午夜精品理论片a级按摩| 日本不卡高清视频| www亚洲一区| 一本色道久久综合亚洲精品按摩| 亚洲成年人影院| 久久久久久久久久久电影| av电影在线观看一区| 亚洲一级电影视频| 精品国免费一区二区三区| 97精品国产露脸对白| 婷婷开心激情综合| 国产婷婷色一区二区三区四区| 日本韩国欧美一区| 久久99精品久久久久久国产越南| 国产精品欧美综合在线| 欧美亚洲免费在线一区| 国产a视频精品免费观看| 一区二区成人在线| 2020国产成人综合网| 欧美在线视频日韩| 国产麻豆视频精品| 午夜激情一区二区三区| 中文字幕中文在线不卡住| 欧美一区在线视频| 色综合久久88色综合天天6 | 国产午夜精品久久久久久久| 色八戒一区二区三区| 国产一区二区精品久久| 亚洲天堂av老司机| 337p粉嫩大胆噜噜噜噜噜91av| 在线视频中文字幕一区二区| 国产成人精品影院| 亚洲成人资源网| 国产精品乱人伦| 精品国产一区二区在线观看| 欧美日韩一区小说| 99re66热这里只有精品3直播| 九色综合国产一区二区三区| 日欧美一区二区| 一区二区三区色| 一区在线播放视频| 国产亚洲欧美在线| 欧美电影精品一区二区| 欧美乱妇20p| 色美美综合视频| 色久综合一二码| 91免费版在线| 91在线观看成人| 99精品欧美一区二区三区小说| 国产成人在线看| 国产白丝精品91爽爽久久 | 91麻豆精品国产91久久久久久久久| 成人性生交大合| 国产suv精品一区二区6| 国产精品一卡二| 国产成a人亚洲精| 成人晚上爱看视频| 国产精品一品视频| 大胆亚洲人体视频| voyeur盗摄精品| 国产成人av影院| 国产成人精品影视| 国产精品18久久久久久vr| 国产一区二区在线观看视频| 国产老妇另类xxxxx| 国产精品12区| 91丝袜美腿高跟国产极品老师 | 国产99久久精品| 成人爽a毛片一区二区免费| 国产91高潮流白浆在线麻豆| 国产传媒欧美日韩成人| 成人夜色视频网站在线观看| 成人va在线观看| 欧美性xxxxxx少妇| 欧美草草影院在线视频| 国产三区在线成人av| 成人免费在线播放视频| 亚洲国产cao| 性做久久久久久免费观看| 久久99国产精品久久99果冻传媒| 国产成人啪午夜精品网站男同| 粉嫩一区二区三区在线看| 91国内精品野花午夜精品| 欧美日韩一区不卡| 久久综合九色综合97婷婷| 中文字幕亚洲不卡| 午夜久久久久久久久| 国产高清视频一区| 欧美在线综合视频| 久久亚区不卡日本| 一区二区三区在线观看动漫| 美女尤物国产一区| 91视频在线看| 精品少妇一区二区三区视频免付费 | 丁香婷婷综合色啪| 欧美日韩国产a| 国产欧美精品区一区二区三区 | 日韩欧美123| 亚洲人成影院在线观看| 久久99久久久久久久久久久| av在线一区二区| 亚洲精品在线一区二区| 亚洲一区二区三区免费视频| 懂色av一区二区三区蜜臀|