亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp281x_sci.h

?? PWM發(fā)生器
?? H
字號(hào):
//###########################################################################
//
// FILE:	DSP281x_Sci.h
//
// TITLE:	DSP281x Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  1.00| 11 Sep 2003 | L.H. | Changes since previous version (v.58 Alpha)
//      |             |      | Added SCIRST bit field to SCIFFTX register
//      |             |      | Renamed RXERR to RXERROR to match documentation
//      |             |      | Renamed RXOVF_CLR to RXFFOVRCLR to match user documentation
//###########################################################################

#ifndef DSP281x_SCI_H
#define DSP281x_SCI_H


#ifdef __cplusplus
extern "C" {
#endif

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//

struct  SCICCR_BITS {        // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 


union SCICCR_REG {
   Uint16              all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {       // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16               all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {       // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16               all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {       // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERROR:1;         // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16               all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {      // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {        // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16              all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {       // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 SCIRST:1;          // 15     SCI reset rx/tx channels 

}; 

union SCIFFTX_REG {
   Uint16               all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {       // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXFFOVRCLR:1;      // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16               all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16               all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16               rsvd1;      // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16               rsvd2;      // reserved
   Uint16               rsvd3;      // reserved
   union SCIPRI_REG     SCIPRI;     // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#ifdef __cplusplus
}
#endif /* extern "C" */

#endif  // end of DSP281x_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99riav一区二区三区| 日韩精品中文字幕在线不卡尤物| 激情综合一区二区三区| 七七婷婷婷婷精品国产| 久草在线在线精品观看| 韩国女主播成人在线| 国产成人在线影院| 精品一区二区国语对白| 一区二区激情视频| 婷婷丁香激情综合| 国产美女一区二区三区| 91在线播放网址| 欧美日韩一级二级| 欧美一区二区三区人| 久久久午夜精品| 一区二区三区成人| 日韩中文字幕麻豆| 日本中文在线一区| proumb性欧美在线观看| 欧美精品亚洲二区| 久久久精品tv| 国产精品国产三级国产三级人妇 | 亚洲国产综合91精品麻豆| 亚洲成av人片在线观看无码| 久久超碰97中文字幕| 一本一本久久a久久精品综合麻豆| 日韩欧美卡一卡二| 夜色激情一区二区| 成人中文字幕电影| 精品国产91乱码一区二区三区| 亚洲人成电影网站色mp4| 国产精品影视天天线| 欧美精品黑人性xxxx| 一区二区在线观看视频| www.成人网.com| 国产欧美久久久精品影院| 久久99精品国产91久久来源| 91精品综合久久久久久| 亚洲精品日韩一| 99在线精品一区二区三区| 成人av免费在线| 在线观看亚洲精品视频| 亚洲女人的天堂| 成人午夜精品在线| 国产精品国产三级国产普通话蜜臀 | 国产一区二区三区蝌蚪| 久久久欧美精品sm网站| 国产成人在线免费观看| 国产精品久久免费看| 丁香六月综合激情| 亚洲一区二区三区影院| 制服丝袜亚洲色图| 国产在线精品免费| 中文字幕一区二区三中文字幕| 欧美做爰猛烈大尺度电影无法无天| 亚洲夂夂婷婷色拍ww47| 日韩免费观看高清完整版| 国产乱子轮精品视频| 亚洲日本在线看| 精品乱码亚洲一区二区不卡| 99久久免费视频.com| 午夜激情综合网| 国产精品国产精品国产专区不蜜 | 国产精品综合网| 一区二区三区在线免费播放| 日韩欧美电影一区| 91最新地址在线播放| 日本v片在线高清不卡在线观看| 国产日产欧美精品一区二区三区| 狠狠狠色丁香婷婷综合久久五月| 日韩一卡二卡三卡四卡| 91丨porny丨国产| 免费不卡在线视频| 亚洲午夜久久久久久久久电影院| 久久综合狠狠综合久久综合88| 欧美日韩综合在线免费观看| 91精品国产91久久综合桃花| av午夜一区麻豆| 久久成人免费网| 麻豆成人在线观看| 免费观看在线综合色| 亚洲mv在线观看| 一区二区三区在线观看欧美| 亚洲欧美日韩一区二区 | 亚洲一区二区在线播放相泽| 亚洲欧美日韩国产中文在线| 亚洲色图一区二区三区| 夜夜揉揉日日人人青青一国产精品 | 精品理论电影在线观看 | 亚洲二区在线视频| 一区二区三区在线观看欧美| 樱花影视一区二区| 婷婷开心久久网| 中文字幕乱码亚洲精品一区| 亚洲欧美一区二区在线观看| 亚洲精品成人少妇| 日本中文一区二区三区| 极品尤物av久久免费看| 成人av电影在线播放| 日本国产一区二区| 成人av资源在线| 国内精品久久久久影院薰衣草| 日韩精品在线一区二区| 一本大道久久a久久精二百| 91麻豆国产福利在线观看| 欧美性生活影院| 日韩一二三区不卡| 国产精品每日更新| 天天操天天色综合| 成人综合婷婷国产精品久久| 欧美日韩一区二区三区不卡| 精品日韩在线观看| 一级做a爱片久久| 国产一区二区h| 欧美一区二区三区日韩视频| 2023国产一二三区日本精品2022| 亚洲精品水蜜桃| 国产黄色精品视频| 日韩一区二区三区电影在线观看| 中文字幕五月欧美| 亚洲综合丁香婷婷六月香| 欧美一级欧美三级| 亚洲码国产岛国毛片在线| 国产在线精品免费| 精品国产伦一区二区三区观看体验 | 中文字幕一区二区三区蜜月| 精品在线一区二区三区| 日韩欧美一区中文| 日韩二区在线观看| 欧美一区二区国产| 日韩成人午夜精品| 日韩欧美一级二级三级久久久| 性感美女极品91精品| 欧美日韩一区二区三区在线 | 精品国产精品网麻豆系列| 久久精品999| 欧美日韩另类国产亚洲欧美一级| 欧美大肚乱孕交hd孕妇| 国产麻豆成人传媒免费观看| 国产亚洲欧美在线| 成人黄色电影在线 | 91在线精品一区二区| 亚洲天堂av一区| 色久综合一二码| 天天亚洲美女在线视频| 久久一日本道色综合| 国产iv一区二区三区| 久久久久国产精品厨房| 久久久五月婷婷| 成人在线视频一区| 一区二区三区四区在线| 欧美特级限制片免费在线观看| 亚洲国产日韩av| 精品乱人伦小说| 91在线观看污| 国产一区二区三区| 性欧美疯狂xxxxbbbb| 国产精品电影一区二区三区| 555www色欧美视频| 91一区二区在线观看| 国产乱码精品一区二区三区五月婷| 亚洲六月丁香色婷婷综合久久| 日韩视频一区二区在线观看| 欧美吻胸吃奶大尺度电影| 亚洲视频你懂的| 欧美一级欧美三级在线观看| 95精品视频在线| eeuss影院一区二区三区| 激情综合五月天| 日日摸夜夜添夜夜添精品视频| 国产精品久久久久久久久快鸭 | 在线观看国产日韩| 成人动漫av在线| 成人av免费在线播放| 尤物视频一区二区| 欧美一区二区三区系列电影| 亚洲欧美成人一区二区三区| 美美哒免费高清在线观看视频一区二区 | 91激情五月电影| 日本高清成人免费播放| 欧美在线观看你懂的| 欧美三级乱人伦电影| 91精品国产入口在线| 欧美一二三四区在线| 欧美大胆人体bbbb| 国产丝袜欧美中文另类| 亚洲国产激情av| 亚洲国产综合在线| 久久精品国产一区二区三 | 亚洲精品日韩综合观看成人91| 国产精品人人做人人爽人人添| 久久久.com| 亚洲欧美自拍偷拍| 日韩av电影免费观看高清完整版在线观看| 亚洲18影院在线观看| 粗大黑人巨茎大战欧美成人| 91国产丝袜在线播放| 欧美一区二区在线播放| 国产精品麻豆网站| 蜜臀久久久99精品久久久久久|