亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? stm32_init.c

?? stm32初級(jí)例程
?? C
?? 第 1 頁(yè) / 共 5 頁(yè)
字號(hào):
//             <i> Default: CC2 configured as output
//                       <0=> CC2 configured as output
//                       <1=> CC2 configured as input, IC2 mapped on TI2
//                       <2=> CC2 configured as input, IC2 mapped on TI1
//                       <3=> CC2 configured as input, IC2 mapped on TRGI
//           <o13.5>  TIM1_CCER.CC2P: Capture/compare 2 output Polarity set  
//             <i> Default: non-inverted
//                       <0=> non-inverted
//                       <1=> inverted
//           <o13.4>  TIM1_CCER.CC2E: Capture/compare 2 output enabled   
//             <i> Default: Capture disabled
//                       <0=> Capture disabled
//                       <1=> Capture enabled
//         </h>
//       <o15> TIM1_CCR2: Capture/compare register 2 <0-65535>
//         <i> Set the Compare register value for compare register 2.
//         <i> Default: 0
//     </h>
//
//--------------------------------------------------------------------------- Timer 1 channel 3
//       <h> Channel 3 Configuration
//         <h> Channel configured as output
//           <o12.7> TIM1_CCMR2.OC3CE: Output Compare 3 Clear enabled  
//           <o12.4..6> TIM1_CCMR2.OC3M: Output Compare 3 Mode  
//             <i> Default: Frozen
//                       <0=>  Frozen
//                       <1=>  Set channel 3 to active level on match
//                       <2=>  Set channel 3 to inactive level on match
//                       <3=>  Toggle 
//                       <4=>  Force inactive level
//                       <5=>  Force active level
//                       <6=>  PWM mode 1
//                       <7=>  PWM mode 2
//           <o12.3> TIM1_CCMR2.OC3PE: Output Compare 3 Preload enabled  
//           <o12.2> TIM1_CCMR2.OC3FE: Output Compare 3 Fast enabled  
//           <o12.0..1> TIM1_CCMR2.CC3S: Capture/compare 3 selection   
//             <i> Default: CC3 configured as output
//                       <0=> CC3 configured as output
//           <o13.11> TIM1_CCER.CC3NP: Capture/compare 3 Complementary output Polarity set  
//             <i> Default: OC3N active high
//                       <0=> OC3N active high
//                       <1=> OC3N active low
//           <o13.10> TIM1_CCER.CC3NE: Capture/compare 3 Complementary output enabled
//             <i> Default: OC3N not active
//                       <0=> OC3N not active
//                       <1=> OC3N is output on corresponding pin
//           <o13.9>  TIM1_CCER.CC3P: Capture/compare 3 output Polarity set  
//             <i> Default: OC3 active high
//                       <0=> OC3 active high
//                       <1=> OC3 active low
//           <o13.8>  TIM1_CCER.CC3E: Capture/compare 3 output enabled   
//             <i> Default: OC3 not active
//                       <0=> OC3 not active
//                       <1=> OC3 is output on corresponding pin
//         </h>
//         <h> Channel configured as input
//           <o12.4..7> TIM1_CCMR2.IC3F: Input Capture 3 Filter  
//             <i> Default: No filter
//                       <0=>  No filter
//                       <1=>  fSampling=fCK_INT, N=2
//                       <2=>  fSampling=fCK_INT, N=4
//                       <3=>  fSampling=fCK_INT, N=8
//                       <4=>  fSampling=fDTS/2, N=6
//                       <5=>  fSampling=fDTS/2, N=8
//                       <6=>  fSampling=fDTS/4, N=6
//                       <7=>  fSampling=fDTS/4, N=8
//                       <8=>  fSampling=fDTS/8, N=6
//                       <9=>  fSampling=fDTS/8, N=8
//                       <10=> fSampling=fDTS/16, N=5
//                       <11=> fSampling=fDTS/16, N=6
//                       <12=> fSampling=fDTS/16, N=8
//                       <13=> fSampling=fDTS/32, N=5
//                       <14=> fSampling=fDTS/32, N=6
//                       <15=> fSampling=fDTS/32, N=8
//           <o12.2..3> TIM1_CCMR2.IC3PSC: Input Capture 3 Prescaler  
//             <i> Default: No prescaler
//                       <0=>  No prescaler
//                       <1=>  capture every 2 events
//                       <2=>  capture every 4 events
//                       <3=>  capture every 8 events 
//           <o12.0..1> TIM1_CCMR2.CC3S: Capture/compare 3 selection   
//             <i> Default: CC3 configured as output
//                       <0=> CC3 configured as output
//                       <1=> CC3 configured as input, IC3 mapped on TI3
//                       <2=> CC3 configured as input, IC3 mapped on TI4
//                       <3=> CC3 configured as input, IC3 mapped on TRGI
//           <o13.9>  TIM1_CCER.CC3P: Capture/compare 3 output Polarity set  
//             <i> Default: non-inverted
//                       <0=> non-inverted
//                       <1=> inverted
//           <o13.8>  TIM1_CCER.CC3E: Capture/compare 3 output enabled   
//             <i> Default: Capture disabled
//                       <0=> Capture disabled
//                       <1=> Capture enabled
//         </h>
//       <o16> TIM1_CCR3: Capture/compare register 3 <0-65535>
//         <i> Set the Compare register value for compare register 3.
//         <i> Default: 0
//     </h>
//
//--------------------------------------------------------------------------- Timer 1 channel 4
//       <h> Channel 4 Configuration
//         <h> Channel configured as output
//           <o12.15> TIM1_CCMR2.OC4CE: Output Compare 4 Clear enabled  
//           <o12.12..14> TIM1_CCMR2.OC4M: Output Compare 4 Mode  
//             <i> Default: Frozen
//                       <0=>  Frozen
//                       <1=>  Set channel 4 to active level on match
//                       <2=>  Set channel 4 to inactive level on match
//                       <3=>  Toggle 
//                       <4=>  Force inactive level
//                       <5=>  Force active level
//                       <6=>  PWM mode 1
//                       <7=>  PWM mode 2
//           <o12.11> TIM1_CCMR2.OC4PE: Output Compare 4 Preload enabled  
//           <o12.10> TIM1_CCMR2.OC4FE: Output Compare 4 Fast enabled  
//           <o12.8..9> TIM1_CCMR2.CC4S: Capture/compare 4 selection   
//             <i> Default: CC4 configured as output
//                       <0=> CC4 configured as output
//           <o13.13>  TIM1_CCER.CC4P: Capture/compare 4 output Polarity set  
//             <i> Default: OC4 active high
//                       <0=> OC4 active high
//                       <1=> OC4 active low
//           <o13.12>  TIM1_CCER.CC4E: Capture/compare 4 output enabled   
//             <i> Default: OC4 not active
//                       <0=> OC4 not active
//                       <1=> OC4 is output on corresponding pin
//         </h>
//         <h> Channel configured as input
//           <o12.12..15> TIM1_CCMR2.IC4F: Input Capture 4 Filter  
//             <i> Default: No filter
//                       <0=>  No filter
//                       <1=>  fSampling=fCK_INT, N=2
//                       <2=>  fSampling=fCK_INT, N=4
//                       <3=>  fSampling=fCK_INT, N=8
//                       <4=>  fSampling=fDTS/2, N=6
//                       <5=>  fSampling=fDTS/2, N=8
//                       <6=>  fSampling=fDTS/4, N=6
//                       <7=>  fSampling=fDTS/4, N=8
//                       <8=>  fSampling=fDTS/8, N=6
//                       <9=>  fSampling=fDTS/8, N=8
//                       <10=> fSampling=fDTS/16, N=5
//                       <11=> fSampling=fDTS/16, N=6
//                       <12=> fSampling=fDTS/16, N=8
//                       <13=> fSampling=fDTS/32, N=5
//                       <14=> fSampling=fDTS/32, N=6
//                       <15=> fSampling=fDTS/32, N=8
//           <o12.10..11> TIM1_CCMR2.IC4PSC: Input Capture 4 Prescaler  
//             <i> Default: No prescaler
//                       <0=>  No prescaler
//                       <1=>  capture every 2 events
//                       <2=>  capture every 4 events
//                       <3=>  capture every 8 events 
//           <o12.8..9> TIM1_CCMR2.CC4S: Capture/compare 4 selection   
//             <i> Default: CC4 configured as output
//                       <0=> CC4 configured as output
//                       <1=> CC4 configured as input, IC4 mapped on TI4
//                       <2=> CC4 configured as input, IC4 mapped on TI3
//                       <3=> CC4 configured as input, IC4 mapped on TRGI
//           <o13.13>  TIM1_CCER.CC4P: Capture/compare 4 output Polarity set  
//             <i> Default: non-inverted
//                       <0=> non-inverted
//                       <1=> inverted
//           <o13.12>  TIM1_CCER.CC4E: Capture/compare 4 output enabled   
//             <i> Default: Capture disabled
//                       <0=> Capture disabled
//                       <1=> Capture enabled
//         </h>
//       <o17> TIM1_CCR4: Capture/compare register 4 <0-65535>
//         <i> Set the Compare register value for compare register 4.
//         <i> Default: 0
//     </h>
//
//       <h> Timer1 Break and dead-time register Configuration (TIM1_BDTR)
//         <o18.15> TIM1_BDTR.MOE: Main Output enabled
//         <o18.14> TIM1_BDTR.AOE: Automatic Output enabled
//         <o18.13> TIM1_BDTR.BKP: Break Polarity active high
//         <o18.12> TIM1_BDTR.BKE: Break Inputs enabled
//         <o18.11> TIM1_BDTR.OSSR: Off-State Selection for Run mode
//           <i> Default: OC/OCN output signal=0
//                     <0=> OC/OCN output signal=0
//                     <1=> OC/OCN output signal=1
//         <o18.10> TIM1_BDTR.OSSI: Off-State Selection for Idle mode
//           <i> Default: OC/OCN output signal=0
//                     <0=> OC/OCN output signal=0
//                     <1=> OC/OCN output signal=1
//         <o18.8..9> TIM1_BDTR.LOCK: Lock Level <0-3>
//           <i> Default: 0 (LOCK OFF)
//         <o18.0..7> TIM1_BDTR.DTG: Dead-Time Generator set-up <0x00-0xFF>   
//       </h>
//
//     </e>
//     <e3.0> TIM1 interrupts
//       <o19.14> TIM1_DIER.TDE: Trigger DMA request enabled
//       <o19.12> TIM1_DIER.CC4DE: Capture/Compare 4 DMA request enabled
//       <o19.11> TIM1_DIER.CC3DE: Capture/Compare 3 DMA request enabled
//       <o19.10> TIM1_DIER.CC2DE: Capture/Compare 2 DMA request enabled
//       <o19.9>  TIM1_DIER.CC1DE: Capture/Compare 1 DMA request enabled
//       <o19.8>  TIM1_DIER.UDE: Update DMA request enabled
//       <o19.7>  TIM1_DIER.BIE: Break interrupt enabled
//       <o19.6>  TIM1_DIER.TIE: Trigger interrupt enabled
//       <o19.5>  TIM1_DIER.COMIE: COM interrupt enabled
//       <o19.4>  TIM1_DIER.CC4IE: Capture/Compare 4 interrupt enabled
//       <o19.3>  TIM1_DIER.CC3IE: Capture/Compare 3 interrupt enabled
//       <o19.2>  TIM1_DIER.CC2IE: Capture/Compare 2 interrupt enabled
//       <o19.1>  TIM1_DIER.CC1IE: Capture/Compare 1 interrupt enabled
//       <o19.0>  TIM1_DIER.UIE: Update interrupt enabled
//     </e>
//   </e>
//--------------------------------------------------------------------------- Timer 2 enabled
//   <e1.1> TIM2 : Timer 2 enabled
//     <o20> TIM2 period [us] <1-72000000:10>
//       <i> Set the timer period for Timer 2.
//       <i> Default: 1000  (1ms)
//       <i> Ignored if Detailed settings is selected
//     <e2.1> TIM2 detailed settings
//--------------------------------------------------------------------------- Timer 2 detailed settings
//       <o21> TIM2.PSC: Timer 2 Prescaler <0-65535>
//         <i> Set the prescaler for Timer 2.
//       <o22> TIM2.ARR: Timer 2 Auto-reload <0-65535>
//         <i> Set the Auto-reload for Timer 2.
//       <h> Timer 2 Control Register 1 Configuration (TIM2_CR1)
//         <o23.8..9> TIM2_CR1.CKD: Clock division   
//           <i> Default: tDTS = tCK_INT
//           <i> devision ratio between timer clock and dead time
//                     <0=> tDTS = tCK_INT
//                     <1=> tDTS = 2*tCK_INT
//                     <2=> tDTS = 4*tCK_INT
//         <o23.7> TIM2_CR1.ARPE: Auto-reload preload enable
//           <i> Default: Auto-reload preload disenabled
//         <o23.5..6> TIM2_CR1.CMS: Center aligned mode selection   
//           <i> Default: Edge-aligned
//                     <0=> Edge-aligned
//                     <1=> Center-aligned mode1
//                     <2=> Center-aligned mode2
//                     <3=> Center-aligned mode3
//         <o23.4> TIM2_CR1.DIR: Direction
//           <i> Default: DIR = Counter used as up-counter
//           <i> read only if timer is configured as Center-aligned or Encoder mode   
//                     <0=> Counter used as up-counter
//                     <1=> Counter used as down-counter
//         <o23.3> TIM2_CR1.OPM: One pulse mode enable
//           <i> Default: One pulse mode disabled
//         <o23.2> TIM2_CR1.URS: Update request source   
//           <i> Default: URS = Counter over-/underflow, UG bit, Slave mode controller
//                     <0=> Counter over-/underflow, UG bit, Slave mode controller
//                     <1=> Counter over-/underflow
//         <o23.1> TIM2_CR1.UDIS: Update disable
//           <i> Default: Update enabled
//       </h>
//
//       <h> Timer 2 Control Register 2 Configuration (TIM2_CR2)
//         <o24.7> TIM2_CR2.TI1S: TI1 Selection  
//           <i> Default: TIM2CH1 connected to TI1 input
//                     <0=> TIM2CH1 connected to TI1 input
//                     <1=> TIM2CH1,CH2,CH3 connected to TI1 input

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲欧美另类久久久精品| 亚洲一区二区三区在线播放| 亚洲国产精品高清| 国产精品久久久久久妇女6080| 久久精品亚洲精品国产欧美kt∨| 国产欧美日韩视频在线观看| 国产精品每日更新在线播放网址| 国产精品久久久久久久午夜片| 亚洲欧美日韩国产手机在线| 亚洲一本大道在线| 亚洲电影第三页| 蜜桃av一区二区三区电影| 国产精品538一区二区在线| 97国产一区二区| 欧美日韩mp4| 欧美精品一区二区三区视频| 国产精品乱码人人做人人爱| 中文字幕av在线一区二区三区| 亚洲欧美日韩中文字幕一区二区三区| 亚洲激情五月婷婷| 日本特黄久久久高潮| 国产精品一区二区在线看| 99久久国产综合精品色伊| 色综合久久中文综合久久牛| 91黄色激情网站| 日韩精品中文字幕在线一区| 国产精品久久久久久久裸模| 香蕉加勒比综合久久| 国产成人在线色| 欧美日韩综合在线| 日韩视频123| 久久久久久夜精品精品免费| 亚洲啪啪综合av一区二区三区| 视频在线在亚洲| 国产成a人亚洲精品| 欧美三级中文字幕| 久久久久久久久久久电影| 亚洲精品视频在线观看免费 | 风间由美性色一区二区三区| 日本韩国一区二区三区视频| 欧美tickle裸体挠脚心vk| 亚洲免费观看高清完整| 精品一区二区免费视频| 91国模大尺度私拍在线视频| 精品国精品国产| 中文字幕在线不卡一区二区三区| 日韩国产精品久久久| 99re视频精品| 2022国产精品视频| 亚洲小说欧美激情另类| 福利一区在线观看| 欧美日韩精品免费观看视频| 国产精品视频在线看| 秋霞影院一区二区| 欧洲色大大久久| 国产精品系列在线| 日本中文字幕一区二区有限公司| 99精品视频在线免费观看| 精品国产青草久久久久福利| 亚洲高清久久久| 92精品国产成人观看免费| 精品国产一区二区三区四区四 | 亚洲成人综合网站| 成人性生交大片免费看中文| 日韩精品专区在线影院重磅| 亚洲成人免费在线观看| a4yy欧美一区二区三区| 久久久久88色偷偷免费| 日本不卡的三区四区五区| 欧美亚洲综合另类| 亚洲色图在线视频| 国产成人av自拍| 久久综合资源网| 久久成人麻豆午夜电影| 欧美精品久久天天躁| 亚洲第一福利一区| 在线视频欧美精品| 依依成人精品视频| 97se亚洲国产综合自在线观| 国产精品福利影院| 国产成人在线色| 久久久精品天堂| 国产精品影视在线观看| 精品电影一区二区| 麻豆91免费观看| 这里只有精品视频在线观看| 日韩在线一区二区三区| 欧美日韩精品久久久| 亚洲自拍偷拍麻豆| 欧美日韩大陆在线| 亚洲第一久久影院| 欧美高清www午色夜在线视频| 亚洲综合999| kk眼镜猥琐国模调教系列一区二区| 国产欧美一区二区精品婷婷| 国产成人av网站| 欧美激情资源网| 波多野结衣在线aⅴ中文字幕不卡 波多野结衣在线一区 | 成人在线视频一区| 久久亚洲综合av| 国产成人aaa| 亚洲婷婷综合色高清在线| 91在线云播放| 亚洲高清不卡在线| 欧美理论电影在线| 蜜桃一区二区三区四区| 久久综合中文字幕| 成人av网站免费观看| **欧美大码日韩| 欧美三级视频在线观看 | 日韩激情av在线| 欧美不卡一区二区三区四区| 国产馆精品极品| 亚洲香蕉伊在人在线观| 欧美精品一区二区高清在线观看| 成人黄色一级视频| 日韩综合在线视频| 国产精品区一区二区三区 | 国内精品国产成人| 亚洲欧洲中文日韩久久av乱码| 91精品国产欧美日韩| 国产91精品露脸国语对白| 一区二区三区成人在线视频| 欧美xingq一区二区| 91小视频在线免费看| 免费三级欧美电影| 亚洲美女区一区| 久久综合色婷婷| 欧美日韩一本到| 成人午夜av在线| 另类小说综合欧美亚洲| 亚洲日本va午夜在线电影| 精品国精品国产尤物美女| 日本乱码高清不卡字幕| 国产精品一二一区| 日本美女一区二区| 亚洲欧美日韩在线不卡| 久久久久久9999| 欧美一区二区三区在线电影| 99久久国产综合精品女不卡| 精品一区二区免费在线观看| 亚洲不卡在线观看| 亚洲人成网站精品片在线观看| 久久久亚洲精品石原莉奈| 91精品国产综合久久久久久| 91日韩一区二区三区| 韩国在线一区二区| 日韩精品一级中文字幕精品视频免费观看 | 久久久久久免费| 3atv在线一区二区三区| 91在线免费视频观看| 国产**成人网毛片九色| 精品无人码麻豆乱码1区2区 | 欧美丝袜丝nylons| 972aa.com艺术欧美| 国产成人aaaa| 黄页视频在线91| 免费在线视频一区| 天天综合天天综合色| 亚洲一区在线观看网站| 中文字幕字幕中文在线中不卡视频| 精品日韩欧美一区二区| 日韩一区二区三区视频| 欧美在线999| 色综合久久中文综合久久97| 成人av动漫在线| 粉嫩绯色av一区二区在线观看| 国产一区二区在线免费观看| 美洲天堂一区二卡三卡四卡视频| 午夜精品福利在线| 亚洲观看高清完整版在线观看 | 欧美精选午夜久久久乱码6080| 色狠狠一区二区三区香蕉| 91在线精品一区二区三区| 成人性生交大片免费看在线播放| 国产91在线观看| 国产高清成人在线| 国产盗摄精品一区二区三区在线 | 一区在线观看视频| 中文字幕一区二区三区在线观看 | 成人免费毛片高清视频| 盗摄精品av一区二区三区| 国产精品一区二区果冻传媒| 国产精品资源站在线| 国产成人在线看| 成人美女视频在线看| 国产成人av一区二区三区在线 | 亚洲欧洲日韩一区二区三区| 国产精品久久久久久久久快鸭 | 欧美日韩中字一区| 777奇米成人网| 日韩亚洲欧美在线观看| 精品国产污网站| 国产日韩欧美制服另类| 国产精品网友自拍| 亚洲精品日日夜夜| 天堂一区二区在线| 蜜桃精品视频在线| 国产99精品视频| 色诱亚洲精品久久久久久|