亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? stm32_init.c

?? stm32初級(jí)例程
?? C
?? 第 1 頁(yè) / 共 5 頁(yè)
字號(hào):
//                       <8=>  fSampling=fDTS/8, N=6
//                       <9=>  fSampling=fDTS/8, N=8
//                       <10=> fSampling=fDTS/16, N=5
//                       <11=> fSampling=fDTS/16, N=6
//                       <12=> fSampling=fDTS/16, N=8
//                       <13=> fSampling=fDTS/32, N=5
//                       <14=> fSampling=fDTS/32, N=6
//                       <15=> fSampling=fDTS/32, N=8
//           <o27.2..3> TIM2_CCMR2.IC3PSC: Input Capture 3 Prescaler  
//             <i> Default: No prescaler
//                       <0=>  No prescaler
//                       <1=>  capture every 2 events
//                       <2=>  capture every 4 events
//                       <3=>  capture every 8 events 
//           <o27.0..1> TIM2_CCMR2.CC3S: Capture/compare 3 selection   
//             <i> Default: CC3 configured as output
//                       <0=> CC3 configured as output
//                       <1=> CC3 configured as input, IC3 mapped on TI3
//                       <2=> CC3 configured as input, IC3 mapped on TI4
//                       <3=> CC3 configured as input, IC3 mapped on TRGI
//           <o28.9>  TIM2_CCER.CC3P: Capture/compare 3 output Polarity set  
//             <i> Default: non-inverted
//                       <0=> non-inverted
//                       <1=> inverted
//           <o28.8>  TIM2_CCER.CC3E: Capture/compare 3 output enabled   
//             <i> Default: Capture disabled
//                       <0=> Capture disabled
//                       <1=> Capture enabled
//         </h>
//       <o31> TIM2_CCR3: Capture/compare register 3 <0-65535>
//         <i> Set the Compare register value for compare register 3.
//         <i> Default: 0
//     </h>
//
//--------------------------------------------------------------------------- Timer 2 channel 4
//       <h> Channel 4 Configuration
//         <h> Channel configured as output
//           <o27.15> TIM2_CCMR2.OC4CE: Output Compare 4 Clear enabled  
//           <o27.12..14> TIM2_CCMR2.OC4M: Output Compare 4 Mode  
//             <i> Default: Frozen
//                       <0=>  Frozen
//                       <1=>  Set channel 4 to active level on match
//                       <2=>  Set channel 4 to inactive level on match
//                       <3=>  Toggle 
//                       <4=>  Force inactive level
//                       <5=>  Force active level
//                       <6=>  PWM mode 1
//                       <7=>  PWM mode 2
//           <o27.11> TIM2_CCMR2.OC4PE: Output Compare 4 Preload enabled  
//           <o27.10> TIM2_CCMR2.OC4FE: Output Compare 4 Fast enabled  
//           <o27.8..9> TIM2_CCMR2.CC4S: Capture/compare 4 selection   
//             <i> Default: CC4 configured as output
//                       <0=> CC4 configured as output
//           <o28.13>  TIM2_CCER.CC4P: Capture/compare 4 output Polarity set  
//             <i> Default: OC4 active high
//                       <0=> OC4 active high
//                       <1=> OC4 active low
//           <o28.12>  TIM2_CCER.CC4E: Capture/compare 4 output enabled   
//             <i> Default: OC4 not active
//                       <0=> OC4 not active
//                       <1=> OC4 is output on corresponding pin
//         </h>
//         <h> Channel configured as input
//           <o27.12..15> TIM2_CCMR2.IC4F: Input Capture 4 Filter  
//             <i> Default: No filter
//                       <0=>  No filter
//                       <1=>  fSampling=fCK_INT, N=2
//                       <2=>  fSampling=fCK_INT, N=4
//                       <3=>  fSampling=fCK_INT, N=8
//                       <4=>  fSampling=fDTS/2, N=6
//                       <5=>  fSampling=fDTS/2, N=8
//                       <6=>  fSampling=fDTS/4, N=6
//                       <7=>  fSampling=fDTS/4, N=8
//                       <8=>  fSampling=fDTS/8, N=6
//                       <9=>  fSampling=fDTS/8, N=8
//                       <10=> fSampling=fDTS/16, N=5
//                       <11=> fSampling=fDTS/16, N=6
//                       <12=> fSampling=fDTS/16, N=8
//                       <13=> fSampling=fDTS/32, N=5
//                       <14=> fSampling=fDTS/32, N=6
//                       <15=> fSampling=fDTS/32, N=8
//           <o27.10..11> TIM2_CCMR2.IC4PSC: Input Capture 4 Prescaler  
//             <i> Default: No prescaler
//                       <0=>  No prescaler
//                       <1=>  capture every 2 events
//                       <2=>  capture every 4 events
//                       <3=>  capture every 8 events 
//           <o27.8..9> TIM2_CCMR2.CC4S: Capture/compare 4 selection   
//             <i> Default: CC4 configured as output
//                       <0=> CC4 configured as output
//                       <1=> CC4 configured as input, IC4 mapped on TI4
//                       <2=> CC4 configured as input, IC4 mapped on TI3
//                       <3=> CC4 configured as input, IC4 mapped on TRGI
//           <o28.13>  TIM2_CCER.CC4P: Capture/compare 4 output Polarity set  
//             <i> Default: non-inverted
//                       <0=> non-inverted
//                       <1=> inverted
//           <o28.12>  TIM2_CCER.CC4E: Capture/compare 4 output enabled   
//             <i> Default: Capture disabled
//                       <0=> Capture disabled
//                       <1=> Capture enabled
//         </h>
//       <o32> TIM2_CCR4: Capture/compare register 4 <0-65535>
//         <i> Set the Compare register value for compare register 4.
//         <i> Default: 0
//     </h>
//
//     </e>
//     <e3.1> TIM2 interrupts
//       <o33.14> TIM2_DIER.TDE: Trigger DMA request enabled
//       <o33.12> TIM2_DIER.CC4DE: Capture/Compare 4 DMA request enabled
//       <o33.11> TIM2_DIER.CC3DE: Capture/Compare 3 DMA request enabled
//       <o33.10> TIM2_DIER.CC2DE: Capture/Compare 2 DMA request enabled
//       <o33.9>  TIM2_DIER.CC1DE: Capture/Compare 1 DMA request enabled
//       <o33.8>  TIM2_DIER.UDE: Update DMA request enabled
//       <o33.6>  TIM2_DIER.TIE: Trigger interrupt enabled
//       <o33.4>  TIM2_DIER.CC4IE: Capture/Compare 4 interrupt enabled
//       <o33.3>  TIM2_DIER.CC3IE: Capture/Compare 3 interrupt enabled
//       <o33.2>  TIM2_DIER.CC2IE: Capture/Compare 2 interrupt enabled
//       <o33.1>  TIM2_DIER.CC1IE: Capture/Compare 1 interrupt enabled
//       <o33.0>  TIM2_DIER.UIE: Update interrupt enabled
//     </e>
//   </e>
//--------------------------------------------------------------------------- Timer 3 enabled
//   <e1.2> TIM3 : Timer 3 enabled
//     <o34> TIM3 period [us] <1-72000000:10>
//       <i> Set the timer period for Timer 3.
//       <i> Default: 1000  (1ms)
//       <i> Ignored if Detailed settings is selected
//--------------------------------------------------------------------------- Timer 3 detailed settings
//     <e2.2> TIM3 detailed settings
//       <o35> TIM3.PSC: Timer 3 Prescaler <0-65535>
//         <i> Set the prescaler for Timer 3.
//       <o36> TIM3.ARR: Timer 3 Auto-reload <0-65535>
//         <i> Set the Auto-reload for Timer 3.
//       <h> Timer 3 Control Register 1 Configuration (TIM3_CR1)
//         <o37.8..9> TIM3_CR1.CKD: Clock division   
//           <i> Default: tDTS = tCK_INT
//           <i> devision ratio between timer clock and dead time
//                     <0=> tDTS = tCK_INT
//                     <1=> tDTS = 2*tCK_INT
//                     <2=> tDTS = 4*tCK_INT
//         <o37.7> TIM3_CR1.ARPE: Auto-reload preload enable
//           <i> Default: Auto-reload preload disenabled
//         <o37.5..6> TIM3_CR1.CMS: Center aligned mode selection   
//           <i> Default: Edge-aligned
//                     <0=> Edge-aligned
//                     <1=> Center-aligned mode1
//                     <2=> Center-aligned mode2
//                     <3=> Center-aligned mode3
//         <o37.4> TIM3_CR1.DIR: Direction
//           <i> Default: DIR = Counter used as up-counter
//           <i> read only if timer is configured as Center-aligned or Encoder mode   
//                     <0=> Counter used as up-counter
//                     <1=> Counter used as down-counter
//         <o37.3> TIM3_CR1.OPM: One pulse mode enable
//           <i> Default: One pulse mode disabled
//         <o37.2> TIM3_CR1.URS: Update request source   
//           <i> Default: URS = Counter over-/underflow, UG bit, Slave mode controller
//                     <0=> Counter over-/underflow, UG bit, Slave mode controller
//                     <1=> Counter over-/underflow
//         <o37.1> TIM3_CR1.UDIS: Update disable
//           <i> Default: Update enabled
//       </h>
//
//       <h> Timer 3 Control Register 2 Configuration (TIM3_CR2)
//         <o38.7> TIM3_CR2.TI1S: TI1 Selection  
//           <i> Default: TIM3CH1 connected to TI1 input
//                     <0=> TIM3CH1 connected to TI1 input
//                     <1=> TIM3CH1,CH2,CH3 connected to TI1 input
//         <o38.4..6> TIM3_CR2.MMS: Master Mode Selection  
//           <i> Default: Reset
//           <i> Select information to be sent in master mode to slave timers for synchronisation
//                     <0=> Reset
//                     <1=> Enable
//                     <2=> Update
//                     <3=> Compare Pulse
//                     <4=> Compare OC1REF iused as TRGO
//                     <5=> Compare OC2REF iused as TRGO
//                     <6=> Compare OC3REF iused as TRGO
//                     <7=> Compare OC4REF iused as TRGO
//         <o38.3> TIM3_CR2.CCDS: Capture/Compare DMA Selection  
//           <i> Default: CC4 DMA request on CC4 event
//                     <0=> CC4 DMA request on CC4 event
//                     <1=> CC4 DMA request on update event
//       </h>
//
//       <h> Timer 3 Slave mode control register Configuration (TIM3_SMC)
//         <o39.15> TIM3_SMCR.ETP: External trigger polarity
//           <i> Default: ETR is non-inverted
//                     <0=> ETR is non-inverted
//                     <1=> ETR is inverted
//         <o39.14> TIM3_SMCR.ECE: External clock mode 2 enabled
//         <o39.12..13> TIM3_SMCR.ETPS: External trigger prescaler  
//           <i> Default: Prescaler OFF
//                     <0=> Prescaler OFF
//                     <1=> fETPR/2
//                     <2=> fETPR/4
//                     <3=> fETPR/8
//         <o39.8..11> TIM3_SMCR.ETF: External trigger filter  
//           <i> Default: No filter
//                     <0=>  No filter
//                     <1=>  fSampling=fCK_INT, N=2
//                     <2=>  fSampling=fCK_INT, N=4
//                     <3=>  fSampling=fCK_INT, N=8
//                     <4=>  fSampling=fDTS/2, N=6
//                     <5=>  fSampling=fDTS/2, N=8
//                     <6=>  fSampling=fDTS/4, N=6
//                     <7=>  fSampling=fDTS/4, N=8
//                     <8=>  fSampling=fDTS/8, N=6
//                     <9=>  fSampling=fDTS/8, N=8
//                     <10=> fSampling=fDTS/16, N=5
//                     <11=> fSampling=fDTS/16, N=6
//                     <12=> fSampling=fDTS/16, N=8
//                     <13=> fSampling=fDTS/32, N=5
//                     <14=> fSampling=fDTS/32, N=6
//                     <15=> fSampling=fDTS/32, N=8
//         <o39.7> TIM3_SMCR.MSM: Delay trigger input  
//         <o39.4..6> TIM3_SMCR.TS: Trigger Selection  
//           <i> Default: TIM1 (ITR0)
//                     <0=> TIM1 (ITR0)
//                     <1=> TIM2 (ITR1)
//                     <2=> TIM3 (ITR2)
//                     <3=> TIM4 (ITR3)
//                     <4=> TI1 Edge Detector (TI1F_ED)
//                     <5=> Filtered Timer Input 1 (TI1FP1)
//                     <6=> Filtered Timer Input 2 (TI1FP2)
//                     <7=> External Trigger Input (ETRF)
//         <o39.0..2> TIM3_SMCR.SMS: Slave mode selection   
//           <i> Default: Slave mode disabled
//                     <0=> Slave mode disabled
//                     <1=> Encoder mode 1
//                     <2=> Encoder mode 2
//                     <3=> Encoder mode 3
//                     <4=> Reset mode
//                     <5=> Gated mode
//                     <6=> Trigger mode
//                     <7=> External clock mode 1
//       </h>
//
//--------------------------------------------------------------------------- Timer 3 channel 1
//       <h> Channel 1 Configuration
//         <h> Channel configured as output
//           <o40.7> TIM3_CCMR1.OC1CE: Output Compare 1 Clear enabled  
//           <o40.4..6> TIM3_CCMR1.OC1M: Output Compare 1 Mode  
//             <i> Default: Frozen
//                       <0=>  Frozen
//                       <1=>  Set channel 1 to active level on match
//                       <2=>  Set channel 1 to inactive level on match
//                       <3=>  Toggle 
//                       <4=>  Force inactive level
//                       <5=>  Force active level
//                       <6=>  PWM mode 1
//                       <7=>  PWM mode 2
//           <o40.3> TIM3_CCMR1.OC1PE: Output Compare 1 Preload enabled  
//           <o40.2> TIM3_CCMR1.OC1FE: O

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品久久久一区麻豆最新章节| 国产成人啪午夜精品网站男同| 国产精品伦一区二区三级视频| 日韩色在线观看| 91精品国产综合久久蜜臀| 欧美日产在线观看| 制服丝袜亚洲网站| 日韩一卡二卡三卡四卡| 日韩一区二区免费视频| 日韩免费观看高清完整版在线观看| 欧美视频日韩视频在线观看| 欧美日韩国产小视频| 欧美日韩在线三级| 欧美三级三级三级| 日韩欧美一级二级| 国产日韩欧美电影| 综合亚洲深深色噜噜狠狠网站| 91精品国产91久久久久久最新毛片| 欧美乱妇23p| 欧美不卡123| 国产欧美一区二区在线观看| 亚洲国产高清不卡| 亚洲精选视频免费看| 亚洲成人动漫精品| 韩国毛片一区二区三区| 国产成人亚洲综合色影视| 成人高清伦理免费影院在线观看| 99久精品国产| 久久综合色鬼综合色| 337p粉嫩大胆噜噜噜噜噜91av| 欧美精品一区二区不卡 | 亚洲成人黄色小说| 精品一区二区三区视频| 91在线视频在线| 69成人精品免费视频| 国产欧美一区二区三区在线看蜜臀 | 成人免费观看视频| 欧美亚洲一区二区在线观看| 欧美xxxxxxxx| 亚洲综合在线电影| 国产一区欧美二区| 欧美视频一二三区| 日本一区二区视频在线| 亚洲成人激情社区| 东方欧美亚洲色图在线| 欧美日韩国产美| 欧美国产精品v| 久久国产免费看| 欧美亚洲丝袜传媒另类| 欧美国产日本视频| 麻豆中文一区二区| 91福利在线免费观看| 久久精品欧美一区二区三区不卡| 一区二区三区 在线观看视频| 狠狠色丁香婷婷综合| 欧美日韩亚州综合| 亚洲免费在线视频一区 二区| 老司机午夜精品| 欧洲精品一区二区三区在线观看| 日韩三级在线观看| 亚洲午夜免费电影| 91在线你懂得| 国产精品私人影院| 精品一区二区三区免费播放| 欧美日韩久久久久久| 亚洲人精品一区| 99久久婷婷国产综合精品电影 | 91久久精品一区二区三区| 国产人成亚洲第一网站在线播放 | 欧美美女激情18p| 亚洲精品久久久蜜桃| 成人app在线| 久久综合狠狠综合| 久国产精品韩国三级视频| 欧美一区二区三区免费大片| 一区二区三区四区亚洲| 99视频精品全部免费在线| 久久久久久久久97黄色工厂| 国产精品自产自拍| 国产女同互慰高潮91漫画| 国产91富婆露脸刺激对白| 国产精品青草久久| 91免费在线视频观看| 亚洲精品国产精品乱码不99| 国产乱子轮精品视频| 91精品欧美福利在线观看| 欧美国产一区在线| 久草热8精品视频在线观看| 欧美中文字幕不卡| 亚洲毛片av在线| 国产一区高清在线| 国产a久久麻豆| 精品对白一区国产伦| 亚洲观看高清完整版在线观看| 国产做a爰片久久毛片| 欧美一级片在线看| 亚洲精品免费播放| 午夜精品影院在线观看| 精品一区二区三区av| 欧美体内she精高潮| 欧美国产精品一区二区三区| 久久草av在线| 欧美成人伊人久久综合网| 日韩影视精彩在线| 91精品国产综合久久精品麻豆| 亚洲欧洲性图库| 国产精品亚洲一区二区三区妖精 | 久久精品国产99国产| 51午夜精品国产| 丝袜美腿亚洲色图| 欧美群妇大交群中文字幕| 伊人婷婷欧美激情| 在线观看91精品国产入口| 中文字幕在线观看不卡| 色香蕉成人二区免费| 中文字幕在线视频一区| 91在线小视频| 一区二区三区不卡视频在线观看| 一本色道综合亚洲| 2020国产精品| 成人欧美一区二区三区在线播放| 狠狠色综合色综合网络| 精品福利一二区| 蜜臀久久99精品久久久画质超高清| 欧美精品色综合| 国产成人欧美日韩在线电影| 久久久久99精品一区| 91亚洲精品乱码久久久久久蜜桃| 亚洲靠逼com| 欧美精品三级在线观看| 午夜在线成人av| 久久一日本道色综合| 94-欧美-setu| 亚洲午夜免费电影| 懂色av一区二区夜夜嗨| 亚洲视频一二三区| 欧美日韩在线免费视频| 国内精品视频666| 亚洲色图在线视频| 欧美一卡二卡在线观看| 成人综合婷婷国产精品久久免费| 中文字幕日韩一区二区| 91一区二区在线观看| 日韩激情视频在线观看| 国产精品网站在线| 欧美日韩国产高清一区二区| 国产又黄又大久久| 亚洲国产精品一区二区www在线| 日韩欧美激情在线| 色婷婷精品久久二区二区蜜臂av| 三级不卡在线观看| 亚洲欧美偷拍另类a∨色屁股| 欧美一级久久久久久久大片| 亚洲在线视频一区| 久久亚洲捆绑美女| 欧美日韩一本到| 粉嫩av亚洲一区二区图片| 日日夜夜免费精品| 亚洲同性同志一二三专区| xfplay精品久久| 91精品蜜臀在线一区尤物| 日韩电影在线一区| 亚洲日本在线看| 国产亚洲一区字幕| 这里只有精品免费| 欧美专区日韩专区| 色屁屁一区二区| 97国产精品videossex| 国产很黄免费观看久久| 国产三区在线成人av| 高清成人免费视频| 日韩av在线播放中文字幕| 国产精品精品国产色婷婷| 久久夜色精品一区| 日韩欧美电影一区| 欧美精品视频www在线观看| 99re这里只有精品首页| 国产一区二区精品久久99 | 久久成人免费日本黄色| 无吗不卡中文字幕| 欧美在线不卡一区| 免费在线视频一区| 久久精品国产精品亚洲红杏| 九九精品一区二区| 国产一区二区美女诱惑| 国产九九视频一区二区三区| 看片的网站亚洲| 免费观看在线色综合| 国产精品毛片久久久久久久| 日韩欧美你懂的| 久久青草国产手机看片福利盒子| 日韩欧美综合在线| 欧美一级片在线看| 久久婷婷成人综合色| 精品福利在线导航| 国产亚洲综合性久久久影院| 国产精品久久久久桃色tv| 日韩欧美国产综合一区| 成人avav影音| 欧美视频第二页|