亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mk60dz10.h

?? Kinetis_K60開源底層驅動開發包(20120328)
?? H
?? 第 1 頁 / 共 5 頁
字號:

/**
 * @addtogroup Peripheral_defines Peripheral type defines
 * @{
 */


/*
** Start of section using anonymous unions
*/

#if defined(__CWCC__)
  #pragma push
  #pragma cpp_extensions on
#elif defined(__GNUC__)
  /* anonymous unions are enabled by default */
#elif defined(__IAR_SYSTEMS_ICC__)
  #pragma language=extended
#else
  #error Not supported compiler type
#endif

/* ----------------------------------------------------------------------------
   -- ADC
   ---------------------------------------------------------------------------- */

/**
 * @addtogroup ADC_Peripheral ADC
 * @{
 */

/** ADC - Peripheral register structure */
typedef struct ADC_MemMap {
  uint32_t SC1[2];                                 /**< ADC status and control registers 1, array offset: 0x0, array step: 0x4 */
  uint32_t CFG1;                                   /**< ADC configuration register 1, offset: 0x8 */
  uint32_t CFG2;                                   /**< Configuration register 2, offset: 0xC */
  uint32_t R[2];                                   /**< ADC data result register, array offset: 0x10, array step: 0x4 */
  uint32_t CV1;                                    /**< Compare value registers, offset: 0x18 */
  uint32_t CV2;                                    /**< Compare value registers, offset: 0x1C */
  uint32_t SC2;                                    /**< Status and control register 2, offset: 0x20 */
  uint32_t SC3;                                    /**< Status and control register 3, offset: 0x24 */
  uint32_t OFS;                                    /**< ADC offset correction register, offset: 0x28 */
  uint32_t PG;                                     /**< ADC plus-side gain register, offset: 0x2C */
  uint32_t MG;                                     /**< ADC minus-side gain register, offset: 0x30 */
  uint32_t CLPD;                                   /**< ADC plus-side general calibration value register, offset: 0x34 */
  uint32_t CLPS;                                   /**< ADC plus-side general calibration value register, offset: 0x38 */
  uint32_t CLP4;                                   /**< ADC plus-side general calibration value register, offset: 0x3C */
  uint32_t CLP3;                                   /**< ADC plus-side general calibration value register, offset: 0x40 */
  uint32_t CLP2;                                   /**< ADC plus-side general calibration value register, offset: 0x44 */
  uint32_t CLP1;                                   /**< ADC plus-side general calibration value register, offset: 0x48 */
  uint32_t CLP0;                                   /**< ADC plus-side general calibration value register, offset: 0x4C */
  uint32_t PGA;                                    /**< ADC PGA register, offset: 0x50 */
  uint32_t CLMD;                                   /**< ADC minus-side general calibration value register, offset: 0x54 */
  uint32_t CLMS;                                   /**< ADC minus-side general calibration value register, offset: 0x58 */
  uint32_t CLM4;                                   /**< ADC minus-side general calibration value register, offset: 0x5C */
  uint32_t CLM3;                                   /**< ADC minus-side general calibration value register, offset: 0x60 */
  uint32_t CLM2;                                   /**< ADC minus-side general calibration value register, offset: 0x64 */
  uint32_t CLM1;                                   /**< ADC minus-side general calibration value register, offset: 0x68 */
  uint32_t CLM0;                                   /**< ADC minus-side general calibration value register, offset: 0x6C */
} volatile *ADC_MemMapPtr;

/* ----------------------------------------------------------------------------
   -- ADC - Register accessor macros
   ---------------------------------------------------------------------------- */

/**
 * @addtogroup ADC_Register_Accessor_Macros ADC - Register accessor macros
 * @{
 */


/* ADC - Register accessors */
#define ADC_SC1_REG(base,index)                  ((base)->SC1[index])
#define ADC_CFG1_REG(base)                       ((base)->CFG1)
#define ADC_CFG2_REG(base)                       ((base)->CFG2)
#define ADC_R_REG(base,index)                    ((base)->R[index])
#define ADC_CV1_REG(base)                        ((base)->CV1)
#define ADC_CV2_REG(base)                        ((base)->CV2)
#define ADC_SC2_REG(base)                        ((base)->SC2)
#define ADC_SC3_REG(base)                        ((base)->SC3)
#define ADC_OFS_REG(base)                        ((base)->OFS)
#define ADC_PG_REG(base)                         ((base)->PG)
#define ADC_MG_REG(base)                         ((base)->MG)
#define ADC_CLPD_REG(base)                       ((base)->CLPD)
#define ADC_CLPS_REG(base)                       ((base)->CLPS)
#define ADC_CLP4_REG(base)                       ((base)->CLP4)
#define ADC_CLP3_REG(base)                       ((base)->CLP3)
#define ADC_CLP2_REG(base)                       ((base)->CLP2)
#define ADC_CLP1_REG(base)                       ((base)->CLP1)
#define ADC_CLP0_REG(base)                       ((base)->CLP0)
#define ADC_PGA_REG(base)                        ((base)->PGA)
#define ADC_CLMD_REG(base)                       ((base)->CLMD)
#define ADC_CLMS_REG(base)                       ((base)->CLMS)
#define ADC_CLM4_REG(base)                       ((base)->CLM4)
#define ADC_CLM3_REG(base)                       ((base)->CLM3)
#define ADC_CLM2_REG(base)                       ((base)->CLM2)
#define ADC_CLM1_REG(base)                       ((base)->CLM1)
#define ADC_CLM0_REG(base)                       ((base)->CLM0)

/**
 * @}
 */ /* end of group ADC_Register_Accessor_Macros */


/* ----------------------------------------------------------------------------
   -- ADC Register Masks
   ---------------------------------------------------------------------------- */

/**
 * @addtogroup ADC_Register_Masks ADC Register Masks
 * @{
 */

/* SC1 Bit Fields */
#define ADC_SC1_ADCH_MASK                        0x1Fu
#define ADC_SC1_ADCH_SHIFT                       0
#define ADC_SC1_ADCH(x)                          (((uint32_t)(((uint32_t)(x))<<ADC_SC1_ADCH_SHIFT))&ADC_SC1_ADCH_MASK)
#define ADC_SC1_DIFF_MASK                        0x20u
#define ADC_SC1_DIFF_SHIFT                       5
#define ADC_SC1_AIEN_MASK                        0x40u
#define ADC_SC1_AIEN_SHIFT                       6
#define ADC_SC1_COCO_MASK                        0x80u
#define ADC_SC1_COCO_SHIFT                       7
/* CFG1 Bit Fields */
#define ADC_CFG1_ADICLK_MASK                     0x3u
#define ADC_CFG1_ADICLK_SHIFT                    0
#define ADC_CFG1_ADICLK(x)                       (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_ADICLK_SHIFT))&ADC_CFG1_ADICLK_MASK)
#define ADC_CFG1_MODE_MASK                       0xCu
#define ADC_CFG1_MODE_SHIFT                      2
#define ADC_CFG1_MODE(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_MODE_SHIFT))&ADC_CFG1_MODE_MASK)
#define ADC_CFG1_ADLSMP_MASK                     0x10u
#define ADC_CFG1_ADLSMP_SHIFT                    4
#define ADC_CFG1_ADIV_MASK                       0x60u
#define ADC_CFG1_ADIV_SHIFT                      5
#define ADC_CFG1_ADIV(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_ADIV_SHIFT))&ADC_CFG1_ADIV_MASK)
#define ADC_CFG1_ADLPC_MASK                      0x80u
#define ADC_CFG1_ADLPC_SHIFT                     7
/* CFG2 Bit Fields */
#define ADC_CFG2_ADLSTS_MASK                     0x3u
#define ADC_CFG2_ADLSTS_SHIFT                    0
#define ADC_CFG2_ADLSTS(x)                       (((uint32_t)(((uint32_t)(x))<<ADC_CFG2_ADLSTS_SHIFT))&ADC_CFG2_ADLSTS_MASK)
#define ADC_CFG2_ADHSC_MASK                      0x4u
#define ADC_CFG2_ADHSC_SHIFT                     2
#define ADC_CFG2_ADACKEN_MASK                    0x8u
#define ADC_CFG2_ADACKEN_SHIFT                   3
#define ADC_CFG2_MUXSEL_MASK                     0x10u
#define ADC_CFG2_MUXSEL_SHIFT                    4
/* R Bit Fields */
#define ADC_R_D_MASK                             0xFFFFu
#define ADC_R_D_SHIFT                            0
#define ADC_R_D(x)                               (((uint32_t)(((uint32_t)(x))<<ADC_R_D_SHIFT))&ADC_R_D_MASK)
/* CV1 Bit Fields */
#define ADC_CV1_CV_MASK                          0xFFFFu
#define ADC_CV1_CV_SHIFT                         0
#define ADC_CV1_CV(x)                            (((uint32_t)(((uint32_t)(x))<<ADC_CV1_CV_SHIFT))&ADC_CV1_CV_MASK)
/* CV2 Bit Fields */
#define ADC_CV2_CV_MASK                          0xFFFFu
#define ADC_CV2_CV_SHIFT                         0
#define ADC_CV2_CV(x)                            (((uint32_t)(((uint32_t)(x))<<ADC_CV2_CV_SHIFT))&ADC_CV2_CV_MASK)
/* SC2 Bit Fields */
#define ADC_SC2_REFSEL_MASK                      0x3u
#define ADC_SC2_REFSEL_SHIFT                     0
#define ADC_SC2_REFSEL(x)                        (((uint32_t)(((uint32_t)(x))<<ADC_SC2_REFSEL_SHIFT))&ADC_SC2_REFSEL_MASK)
#define ADC_SC2_DMAEN_MASK                       0x4u
#define ADC_SC2_DMAEN_SHIFT                      2
#define ADC_SC2_ACREN_MASK                       0x8u
#define ADC_SC2_ACREN_SHIFT                      3
#define ADC_SC2_ACFGT_MASK                       0x10u
#define ADC_SC2_ACFGT_SHIFT                      4
#define ADC_SC2_ACFE_MASK                        0x20u
#define ADC_SC2_ACFE_SHIFT                       5
#define ADC_SC2_ADTRG_MASK                       0x40u
#define ADC_SC2_ADTRG_SHIFT                      6
#define ADC_SC2_ADACT_MASK                       0x80u
#define ADC_SC2_ADACT_SHIFT                      7
/* SC3 Bit Fields */
#define ADC_SC3_AVGS_MASK                        0x3u
#define ADC_SC3_AVGS_SHIFT                       0
#define ADC_SC3_AVGS(x)                          (((uint32_t)(((uint32_t)(x))<<ADC_SC3_AVGS_SHIFT))&ADC_SC3_AVGS_MASK)
#define ADC_SC3_AVGE_MASK                        0x4u
#define ADC_SC3_AVGE_SHIFT                       2
#define ADC_SC3_ADCO_MASK                        0x8u
#define ADC_SC3_ADCO_SHIFT                       3
#define ADC_SC3_CALF_MASK                        0x40u
#define ADC_SC3_CALF_SHIFT                       6
#define ADC_SC3_CAL_MASK                         0x80u
#define ADC_SC3_CAL_SHIFT                        7
/* OFS Bit Fields */
#define ADC_OFS_OFS_MASK                         0xFFFFu
#define ADC_OFS_OFS_SHIFT                        0
#define ADC_OFS_OFS(x)                           (((uint32_t)(((uint32_t)(x))<<ADC_OFS_OFS_SHIFT))&ADC_OFS_OFS_MASK)
/* PG Bit Fields */
#define ADC_PG_PG_MASK                           0xFFFFu
#define ADC_PG_PG_SHIFT                          0
#define ADC_PG_PG(x)                             (((uint32_t)(((uint32_t)(x))<<ADC_PG_PG_SHIFT))&ADC_PG_PG_MASK)
/* MG Bit Fields */
#define ADC_MG_MG_MASK                           0xFFFFu
#define ADC_MG_MG_SHIFT                          0
#define ADC_MG_MG(x)                             (((uint32_t)(((uint32_t)(x))<<ADC_MG_MG_SHIFT))&ADC_MG_MG_MASK)
/* CLPD Bit Fields */
#define ADC_CLPD_CLPD_MASK                       0x3Fu
#define ADC_CLPD_CLPD_SHIFT                      0
#define ADC_CLPD_CLPD(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLPD_CLPD_SHIFT))&ADC_CLPD_CLPD_MASK)
/* CLPS Bit Fields */
#define ADC_CLPS_CLPS_MASK                       0x3Fu
#define ADC_CLPS_CLPS_SHIFT                      0
#define ADC_CLPS_CLPS(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLPS_CLPS_SHIFT))&ADC_CLPS_CLPS_MASK)
/* CLP4 Bit Fields */
#define ADC_CLP4_CLP4_MASK                       0x3FFu
#define ADC_CLP4_CLP4_SHIFT                      0
#define ADC_CLP4_CLP4(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP4_CLP4_SHIFT))&ADC_CLP4_CLP4_MASK)
/* CLP3 Bit Fields */
#define ADC_CLP3_CLP3_MASK                       0x1FFu
#define ADC_CLP3_CLP3_SHIFT                      0
#define ADC_CLP3_CLP3(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP3_CLP3_SHIFT))&ADC_CLP3_CLP3_MASK)
/* CLP2 Bit Fields */
#define ADC_CLP2_CLP2_MASK                       0xFFu
#define ADC_CLP2_CLP2_SHIFT                      0
#define ADC_CLP2_CLP2(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP2_CLP2_SHIFT))&ADC_CLP2_CLP2_MASK)
/* CLP1 Bit Fields */
#define ADC_CLP1_CLP1_MASK                       0x7Fu
#define ADC_CLP1_CLP1_SHIFT                      0
#define ADC_CLP1_CLP1(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP1_CLP1_SHIFT))&ADC_CLP1_CLP1_MASK)
/* CLP0 Bit Fields */
#define ADC_CLP0_CLP0_MASK                       0x3Fu
#define ADC_CLP0_CLP0_SHIFT                      0
#define ADC_CLP0_CLP0(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP0_CLP0_SHIFT))&ADC_CLP0_CLP0_MASK)
/* PGA Bit Fields */
#define ADC_PGA_PGAG_MASK                        0xF0000u

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品盗摄一区二区三区| 亚洲已满18点击进入久久| 中文字幕免费不卡| 欧美日韩综合一区| 国产精品99久久久久久宅男| 亚洲最新视频在线播放| 久久人人97超碰com| 欧美日韩日日摸| 成人av电影在线| 美国av一区二区| 一级特黄大欧美久久久| 国产精品视频一二三区| 欧美一级一区二区| 在线亚洲欧美专区二区| 国产91精品久久久久久久网曝门| 婷婷综合五月天| 亚洲欧美偷拍三级| 久久久久久综合| 日韩亚洲国产中文字幕欧美| 色婷婷综合激情| 国产成人av电影免费在线观看| 麻豆久久一区二区| 亚洲国产三级在线| 亚洲欧美日本韩国| 国产精品久久久久婷婷二区次| 日韩欧美久久久| 亚洲777理论| 17c精品麻豆一区二区免费| 国产亚洲一本大道中文在线| 日韩一卡二卡三卡四卡| 在线观看一区二区视频| 99re亚洲国产精品| gogo大胆日本视频一区| 成人综合在线观看| 国产成人免费视频| 国产黑丝在线一区二区三区| 黄色成人免费在线| 国精产品一区一区三区mba视频 | 久久综合国产精品| 在线播放亚洲一区| 欧美日本一区二区| 欧美一区二区视频在线观看| 欧美日韩国产首页在线观看| 欧美色老头old∨ideo| 欧美日韩中文另类| 欧美高清dvd| 91精品国产麻豆| 日韩一区二区免费视频| 欧美大黄免费观看| 久久精品在线免费观看| 国产色一区二区| 日韩毛片视频在线看| 亚洲三级电影全部在线观看高清| 亚洲激情在线播放| 亚洲在线观看免费| 蜜臀va亚洲va欧美va天堂| 蜜桃免费网站一区二区三区| 精品一二三四区| 成人性生交大片免费看视频在线 | 亚洲va韩国va欧美va精品 | 午夜伊人狠狠久久| 日韩高清不卡一区| 国产酒店精品激情| 成人午夜视频免费看| 91视视频在线直接观看在线看网页在线看 | 欧美成人官网二区| 欧美国产丝袜视频| 亚洲综合一区在线| 日韩高清欧美激情| 国产91清纯白嫩初高中在线观看 | 国产一区二区不卡在线| 成人免费av资源| 欧美日韩五月天| 日本美女一区二区三区| 韩国精品久久久| 99久久久国产精品免费蜜臀| 欧美午夜寂寞影院| 久久综合九色综合97婷婷| 国产精品久久久爽爽爽麻豆色哟哟 | 综合在线观看色| 性做久久久久久免费观看欧美| 国产一区在线不卡| 色中色一区二区| 精品福利一区二区三区| 亚洲黄色免费电影| 强制捆绑调教一区二区| jlzzjlzz亚洲日本少妇| 欧美一区二区福利视频| 国产精品免费aⅴ片在线观看| 亚洲小少妇裸体bbw| 国产精品原创巨作av| 欧美在线视频日韩| 国产亚洲短视频| 一区二区三区视频在线观看| 国产一区二区三区日韩| 在线观看日韩电影| 国产精品乱人伦| 美女视频一区二区三区| 色综合久久99| 久久久久久久电影| 午夜精品久久久久久久蜜桃app| 国产 日韩 欧美大片| 欧美一区二区视频网站| 一区二区三区四区在线免费观看| 国产精品一区二区在线观看不卡| 欧美日韩卡一卡二| 国产精品国产馆在线真实露脸| 日本女优在线视频一区二区| 91黄色免费版| 国产精品乱人伦| 国产高清精品网站| 精品日韩在线一区| 日韩av不卡在线观看| 91精品福利在线| 国产色爱av资源综合区| 看国产成人h片视频| 欧美人狂配大交3d怪物一区| 国产精品久久看| 国产传媒久久文化传媒| 日韩免费一区二区| 午夜精品一区在线观看| 色爱区综合激月婷婷| 国产精品久线在线观看| 国产91丝袜在线18| 久久久久亚洲蜜桃| 激情综合色综合久久| 欧美一区二区三区婷婷月色| 亚洲午夜久久久久久久久久久| 99re视频精品| 亚洲欧洲精品成人久久奇米网| 国产成人免费在线观看不卡| 欧美精品一区二区蜜臀亚洲| 青青草伊人久久| 日韩一区二区在线观看视频播放| 三级不卡在线观看| 欧美欧美欧美欧美| 丝袜美腿亚洲色图| 日韩一区二区中文字幕| 青青草原综合久久大伊人精品优势| 亚洲国产精品久久久久婷婷884| 91免费国产视频网站| 亚洲色图视频网站| 一本大道久久a久久精品综合| 亚洲免费观看视频| 欧美图片一区二区三区| 午夜久久久久久久久| 3atv在线一区二区三区| 日韩和的一区二区| 精品国产乱码久久久久久图片| 九九在线精品视频| 国产午夜亚洲精品理论片色戒| 国产成人在线视频网址| 国产精品久久福利| 色狠狠色狠狠综合| 日本一道高清亚洲日美韩| 日韩精品一区二| 国产成人综合在线播放| 亚洲视频免费在线观看| 欧美日韩一区视频| 另类成人小视频在线| 久久久久久久久伊人| av网站一区二区三区| 亚洲一区二区在线视频| 日韩一区二区免费在线电影| 国产精品一色哟哟哟| 中文字幕一区二区三区在线播放| 91亚洲永久精品| 日韩av网站在线观看| 久久久精品免费免费| 欧美综合在线视频| 麻豆国产欧美一区二区三区| 国产欧美一区二区精品性色| 97久久人人超碰| 蜜桃av一区二区在线观看| 国产免费久久精品| 欧美日韩一二三区| 国内不卡的二区三区中文字幕| 国产精品久久久久久久久晋中 | 欧美欧美欧美欧美| 国产精品一二三在| 亚洲成av人影院| 久久综合国产精品| 欧美三级三级三级| 国产精品一区二区久久不卡 | 2020国产精品| 色国产精品一区在线观看| 另类综合日韩欧美亚洲| |精品福利一区二区三区| 日韩欧美一级特黄在线播放| 国产99久久久国产精品潘金网站| 亚洲va欧美va天堂v国产综合| 欧美—级在线免费片| 欧美三日本三级三级在线播放| 狠狠狠色丁香婷婷综合激情| 亚洲另类色综合网站| 精品成人一区二区| 欧美另类高清zo欧美| 不卡的电影网站| 精品系列免费在线观看| 亚洲一区二区欧美|