亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? mk40dz10.h

?? Kinetis_K60開(kāi)源底層驅(qū)動(dòng)開(kāi)發(fā)包(20120328)
?? H
?? 第 1 頁(yè) / 共 5 頁(yè)
字號(hào):
 * @addtogroup Peripheral_defines Peripheral type defines
 * @{
 */


/*
** Start of section using anonymous unions
*/

#if defined(__CWCC__)
  #pragma push
  #pragma cpp_extensions on
#elif defined(__GNUC__)
  /* anonymous unions are enabled by default */
#elif defined(__IAR_SYSTEMS_ICC__)
  #pragma language=extended
#else
  #error Not supported compiler type
#endif

/* ----------------------------------------------------------------------------
   -- ADC
   ---------------------------------------------------------------------------- */

/**
 * @addtogroup ADC_Peripheral ADC
 * @{
 */

/** ADC - Peripheral register structure */
typedef struct ADC_MemMap {
  uint32_t SC1[2];                                 /**< ADC status and control registers 1, array offset: 0x0, array step: 0x4 */
  uint32_t CFG1;                                   /**< ADC configuration register 1, offset: 0x8 */
  uint32_t CFG2;                                   /**< Configuration register 2, offset: 0xC */
  uint32_t R[2];                                   /**< ADC data result register, array offset: 0x10, array step: 0x4 */
  uint32_t CV1;                                    /**< Compare value registers, offset: 0x18 */
  uint32_t CV2;                                    /**< Compare value registers, offset: 0x1C */
  uint32_t SC2;                                    /**< Status and control register 2, offset: 0x20 */
  uint32_t SC3;                                    /**< Status and control register 3, offset: 0x24 */
  uint32_t OFS;                                    /**< ADC offset correction register, offset: 0x28 */
  uint32_t PG;                                     /**< ADC plus-side gain register, offset: 0x2C */
  uint32_t MG;                                     /**< ADC minus-side gain register, offset: 0x30 */
  uint32_t CLPD;                                   /**< ADC plus-side general calibration value register, offset: 0x34 */
  uint32_t CLPS;                                   /**< ADC plus-side general calibration value register, offset: 0x38 */
  uint32_t CLP4;                                   /**< ADC plus-side general calibration value register, offset: 0x3C */
  uint32_t CLP3;                                   /**< ADC plus-side general calibration value register, offset: 0x40 */
  uint32_t CLP2;                                   /**< ADC plus-side general calibration value register, offset: 0x44 */
  uint32_t CLP1;                                   /**< ADC plus-side general calibration value register, offset: 0x48 */
  uint32_t CLP0;                                   /**< ADC plus-side general calibration value register, offset: 0x4C */
  uint32_t PGA;                                    /**< ADC PGA register, offset: 0x50 */
  uint32_t CLMD;                                   /**< ADC minus-side general calibration value register, offset: 0x54 */
  uint32_t CLMS;                                   /**< ADC minus-side general calibration value register, offset: 0x58 */
  uint32_t CLM4;                                   /**< ADC minus-side general calibration value register, offset: 0x5C */
  uint32_t CLM3;                                   /**< ADC minus-side general calibration value register, offset: 0x60 */
  uint32_t CLM2;                                   /**< ADC minus-side general calibration value register, offset: 0x64 */
  uint32_t CLM1;                                   /**< ADC minus-side general calibration value register, offset: 0x68 */
  uint32_t CLM0;                                   /**< ADC minus-side general calibration value register, offset: 0x6C */
} volatile *ADC_MemMapPtr;

/* ----------------------------------------------------------------------------
   -- ADC - Register accessor macros
   ---------------------------------------------------------------------------- */

/**
 * @addtogroup ADC_Register_Accessor_Macros ADC - Register accessor macros
 * @{
 */


/* ADC - Register accessors */
#define ADC_SC1_REG(base,index)                  ((base)->SC1[index])
#define ADC_CFG1_REG(base)                       ((base)->CFG1)
#define ADC_CFG2_REG(base)                       ((base)->CFG2)
#define ADC_R_REG(base,index)                    ((base)->R[index])
#define ADC_CV1_REG(base)                        ((base)->CV1)
#define ADC_CV2_REG(base)                        ((base)->CV2)
#define ADC_SC2_REG(base)                        ((base)->SC2)
#define ADC_SC3_REG(base)                        ((base)->SC3)
#define ADC_OFS_REG(base)                        ((base)->OFS)
#define ADC_PG_REG(base)                         ((base)->PG)
#define ADC_MG_REG(base)                         ((base)->MG)
#define ADC_CLPD_REG(base)                       ((base)->CLPD)
#define ADC_CLPS_REG(base)                       ((base)->CLPS)
#define ADC_CLP4_REG(base)                       ((base)->CLP4)
#define ADC_CLP3_REG(base)                       ((base)->CLP3)
#define ADC_CLP2_REG(base)                       ((base)->CLP2)
#define ADC_CLP1_REG(base)                       ((base)->CLP1)
#define ADC_CLP0_REG(base)                       ((base)->CLP0)
#define ADC_PGA_REG(base)                        ((base)->PGA)
#define ADC_CLMD_REG(base)                       ((base)->CLMD)
#define ADC_CLMS_REG(base)                       ((base)->CLMS)
#define ADC_CLM4_REG(base)                       ((base)->CLM4)
#define ADC_CLM3_REG(base)                       ((base)->CLM3)
#define ADC_CLM2_REG(base)                       ((base)->CLM2)
#define ADC_CLM1_REG(base)                       ((base)->CLM1)
#define ADC_CLM0_REG(base)                       ((base)->CLM0)

/**
 * @}
 */ /* end of group ADC_Register_Accessor_Macros */


/* ----------------------------------------------------------------------------
   -- ADC Register Masks
   ---------------------------------------------------------------------------- */

/**
 * @addtogroup ADC_Register_Masks ADC Register Masks
 * @{
 */

/* SC1 Bit Fields */
#define ADC_SC1_ADCH_MASK                        0x1Fu
#define ADC_SC1_ADCH_SHIFT                       0
#define ADC_SC1_ADCH(x)                          (((uint32_t)(((uint32_t)(x))<<ADC_SC1_ADCH_SHIFT))&ADC_SC1_ADCH_MASK)
#define ADC_SC1_DIFF_MASK                        0x20u
#define ADC_SC1_DIFF_SHIFT                       5
#define ADC_SC1_AIEN_MASK                        0x40u
#define ADC_SC1_AIEN_SHIFT                       6
#define ADC_SC1_COCO_MASK                        0x80u
#define ADC_SC1_COCO_SHIFT                       7
/* CFG1 Bit Fields */
#define ADC_CFG1_ADICLK_MASK                     0x3u
#define ADC_CFG1_ADICLK_SHIFT                    0
#define ADC_CFG1_ADICLK(x)                       (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_ADICLK_SHIFT))&ADC_CFG1_ADICLK_MASK)
#define ADC_CFG1_MODE_MASK                       0xCu
#define ADC_CFG1_MODE_SHIFT                      2
#define ADC_CFG1_MODE(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_MODE_SHIFT))&ADC_CFG1_MODE_MASK)
#define ADC_CFG1_ADLSMP_MASK                     0x10u
#define ADC_CFG1_ADLSMP_SHIFT                    4
#define ADC_CFG1_ADIV_MASK                       0x60u
#define ADC_CFG1_ADIV_SHIFT                      5
#define ADC_CFG1_ADIV(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_ADIV_SHIFT))&ADC_CFG1_ADIV_MASK)
#define ADC_CFG1_ADLPC_MASK                      0x80u
#define ADC_CFG1_ADLPC_SHIFT                     7
/* CFG2 Bit Fields */
#define ADC_CFG2_ADLSTS_MASK                     0x3u
#define ADC_CFG2_ADLSTS_SHIFT                    0
#define ADC_CFG2_ADLSTS(x)                       (((uint32_t)(((uint32_t)(x))<<ADC_CFG2_ADLSTS_SHIFT))&ADC_CFG2_ADLSTS_MASK)
#define ADC_CFG2_ADHSC_MASK                      0x4u
#define ADC_CFG2_ADHSC_SHIFT                     2
#define ADC_CFG2_ADACKEN_MASK                    0x8u
#define ADC_CFG2_ADACKEN_SHIFT                   3
#define ADC_CFG2_MUXSEL_MASK                     0x10u
#define ADC_CFG2_MUXSEL_SHIFT                    4
/* R Bit Fields */
#define ADC_R_D_MASK                             0xFFFFu
#define ADC_R_D_SHIFT                            0
#define ADC_R_D(x)                               (((uint32_t)(((uint32_t)(x))<<ADC_R_D_SHIFT))&ADC_R_D_MASK)
/* CV1 Bit Fields */
#define ADC_CV1_CV_MASK                          0xFFFFu
#define ADC_CV1_CV_SHIFT                         0
#define ADC_CV1_CV(x)                            (((uint32_t)(((uint32_t)(x))<<ADC_CV1_CV_SHIFT))&ADC_CV1_CV_MASK)
/* CV2 Bit Fields */
#define ADC_CV2_CV_MASK                          0xFFFFu
#define ADC_CV2_CV_SHIFT                         0
#define ADC_CV2_CV(x)                            (((uint32_t)(((uint32_t)(x))<<ADC_CV2_CV_SHIFT))&ADC_CV2_CV_MASK)
/* SC2 Bit Fields */
#define ADC_SC2_REFSEL_MASK                      0x3u
#define ADC_SC2_REFSEL_SHIFT                     0
#define ADC_SC2_REFSEL(x)                        (((uint32_t)(((uint32_t)(x))<<ADC_SC2_REFSEL_SHIFT))&ADC_SC2_REFSEL_MASK)
#define ADC_SC2_DMAEN_MASK                       0x4u
#define ADC_SC2_DMAEN_SHIFT                      2
#define ADC_SC2_ACREN_MASK                       0x8u
#define ADC_SC2_ACREN_SHIFT                      3
#define ADC_SC2_ACFGT_MASK                       0x10u
#define ADC_SC2_ACFGT_SHIFT                      4
#define ADC_SC2_ACFE_MASK                        0x20u
#define ADC_SC2_ACFE_SHIFT                       5
#define ADC_SC2_ADTRG_MASK                       0x40u
#define ADC_SC2_ADTRG_SHIFT                      6
#define ADC_SC2_ADACT_MASK                       0x80u
#define ADC_SC2_ADACT_SHIFT                      7
/* SC3 Bit Fields */
#define ADC_SC3_AVGS_MASK                        0x3u
#define ADC_SC3_AVGS_SHIFT                       0
#define ADC_SC3_AVGS(x)                          (((uint32_t)(((uint32_t)(x))<<ADC_SC3_AVGS_SHIFT))&ADC_SC3_AVGS_MASK)
#define ADC_SC3_AVGE_MASK                        0x4u
#define ADC_SC3_AVGE_SHIFT                       2
#define ADC_SC3_ADCO_MASK                        0x8u
#define ADC_SC3_ADCO_SHIFT                       3
#define ADC_SC3_CALF_MASK                        0x40u
#define ADC_SC3_CALF_SHIFT                       6
#define ADC_SC3_CAL_MASK                         0x80u
#define ADC_SC3_CAL_SHIFT                        7
/* OFS Bit Fields */
#define ADC_OFS_OFS_MASK                         0xFFFFu
#define ADC_OFS_OFS_SHIFT                        0
#define ADC_OFS_OFS(x)                           (((uint32_t)(((uint32_t)(x))<<ADC_OFS_OFS_SHIFT))&ADC_OFS_OFS_MASK)
/* PG Bit Fields */
#define ADC_PG_PG_MASK                           0xFFFFu
#define ADC_PG_PG_SHIFT                          0
#define ADC_PG_PG(x)                             (((uint32_t)(((uint32_t)(x))<<ADC_PG_PG_SHIFT))&ADC_PG_PG_MASK)
/* MG Bit Fields */
#define ADC_MG_MG_MASK                           0xFFFFu
#define ADC_MG_MG_SHIFT                          0
#define ADC_MG_MG(x)                             (((uint32_t)(((uint32_t)(x))<<ADC_MG_MG_SHIFT))&ADC_MG_MG_MASK)
/* CLPD Bit Fields */
#define ADC_CLPD_CLPD_MASK                       0x3Fu
#define ADC_CLPD_CLPD_SHIFT                      0
#define ADC_CLPD_CLPD(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLPD_CLPD_SHIFT))&ADC_CLPD_CLPD_MASK)
/* CLPS Bit Fields */
#define ADC_CLPS_CLPS_MASK                       0x3Fu
#define ADC_CLPS_CLPS_SHIFT                      0
#define ADC_CLPS_CLPS(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLPS_CLPS_SHIFT))&ADC_CLPS_CLPS_MASK)
/* CLP4 Bit Fields */
#define ADC_CLP4_CLP4_MASK                       0x3FFu
#define ADC_CLP4_CLP4_SHIFT                      0
#define ADC_CLP4_CLP4(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP4_CLP4_SHIFT))&ADC_CLP4_CLP4_MASK)
/* CLP3 Bit Fields */
#define ADC_CLP3_CLP3_MASK                       0x1FFu
#define ADC_CLP3_CLP3_SHIFT                      0
#define ADC_CLP3_CLP3(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP3_CLP3_SHIFT))&ADC_CLP3_CLP3_MASK)
/* CLP2 Bit Fields */
#define ADC_CLP2_CLP2_MASK                       0xFFu
#define ADC_CLP2_CLP2_SHIFT                      0
#define ADC_CLP2_CLP2(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP2_CLP2_SHIFT))&ADC_CLP2_CLP2_MASK)
/* CLP1 Bit Fields */
#define ADC_CLP1_CLP1_MASK                       0x7Fu
#define ADC_CLP1_CLP1_SHIFT                      0
#define ADC_CLP1_CLP1(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP1_CLP1_SHIFT))&ADC_CLP1_CLP1_MASK)
/* CLP0 Bit Fields */
#define ADC_CLP0_CLP0_MASK                       0x3Fu
#define ADC_CLP0_CLP0_SHIFT                      0
#define ADC_CLP0_CLP0(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP0_CLP0_SHIFT))&ADC_CLP0_CLP0_MASK)
/* PGA Bit Fields */
#define ADC_PGA_PGAG_MASK                        0xF0000u
#define ADC_PGA_PGAG_SHIFT                       16
#define ADC_PGA_PGAG(x)                          (((uint32_t)(((uint32_t)(x))<<ADC_PGA_PGAG_SHIFT))&ADC_PGA_PGAG_MASK)

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日本欧美大码aⅴ在线播放| 精品一区二区三区免费播放| 欧美精品一区视频| 色综合天天综合网天天狠天天| 日一区二区三区| 国产精品久久久久久久久动漫| 精品日韩一区二区| 欧美日韩一区二区三区在线看| 成人综合婷婷国产精品久久| 日韩精品电影在线| 亚洲免费观看在线视频| 国产日产欧产精品推荐色| 51精品国自产在线| 91官网在线免费观看| av在线一区二区三区| 国产精品一区二区免费不卡| 蜜桃91丨九色丨蝌蚪91桃色| 亚洲午夜电影在线观看| 亚洲欧美另类图片小说| 国产精品污网站| 久久精品一区四区| 精品久久99ma| 欧美片网站yy| 欧美高清性hdvideosex| 欧美性大战久久久久久久| 日本电影欧美片| 97精品国产露脸对白| 成人污污视频在线观看| 国产成都精品91一区二区三| 国产一区二区三区观看| 九九九精品视频| 老司机精品视频一区二区三区| 亚洲mv在线观看| 亚洲国产精品久久不卡毛片| 亚洲成年人影院| 亚洲欧美激情一区二区| 亚洲欧美日韩成人高清在线一区| 综合欧美亚洲日本| 亚洲综合在线免费观看| 亚洲一区二区精品久久av| 一区二区三区毛片| 香蕉久久一区二区不卡无毒影院| 午夜免费久久看| 一本到一区二区三区| 成人黄色综合网站| 99麻豆久久久国产精品免费优播| 成人一区二区视频| www.av亚洲| 日本韩国欧美三级| 欧美精品在线视频| 日韩亚洲电影在线| 久久久综合视频| 日本一二三不卡| 亚洲黄色小说网站| 天堂成人国产精品一区| 麻豆国产91在线播放| 国产一区二区三区免费播放| 风间由美性色一区二区三区| 色哟哟国产精品| 欧美日韩国产精选| 2欧美一区二区三区在线观看视频| 国产午夜一区二区三区| 亚洲欧洲性图库| 亚洲一区在线视频| 久久国产精品72免费观看| 国产成人免费视| 欧美性高清videossexo| 精品久久久久久久一区二区蜜臀| 久久久国产综合精品女国产盗摄| 久久精品亚洲乱码伦伦中文| 亚洲欧洲综合另类在线| 免费人成网站在线观看欧美高清| 国产成人亚洲综合a∨婷婷| 色先锋久久av资源部| 91精品国产91久久久久久一区二区 | 国产精品国产三级国产aⅴ入口| 亚洲精品网站在线观看| 秋霞电影网一区二区| 成人综合激情网| 91精品欧美一区二区三区综合在| 国产婷婷一区二区| 亚洲综合自拍偷拍| 国产成人在线视频免费播放| 欧美日韩一区不卡| 日本一区二区在线不卡| 亚洲第一主播视频| 成人免费观看视频| 日韩精品一区二区三区三区免费| 综合网在线视频| 精品一区二区三区免费| 欧美在线不卡视频| 国产欧美日韩亚州综合| 日韩国产一二三区| 一本色道亚洲精品aⅴ| 国产亚洲一区二区在线观看| 亚洲成人av免费| 91丨九色丨蝌蚪丨老版| 精品国产欧美一区二区| 天堂成人国产精品一区| 色婷婷av一区二区三区软件 | 久热成人在线视频| 在线影视一区二区三区| 国产欧美视频在线观看| 青草av.久久免费一区| 91视频www| 国产欧美日韩三区| 精品影视av免费| 7878成人国产在线观看| 亚洲一区视频在线| 97se亚洲国产综合自在线不卡 | 精品噜噜噜噜久久久久久久久试看| 亚洲图片另类小说| 国产suv一区二区三区88区| 欧美一级淫片007| 性欧美大战久久久久久久久| 在线看一区二区| 中文字幕亚洲不卡| 成人亚洲精品久久久久软件| 日韩欧美国产综合| 麻豆成人91精品二区三区| 国产xxx精品视频大全| 91片在线免费观看| 中文成人综合网| 国产成人av自拍| 国产三级欧美三级日产三级99| 蜜臀av性久久久久蜜臀aⅴ流畅| 欧美日韩精品免费观看视频| 亚洲国产精品一区二区www在线 | 欧美一区二区国产| 视频一区二区三区在线| 欧美精品tushy高清| 性做久久久久久| 欧美夫妻性生活| 午夜电影网一区| 777午夜精品免费视频| 水野朝阳av一区二区三区| 欧美性受极品xxxx喷水| 亚洲电影欧美电影有声小说| 欧美男男青年gay1069videost| 性欧美疯狂xxxxbbbb| 91精品国产一区二区三区| 免费观看一级欧美片| 日韩你懂的在线播放| 久久99热国产| 亚洲国产精品成人久久综合一区| 国产不卡视频在线观看| 中文久久乱码一区二区| 99精品一区二区| 亚洲精品国产a久久久久久| 色婷婷精品大在线视频| 亚洲午夜久久久久久久久电影院| 欧美揉bbbbb揉bbbbb| 青青草国产精品亚洲专区无| 久久综合视频网| www.日本不卡| 亚洲第一福利一区| 欧美一区二区三区思思人| 韩国精品主播一区二区在线观看| 国产欧美一区二区精品性色| 色综合亚洲欧洲| 日本不卡高清视频| 国产精品素人一区二区| 91成人免费电影| 久久av中文字幕片| 综合中文字幕亚洲| 欧美一区二区视频观看视频| 国产精品99久久久久久久vr| 亚洲欧洲日韩在线| 欧美伦理视频网站| 国产精品一区二区免费不卡| 樱花草国产18久久久久| 日韩亚洲欧美一区| 91啪亚洲精品| 久久精品国产免费看久久精品| 欧美高清在线一区| 欧美日韩在线播放三区| 国产一区二区视频在线| 亚洲精品免费播放| 亚洲精品在线观看网站| 99vv1com这只有精品| 日本在线不卡视频| 综合色中文字幕| 精品国产一区二区三区忘忧草| 91首页免费视频| 九九热在线视频观看这里只有精品| 亚洲天天做日日做天天谢日日欢| 日韩欧美黄色影院| 色成年激情久久综合| 国产盗摄精品一区二区三区在线 | 国产一区二区中文字幕| 亚洲国产一区二区三区青草影视 | 国产精品久久一卡二卡| 欧美丰满高潮xxxx喷水动漫| 99久久婷婷国产精品综合| 久久99热99| 亚洲午夜久久久久中文字幕久| 国产精品欧美一级免费| 日韩免费电影网站| 欧美欧美欧美欧美首页| 99久久精品免费看国产免费软件|