亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mk20dz10.h

?? Kinetis_K60開源底層驅動開發包(20120328)
?? H
?? 第 1 頁 / 共 5 頁
字號:

/**
 * @addtogroup Peripheral_defines Peripheral type defines
 * @{
 */


/*
** Start of section using anonymous unions
*/

#if defined(__CWCC__)
  #pragma push
  #pragma cpp_extensions on
#elif defined(__GNUC__)
  /* anonymous unions are enabled by default */
#elif defined(__IAR_SYSTEMS_ICC__)
  #pragma language=extended
#else
  #error Not supported compiler type
#endif

/* ----------------------------------------------------------------------------
   -- ADC
   ---------------------------------------------------------------------------- */

/**
 * @addtogroup ADC_Peripheral ADC
 * @{
 */

/** ADC - Peripheral register structure */
typedef struct ADC_MemMap {
  uint32_t SC1[2];                                 /**< ADC status and control registers 1, array offset: 0x0, array step: 0x4 */
  uint32_t CFG1;                                   /**< ADC configuration register 1, offset: 0x8 */
  uint32_t CFG2;                                   /**< Configuration register 2, offset: 0xC */
  uint32_t R[2];                                   /**< ADC data result register, array offset: 0x10, array step: 0x4 */
  uint32_t CV1;                                    /**< Compare value registers, offset: 0x18 */
  uint32_t CV2;                                    /**< Compare value registers, offset: 0x1C */
  uint32_t SC2;                                    /**< Status and control register 2, offset: 0x20 */
  uint32_t SC3;                                    /**< Status and control register 3, offset: 0x24 */
  uint32_t OFS;                                    /**< ADC offset correction register, offset: 0x28 */
  uint32_t PG;                                     /**< ADC plus-side gain register, offset: 0x2C */
  uint32_t MG;                                     /**< ADC minus-side gain register, offset: 0x30 */
  uint32_t CLPD;                                   /**< ADC plus-side general calibration value register, offset: 0x34 */
  uint32_t CLPS;                                   /**< ADC plus-side general calibration value register, offset: 0x38 */
  uint32_t CLP4;                                   /**< ADC plus-side general calibration value register, offset: 0x3C */
  uint32_t CLP3;                                   /**< ADC plus-side general calibration value register, offset: 0x40 */
  uint32_t CLP2;                                   /**< ADC plus-side general calibration value register, offset: 0x44 */
  uint32_t CLP1;                                   /**< ADC plus-side general calibration value register, offset: 0x48 */
  uint32_t CLP0;                                   /**< ADC plus-side general calibration value register, offset: 0x4C */
  uint32_t PGA;                                    /**< ADC PGA register, offset: 0x50 */
  uint32_t CLMD;                                   /**< ADC minus-side general calibration value register, offset: 0x54 */
  uint32_t CLMS;                                   /**< ADC minus-side general calibration value register, offset: 0x58 */
  uint32_t CLM4;                                   /**< ADC minus-side general calibration value register, offset: 0x5C */
  uint32_t CLM3;                                   /**< ADC minus-side general calibration value register, offset: 0x60 */
  uint32_t CLM2;                                   /**< ADC minus-side general calibration value register, offset: 0x64 */
  uint32_t CLM1;                                   /**< ADC minus-side general calibration value register, offset: 0x68 */
  uint32_t CLM0;                                   /**< ADC minus-side general calibration value register, offset: 0x6C */
} volatile *ADC_MemMapPtr;

/* ----------------------------------------------------------------------------
   -- ADC - Register accessor macros
   ---------------------------------------------------------------------------- */

/**
 * @addtogroup ADC_Register_Accessor_Macros ADC - Register accessor macros
 * @{
 */


/* ADC - Register accessors */
#define ADC_SC1_REG(base,index)                  ((base)->SC1[index])
#define ADC_CFG1_REG(base)                       ((base)->CFG1)
#define ADC_CFG2_REG(base)                       ((base)->CFG2)
#define ADC_R_REG(base,index)                    ((base)->R[index])
#define ADC_CV1_REG(base)                        ((base)->CV1)
#define ADC_CV2_REG(base)                        ((base)->CV2)
#define ADC_SC2_REG(base)                        ((base)->SC2)
#define ADC_SC3_REG(base)                        ((base)->SC3)
#define ADC_OFS_REG(base)                        ((base)->OFS)
#define ADC_PG_REG(base)                         ((base)->PG)
#define ADC_MG_REG(base)                         ((base)->MG)
#define ADC_CLPD_REG(base)                       ((base)->CLPD)
#define ADC_CLPS_REG(base)                       ((base)->CLPS)
#define ADC_CLP4_REG(base)                       ((base)->CLP4)
#define ADC_CLP3_REG(base)                       ((base)->CLP3)
#define ADC_CLP2_REG(base)                       ((base)->CLP2)
#define ADC_CLP1_REG(base)                       ((base)->CLP1)
#define ADC_CLP0_REG(base)                       ((base)->CLP0)
#define ADC_PGA_REG(base)                        ((base)->PGA)
#define ADC_CLMD_REG(base)                       ((base)->CLMD)
#define ADC_CLMS_REG(base)                       ((base)->CLMS)
#define ADC_CLM4_REG(base)                       ((base)->CLM4)
#define ADC_CLM3_REG(base)                       ((base)->CLM3)
#define ADC_CLM2_REG(base)                       ((base)->CLM2)
#define ADC_CLM1_REG(base)                       ((base)->CLM1)
#define ADC_CLM0_REG(base)                       ((base)->CLM0)

/**
 * @}
 */ /* end of group ADC_Register_Accessor_Macros */


/* ----------------------------------------------------------------------------
   -- ADC Register Masks
   ---------------------------------------------------------------------------- */

/**
 * @addtogroup ADC_Register_Masks ADC Register Masks
 * @{
 */

/* SC1 Bit Fields */
#define ADC_SC1_ADCH_MASK                        0x1Fu
#define ADC_SC1_ADCH_SHIFT                       0
#define ADC_SC1_ADCH(x)                          (((uint32_t)(((uint32_t)(x))<<ADC_SC1_ADCH_SHIFT))&ADC_SC1_ADCH_MASK)
#define ADC_SC1_DIFF_MASK                        0x20u
#define ADC_SC1_DIFF_SHIFT                       5
#define ADC_SC1_AIEN_MASK                        0x40u
#define ADC_SC1_AIEN_SHIFT                       6
#define ADC_SC1_COCO_MASK                        0x80u
#define ADC_SC1_COCO_SHIFT                       7
/* CFG1 Bit Fields */
#define ADC_CFG1_ADICLK_MASK                     0x3u
#define ADC_CFG1_ADICLK_SHIFT                    0
#define ADC_CFG1_ADICLK(x)                       (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_ADICLK_SHIFT))&ADC_CFG1_ADICLK_MASK)
#define ADC_CFG1_MODE_MASK                       0xCu
#define ADC_CFG1_MODE_SHIFT                      2
#define ADC_CFG1_MODE(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_MODE_SHIFT))&ADC_CFG1_MODE_MASK)
#define ADC_CFG1_ADLSMP_MASK                     0x10u
#define ADC_CFG1_ADLSMP_SHIFT                    4
#define ADC_CFG1_ADIV_MASK                       0x60u
#define ADC_CFG1_ADIV_SHIFT                      5
#define ADC_CFG1_ADIV(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CFG1_ADIV_SHIFT))&ADC_CFG1_ADIV_MASK)
#define ADC_CFG1_ADLPC_MASK                      0x80u
#define ADC_CFG1_ADLPC_SHIFT                     7
/* CFG2 Bit Fields */
#define ADC_CFG2_ADLSTS_MASK                     0x3u
#define ADC_CFG2_ADLSTS_SHIFT                    0
#define ADC_CFG2_ADLSTS(x)                       (((uint32_t)(((uint32_t)(x))<<ADC_CFG2_ADLSTS_SHIFT))&ADC_CFG2_ADLSTS_MASK)
#define ADC_CFG2_ADHSC_MASK                      0x4u
#define ADC_CFG2_ADHSC_SHIFT                     2
#define ADC_CFG2_ADACKEN_MASK                    0x8u
#define ADC_CFG2_ADACKEN_SHIFT                   3
#define ADC_CFG2_MUXSEL_MASK                     0x10u
#define ADC_CFG2_MUXSEL_SHIFT                    4
/* R Bit Fields */
#define ADC_R_D_MASK                             0xFFFFu
#define ADC_R_D_SHIFT                            0
#define ADC_R_D(x)                               (((uint32_t)(((uint32_t)(x))<<ADC_R_D_SHIFT))&ADC_R_D_MASK)
/* CV1 Bit Fields */
#define ADC_CV1_CV_MASK                          0xFFFFu
#define ADC_CV1_CV_SHIFT                         0
#define ADC_CV1_CV(x)                            (((uint32_t)(((uint32_t)(x))<<ADC_CV1_CV_SHIFT))&ADC_CV1_CV_MASK)
/* CV2 Bit Fields */
#define ADC_CV2_CV_MASK                          0xFFFFu
#define ADC_CV2_CV_SHIFT                         0
#define ADC_CV2_CV(x)                            (((uint32_t)(((uint32_t)(x))<<ADC_CV2_CV_SHIFT))&ADC_CV2_CV_MASK)
/* SC2 Bit Fields */
#define ADC_SC2_REFSEL_MASK                      0x3u
#define ADC_SC2_REFSEL_SHIFT                     0
#define ADC_SC2_REFSEL(x)                        (((uint32_t)(((uint32_t)(x))<<ADC_SC2_REFSEL_SHIFT))&ADC_SC2_REFSEL_MASK)
#define ADC_SC2_DMAEN_MASK                       0x4u
#define ADC_SC2_DMAEN_SHIFT                      2
#define ADC_SC2_ACREN_MASK                       0x8u
#define ADC_SC2_ACREN_SHIFT                      3
#define ADC_SC2_ACFGT_MASK                       0x10u
#define ADC_SC2_ACFGT_SHIFT                      4
#define ADC_SC2_ACFE_MASK                        0x20u
#define ADC_SC2_ACFE_SHIFT                       5
#define ADC_SC2_ADTRG_MASK                       0x40u
#define ADC_SC2_ADTRG_SHIFT                      6
#define ADC_SC2_ADACT_MASK                       0x80u
#define ADC_SC2_ADACT_SHIFT                      7
/* SC3 Bit Fields */
#define ADC_SC3_AVGS_MASK                        0x3u
#define ADC_SC3_AVGS_SHIFT                       0
#define ADC_SC3_AVGS(x)                          (((uint32_t)(((uint32_t)(x))<<ADC_SC3_AVGS_SHIFT))&ADC_SC3_AVGS_MASK)
#define ADC_SC3_AVGE_MASK                        0x4u
#define ADC_SC3_AVGE_SHIFT                       2
#define ADC_SC3_ADCO_MASK                        0x8u
#define ADC_SC3_ADCO_SHIFT                       3
#define ADC_SC3_CALF_MASK                        0x40u
#define ADC_SC3_CALF_SHIFT                       6
#define ADC_SC3_CAL_MASK                         0x80u
#define ADC_SC3_CAL_SHIFT                        7
/* OFS Bit Fields */
#define ADC_OFS_OFS_MASK                         0xFFFFu
#define ADC_OFS_OFS_SHIFT                        0
#define ADC_OFS_OFS(x)                           (((uint32_t)(((uint32_t)(x))<<ADC_OFS_OFS_SHIFT))&ADC_OFS_OFS_MASK)
/* PG Bit Fields */
#define ADC_PG_PG_MASK                           0xFFFFu
#define ADC_PG_PG_SHIFT                          0
#define ADC_PG_PG(x)                             (((uint32_t)(((uint32_t)(x))<<ADC_PG_PG_SHIFT))&ADC_PG_PG_MASK)
/* MG Bit Fields */
#define ADC_MG_MG_MASK                           0xFFFFu
#define ADC_MG_MG_SHIFT                          0
#define ADC_MG_MG(x)                             (((uint32_t)(((uint32_t)(x))<<ADC_MG_MG_SHIFT))&ADC_MG_MG_MASK)
/* CLPD Bit Fields */
#define ADC_CLPD_CLPD_MASK                       0x3Fu
#define ADC_CLPD_CLPD_SHIFT                      0
#define ADC_CLPD_CLPD(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLPD_CLPD_SHIFT))&ADC_CLPD_CLPD_MASK)
/* CLPS Bit Fields */
#define ADC_CLPS_CLPS_MASK                       0x3Fu
#define ADC_CLPS_CLPS_SHIFT                      0
#define ADC_CLPS_CLPS(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLPS_CLPS_SHIFT))&ADC_CLPS_CLPS_MASK)
/* CLP4 Bit Fields */
#define ADC_CLP4_CLP4_MASK                       0x3FFu
#define ADC_CLP4_CLP4_SHIFT                      0
#define ADC_CLP4_CLP4(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP4_CLP4_SHIFT))&ADC_CLP4_CLP4_MASK)
/* CLP3 Bit Fields */
#define ADC_CLP3_CLP3_MASK                       0x1FFu
#define ADC_CLP3_CLP3_SHIFT                      0
#define ADC_CLP3_CLP3(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP3_CLP3_SHIFT))&ADC_CLP3_CLP3_MASK)
/* CLP2 Bit Fields */
#define ADC_CLP2_CLP2_MASK                       0xFFu
#define ADC_CLP2_CLP2_SHIFT                      0
#define ADC_CLP2_CLP2(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP2_CLP2_SHIFT))&ADC_CLP2_CLP2_MASK)
/* CLP1 Bit Fields */
#define ADC_CLP1_CLP1_MASK                       0x7Fu
#define ADC_CLP1_CLP1_SHIFT                      0
#define ADC_CLP1_CLP1(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP1_CLP1_SHIFT))&ADC_CLP1_CLP1_MASK)
/* CLP0 Bit Fields */
#define ADC_CLP0_CLP0_MASK                       0x3Fu
#define ADC_CLP0_CLP0_SHIFT                      0
#define ADC_CLP0_CLP0(x)                         (((uint32_t)(((uint32_t)(x))<<ADC_CLP0_CLP0_SHIFT))&ADC_CLP0_CLP0_MASK)
/* PGA Bit Fields */
#define ADC_PGA_PGAG_MASK                        0xF0000u
#define ADC_PGA_PGAG_SHIFT                       16

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品美女在线播放| 亚洲成年人网站在线观看| 一区二区三区精品视频在线| 午夜视频在线观看一区二区三区| 成人一区二区三区视频| 91.xcao| 中文字幕一区二区三区四区不卡 | 不卡一区二区三区四区| 日韩一区二区三区电影在线观看 | 色综合视频一区二区三区高清| 精品毛片乱码1区2区3区 | 国产三级一区二区| 日韩精品欧美精品| 91黄色免费看| 欧美国产精品v| 成人一区二区视频| 久久久亚洲高清| 国内精品视频666| 欧美一区二区福利在线| 午夜精品久久久久久久久久久 | 2021中文字幕一区亚洲| 日本成人超碰在线观看| 在线观看91av| 无吗不卡中文字幕| 欧美日韩国产综合草草| 亚洲国产精品久久久男人的天堂| 91免费视频观看| 亚洲免费观看视频| 色综合色狠狠综合色| 国产精品福利一区| 91免费在线视频观看| 亚洲激情校园春色| 91久久人澡人人添人人爽欧美| 亚洲免费观看高清完整版在线观看 | 国产精品沙发午睡系列990531| 麻豆精品视频在线观看视频| 欧美日韩不卡在线| 日本亚洲天堂网| 精品日本一线二线三线不卡| 国产美女精品一区二区三区| 国产亚洲精品aa午夜观看| 福利电影一区二区| 亚洲丝袜精品丝袜在线| 欧美色涩在线第一页| 天天av天天翘天天综合网色鬼国产| 欧美日韩午夜影院| 久久激情综合网| 久久精品无码一区二区三区| 风间由美一区二区三区在线观看| 亚洲欧美在线aaa| 欧美揉bbbbb揉bbbbb| 蜜桃91丨九色丨蝌蚪91桃色| 久久精品亚洲国产奇米99| 99久久精品免费看国产| 亚洲国产一区二区在线播放| 欧美女孩性生活视频| 精品一区二区三区香蕉蜜桃| 国产精品久久福利| 欧美三级在线看| 国产原创一区二区| 亚洲精品菠萝久久久久久久| 日韩欧美在线影院| av在线不卡网| 免费精品视频在线| 中文字幕一区二区在线播放| 欧美乱熟臀69xxxxxx| 豆国产96在线|亚洲| 亚洲一区二区影院| 国产欧美精品一区| 欧美日韩亚洲综合一区二区三区| 韩国成人精品a∨在线观看| 国产精品资源网| 亚洲国产精品一区二区久久| 久久久久久久久久久黄色| 日本道免费精品一区二区三区| 日韩电影在线观看网站| 中文字幕av不卡| 欧美一区二区三区四区久久| 成人高清视频在线观看| 天天做天天摸天天爽国产一区| 欧美激情中文不卡| 欧美成人艳星乳罩| 在线观看欧美黄色| 成人性生交大片免费看中文| 日本成人在线一区| 亚洲综合999| 国产精品久久久久影院| 欧美一区二区高清| 欧美日韩免费一区二区三区视频| 成人免费视频免费观看| 美女www一区二区| 亚洲一区精品在线| 1区2区3区欧美| 国产日韩精品一区二区三区 | 亚洲人成伊人成综合网小说| 久久日韩粉嫩一区二区三区 | 91麻豆国产精品久久| 国产精品综合久久| 九九国产精品视频| 日韩精品成人一区二区在线| 亚洲一区二区三区激情| 亚洲人成人一区二区在线观看| 欧美经典一区二区三区| 久久综合精品国产一区二区三区| 91精品国产91久久综合桃花 | av不卡免费在线观看| 丁香啪啪综合成人亚洲小说| 韩国三级电影一区二区| 九九久久精品视频 | 亚洲成av人片在线| 亚洲一区二区三区美女| 亚洲最新视频在线播放| 亚洲精品视频在线| 一区二区三区四区在线| 亚洲美女区一区| 亚洲综合色区另类av| 亚洲自拍偷拍av| 天堂午夜影视日韩欧美一区二区| 午夜精品视频在线观看| 日韩精品一二三| 蜜臀av一区二区三区| 精品一区二区三区免费毛片爱| 久久精品99国产精品日本| 国产一区二区精品久久99| 国产精品一二三| 91视视频在线观看入口直接观看www | 奇米色一区二区| 美国毛片一区二区三区| 久久99国产精品尤物| 国产大陆亚洲精品国产| 99视频精品全部免费在线| 一本在线高清不卡dvd| 亚洲欧洲韩国日本视频| 综合欧美亚洲日本| 亚洲第一综合色| 激情深爱一区二区| aaa国产一区| 欧美久久一二区| 久久久久久麻豆| 亚洲精品videosex极品| 天天色综合成人网| 国产精品夜夜嗨| 在线观看免费视频综合| 日韩欧美国产一区二区在线播放| 国产欧美精品一区二区色综合| 亚洲欧美日韩小说| 美脚の诱脚舐め脚责91| 91麻豆国产福利在线观看| 日韩午夜三级在线| 中文字幕人成不卡一区| 蜜桃av一区二区三区| 91丨porny丨最新| 日韩精品一区二区三区swag| 亚洲三级电影网站| 久久国产精品一区二区| 色综合天天综合色综合av| 精品国产一区a| 亚洲午夜激情av| 成人少妇影院yyyy| 日韩欧美色综合| 一区二区免费在线| 成人性生交大片免费看中文 | 欧美三级在线视频| 久久久高清一区二区三区| 亚洲午夜激情av| 成人av在线资源| 精品国产一区二区三区忘忧草| 亚洲蜜桃精久久久久久久| 国产综合色视频| 欧美一区二区精品| 亚洲一区二区四区蜜桃| 99精品久久只有精品| 欧美v亚洲v综合ⅴ国产v| 亚洲一区电影777| 99久久久无码国产精品| 久久久蜜臀国产一区二区| 蜜桃视频在线一区| 欧美疯狂做受xxxx富婆| 亚洲欧美国产高清| av网站免费线看精品| 欧美激情中文字幕一区二区| 精品一区二区三区蜜桃| 日韩亚洲欧美一区| 午夜激情一区二区| 欧美性猛交xxxxxx富婆| 一区二区三区精密机械公司| 99久精品国产| 亚洲日穴在线视频| 91国产免费观看| 亚洲精选在线视频| 欧美综合色免费| 亚洲国产精品自拍| 欧美人动与zoxxxx乱| 日韩影院在线观看| 日韩欧美一二三区| 黄色精品一二区| 久久久99免费| 国产91丝袜在线播放0| 国产精品午夜免费| 91丨九色丨蝌蚪丨老版|