亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_sci.h

?? ccs編譯環(huán)境,C語(yǔ)言編程,CAN總線應(yīng)用
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美三区在线观看| 国产精品自在欧美一区| 精品视频在线看| 亚洲成人自拍一区| 91精品在线免费| 久久99国产精品久久99 | 精品久久久三级丝袜| 国产一区二区不卡老阿姨| 国产免费观看久久| 色综合中文综合网| 国产欧美视频一区二区| av亚洲精华国产精华精华| 亚洲欧美日韩电影| 精品视频1区2区3区| 麻豆国产欧美一区二区三区| 欧美激情艳妇裸体舞| 色一区在线观看| 日韩av不卡在线观看| 国产亚洲成年网址在线观看| 91视频在线观看| 日韩av一区二区三区| 久久久久亚洲综合| 一本一本大道香蕉久在线精品| 欧美国产精品劲爆| 欧美三级视频在线| 国产精品乱码久久久久久| 色婷婷亚洲婷婷| 免费在线成人网| 中文字幕成人网| 欧美精品在线一区二区| 国产精品 日产精品 欧美精品| 亚洲人一二三区| 精品久久人人做人人爰| 95精品视频在线| 蜜臀av性久久久久蜜臀aⅴ流畅| 亚洲国产电影在线观看| 欧美日高清视频| 高清不卡一二三区| 天堂资源在线中文精品| 国产视频不卡一区| 欧美人动与zoxxxx乱| 国产精品99久久久| 亚洲成人激情综合网| 国产三级精品三级| 欧美精品九九99久久| 成人国产精品视频| 日韩av一二三| 最新热久久免费视频| 日韩欧美aaaaaa| 91国偷自产一区二区三区成为亚洲经典 | 琪琪一区二区三区| 国产精品美女久久久久久久 | 国产精品理论片| 日韩欧美成人一区二区| 欧美在线综合视频| 国产69精品久久久久777| 一区二区三区国产豹纹内裤在线| 亚洲欧美一区二区视频| 欧美一二三四区在线| 91网站黄www| 韩国精品一区二区| 偷窥少妇高潮呻吟av久久免费| 中文无字幕一区二区三区 | 一本色道久久综合狠狠躁的推荐| 老色鬼精品视频在线观看播放| 亚洲男人天堂av| 国产网站一区二区三区| 欧美一区二区三区视频在线 | 色婷婷亚洲婷婷| 国产999精品久久久久久绿帽| 日产国产高清一区二区三区| 亚洲欧美激情一区二区| 国产视频亚洲色图| www久久精品| 欧美一二区视频| 欧美日韩免费在线视频| 色婷婷激情综合| av动漫一区二区| 国产超碰在线一区| 国内精品伊人久久久久影院对白| 性欧美大战久久久久久久久| 亚洲六月丁香色婷婷综合久久 | 欧美主播一区二区三区美女| 不卡视频在线观看| 国产激情91久久精品导航| 久久97超碰国产精品超碰| 中文字幕视频一区| 欧美大尺度电影在线| 成人午夜av电影| 国产精品一区三区| 精品一区二区在线免费观看| 日本视频一区二区三区| 亚洲成a人片综合在线| 亚洲综合图片区| 一区二区三区中文字幕| 中文字幕综合网| 国产精品乱人伦中文| 国产日韩欧美高清在线| 久久久久久久久蜜桃| 欧美精品一区二区三区蜜桃| 日韩免费观看高清完整版| 91精品国产综合久久久久 | 在线欧美小视频| 日本乱人伦aⅴ精品| www.欧美色图| av亚洲产国偷v产偷v自拍| 99久免费精品视频在线观看| av综合在线播放| 91一区在线观看| 色综合中文综合网| 国产日韩欧美综合一区| 国产午夜亚洲精品午夜鲁丝片| 国产视频一区二区三区在线观看| 国产欧美一区二区精品仙草咪| 久久久99久久精品欧美| 久久久99精品免费观看| 久久精品视频在线免费观看| 国产拍揄自揄精品视频麻豆| 中文字幕欧美区| 国产欧美日韩视频在线观看| 亚洲五码中文字幕| 欧美另类变人与禽xxxxx| 制服.丝袜.亚洲.中文.综合| 4438x亚洲最大成人网| 欧美一区二区高清| 26uuu欧美| 国产精品美日韩| 一区二区在线观看av| 五月婷婷综合在线| 久久国内精品视频| 国产精品77777| aa级大片欧美| 欧美亚州韩日在线看免费版国语版| 欧美日韩精品福利| 精品久久人人做人人爽| 欧美国产一区二区在线观看| 亚洲视频一二三区| 午夜精品视频在线观看| 狠狠色丁香婷综合久久| 国产99精品在线观看| 欧洲av一区二区嗯嗯嗯啊| 51精品国自产在线| 国产欧美日韩综合| 一区二区三区在线免费播放| 天堂在线一区二区| 国产91丝袜在线播放| 91蜜桃网址入口| 制服丝袜亚洲播放| 国产欧美日韩精品一区| 亚洲精品视频免费看| 日日欢夜夜爽一区| 国产成人自拍高清视频在线免费播放| 不卡视频在线看| 91精品国产美女浴室洗澡无遮挡| 久久久久亚洲综合| 亚洲理论在线观看| 久久精品国产澳门| 99视频精品在线| 欧美一二三在线| 中文字幕佐山爱一区二区免费| 青青草伊人久久| 成人精品小蝌蚪| 日韩欧美一级二级三级| 青青草原综合久久大伊人精品| 国产激情一区二区三区桃花岛亚洲| 91亚洲精品久久久蜜桃网站 | 在线中文字幕不卡| 日韩免费高清av| 亚洲欧洲精品一区二区三区| 日韩精品三区四区| 成人激情电影免费在线观看| 欧美日韩精品欧美日韩精品一| 国产午夜久久久久| 午夜精品久久久久久久久久 | 国产成人综合亚洲91猫咪| 精品视频1区2区| 国产精品剧情在线亚洲| 日韩成人免费在线| heyzo一本久久综合| 欧美一区二区福利视频| 一区二区三区在线观看视频| 国产精品正在播放| 欧美三级韩国三级日本三斤 | 五月婷婷欧美视频| www.日本不卡| 欧美精品一区二区精品网| 亚洲综合免费观看高清在线观看| 国产一区二区女| 欧美日韩在线一区二区| 中文字幕免费一区| 久久精品国产99| 欧美日本不卡视频| 亚洲色图欧洲色图婷婷| 国产一区二区三区美女| 7777精品伊人久久久大香线蕉最新版| 国产欧美视频一区二区三区| 久久精品国产精品亚洲红杏| 欧美日韩在线免费视频| 亚洲日本一区二区| 国产成人在线网站|