亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? ccs編譯環境,C語言編程,GPIO相關
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品一区三区| 色狠狠av一区二区三区| 国产精品久久久久久亚洲毛片| 欧洲精品视频在线观看| eeuss鲁片一区二区三区 | 亚洲成人一二三| 亚洲品质自拍视频| 中文字幕va一区二区三区| 欧美喷水一区二区| 久久国产精品露脸对白| 一区二区视频在线| 日韩欧美成人激情| 精品国产免费久久| 国产日产精品1区| 日本一区二区综合亚洲| 国产精品剧情在线亚洲| 一区二区中文视频| 亚洲自拍都市欧美小说| 午夜精品国产更新| 理论电影国产精品| 国产福利精品一区| 99久久777色| 91搞黄在线观看| 欧美一区二区性放荡片| 精品对白一区国产伦| 中文字幕第一区| 亚洲自拍偷拍欧美| 美女一区二区在线观看| 丁香婷婷综合五月| 欧美性猛交xxxx乱大交退制版| 在线电影国产精品| 国产亚洲一二三区| 亚洲一区二区精品3399| 久久av中文字幕片| 99精品久久99久久久久| 91麻豆精品久久久久蜜臀| 国产丝袜在线精品| 亚洲午夜在线观看视频在线| 国产麻豆视频精品| 色综合网色综合| 精品国偷自产国产一区| 亚洲三级在线观看| 麻豆91小视频| 色婷婷国产精品久久包臀 | 日韩精品乱码av一区二区| 国产精一品亚洲二区在线视频| 成人欧美一区二区三区1314| 日本va欧美va瓶| 97久久精品人人做人人爽| 欧美日韩激情一区二区| 国产欧美一区二区精品婷婷| 一区二区三区国产豹纹内裤在线| 亚洲天堂久久久久久久| 黑人巨大精品欧美一区| 91传媒视频在线播放| 欧美激情一区二区在线| 日韩在线播放一区二区| 91蜜桃婷婷狠狠久久综合9色| 欧美一区二区久久| 亚洲高清久久久| 91最新地址在线播放| 精品99久久久久久| 秋霞午夜av一区二区三区| 成人av在线观| 国产精品丝袜91| 激情六月婷婷久久| 欧美日韩国产高清一区二区 | 久久国产精品无码网站| 色成年激情久久综合| 久久久久久久久伊人| 久久97超碰色| 麻豆传媒一区二区三区| 欧美视频第二页| 夜夜爽夜夜爽精品视频| 色吊一区二区三区| 久久精品夜色噜噜亚洲a∨| 久久国产夜色精品鲁鲁99| 欧美日韩亚洲综合在线| 亚洲综合视频在线观看| 欧日韩精品视频| 亚洲福利一区二区| 欧美酷刑日本凌虐凌虐| 午夜电影一区二区| 欧美色区777第一页| 欧美日韩午夜精品| 免费久久精品视频| 久久精品一二三| 91在线视频18| 亚洲国产一区二区视频| 91精品国产美女浴室洗澡无遮挡| 日韩精品亚洲一区二区三区免费| 91精品国产高清一区二区三区蜜臀| 日韩精品视频网站| 精品国产网站在线观看| 成人国产免费视频| 亚洲综合在线观看视频| 日韩**一区毛片| 精品国产一区二区三区忘忧草 | 久久久久久一二三区| 国产乱人伦偷精品视频不卡| 综合分类小说区另类春色亚洲小说欧美 | 久久精品国产精品亚洲综合| 91精品国产免费| 国产综合色产在线精品| 国产日韩av一区| 一区二区三区日韩欧美精品| 色老汉一区二区三区| 亚洲图片欧美色图| 欧美一区二区视频网站| 精品制服美女丁香| 日本韩国一区二区三区视频| 午夜精品一区二区三区免费视频 | 日韩一区二区影院| 日日摸夜夜添夜夜添国产精品| 精品福利av导航| 岛国精品在线观看| 亚洲三级在线免费| 欧美精品三级日韩久久| 色香蕉成人二区免费| 亚洲精品国产第一综合99久久| 欧美日韩一区不卡| 国模冰冰炮一区二区| 国产精品国产三级国产| 在线视频国内一区二区| 亚洲www啪成人一区二区麻豆| 精品成a人在线观看| 91一区在线观看| 麻豆极品一区二区三区| 国产精品电影院| 欧美一卡二卡在线| 欧美午夜免费电影| 国产成人综合亚洲网站| 亚洲一区二区中文在线| 亚洲精品一区二区在线观看| 91在线国产福利| 日韩视频国产视频| 欧美日韩精品一区二区三区四区| 国产精品一区二区三区99| 亚洲国产精品天堂| 国产精品网站在线观看| 一本一本大道香蕉久在线精品| 成人午夜在线免费| 青青青爽久久午夜综合久久午夜| 国产日韩综合av| 欧美二区乱c少妇| 91一区一区三区| a4yy欧美一区二区三区| 久久精品国产久精国产| 香蕉久久一区二区不卡无毒影院 | 不卡电影一区二区三区| 免费欧美在线视频| 亚洲国产精品尤物yw在线观看| 久久97超碰色| 韩国一区二区三区| 麻豆精品在线观看| 日韩和欧美一区二区三区| 亚洲私人黄色宅男| 久久精品在线免费观看| 国产日产欧产精品推荐色| 日韩欧美一区二区视频| 欧美日韩三级视频| 91福利国产精品| 成人永久aaa| 99re热这里只有精品免费视频| 成人影视亚洲图片在线| 国产精品一卡二卡在线观看| 久久精品国产秦先生| 同产精品九九九| 麻豆国产精品视频| 精品在线播放免费| 国产一区二区三区蝌蚪| 精品一区二区三区不卡| 五月婷婷另类国产| 韩国v欧美v亚洲v日本v| 国内外精品视频| 国产成人精品一区二| 国产精品亚洲综合一区在线观看| 丝袜国产日韩另类美女| 亚洲第一综合色| 亚洲综合丝袜美腿| 欧美一区午夜视频在线观看| 99视频在线精品| 在线成人午夜影院| a亚洲天堂av| 成人福利视频网站| 欧洲av一区二区嗯嗯嗯啊| 欧美日本韩国一区二区三区视频| 欧美性videosxxxxx| 91精品国产91久久久久久一区二区| 日韩欧美亚洲国产另类| 日本一区二区在线不卡| 亚洲男同1069视频| 亚洲第一av色| 九色综合国产一区二区三区| 国产精品小仙女| 亚洲第一综合色| 国产一区二区网址| 99久久精品一区二区| 精品视频1区2区| 91丨国产丨九色丨pron|