亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_sci.h

?? ccs編譯環(huán)境,C語(yǔ)言編程,GPIO相關(guān)
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美极品aⅴ影院| 91视频国产观看| 色婷婷激情久久| 中文字幕第一区综合| 成人精品gif动图一区| 国产精品久久久久影视| 99精品1区2区| 亚洲免费观看高清| 欧美视频一区二区在线观看| 一区二区欧美视频| 69成人精品免费视频| 精品制服美女丁香| 亚洲精品一区二区三区福利| 美腿丝袜在线亚洲一区| 欧美精品视频www在线观看| 奇米影视一区二区三区| 欧美精品一区男女天堂| 不卡一区中文字幕| 亚洲一区免费在线观看| 精品国产自在久精品国产| 成人动漫一区二区| 亚洲电影激情视频网站| 欧美videos中文字幕| 欧美色视频一区| 亚洲自拍偷拍网站| 亚洲免费观看视频| 欧美精品vⅰdeose4hd| 精品亚洲成a人| 中文字幕色av一区二区三区| 欧美日韩精品一区二区天天拍小说| 午夜精品久久久久久久99水蜜桃| 精品精品国产高清一毛片一天堂| 成人国产精品免费| 欧美三级视频在线| 国产在线视视频有精品| 亚洲免费在线电影| 2欧美一区二区三区在线观看视频 337p粉嫩大胆噜噜噜噜噜91av | 欧美日韩国产高清一区二区三区| 秋霞午夜av一区二区三区| 国产精品午夜久久| 日韩一区二区不卡| av网站一区二区三区| 综合久久久久综合| 久久看人人爽人人| 欧美日本不卡视频| 成人综合婷婷国产精品久久| 亚洲成人动漫在线观看| 中文字幕亚洲在| 精品国产乱子伦一区| 在线观看精品一区| 久久99久国产精品黄毛片色诱| 亚洲欧美一区二区久久| 国产午夜亚洲精品理论片色戒| 宅男噜噜噜66一区二区66| 成人91在线观看| 国产一区二区三区电影在线观看| 视频一区国产视频| 一区二区三区四区不卡在线| 欧美国产1区2区| 欧美不卡一区二区三区四区| 91国产成人在线| eeuss鲁片一区二区三区在线观看 eeuss鲁片一区二区三区在线看 | 成人综合婷婷国产精品久久| 日本欧美一区二区| 亚洲高清免费一级二级三级| 中文字幕一区日韩精品欧美| 久久―日本道色综合久久| 欧美日韩免费一区二区三区| 日本高清不卡一区| 99这里都是精品| 99免费精品在线观看| 国产成人在线看| 国产精品系列在线播放| 国产一区二区三区不卡在线观看| 久久国产精品99精品国产| 亚洲宅男天堂在线观看无病毒| 日韩理论片中文av| 亚洲欧美日韩一区二区三区在线观看| 中文一区二区在线观看| 国产精品视频在线看| 中文幕一区二区三区久久蜜桃| 久久亚洲一区二区三区明星换脸| 日韩美女视频在线| 日韩一区二区免费在线观看| 日韩精品专区在线| 久久综合九色综合97婷婷女人| 欧美乱熟臀69xxxxxx| 欧美日韩在线观看一区二区| 欧美日韩国产精品成人| 在线播放国产精品二区一二区四区 | 成人黄色免费短视频| 成人综合婷婷国产精品久久| 99re6这里只有精品视频在线观看| gogo大胆日本视频一区| 色综合咪咪久久| 91精品国产综合久久久久久久久久 | 欧美日韩精品免费| 6080yy午夜一二三区久久| 91麻豆精品国产91久久久使用方法 | 久久久不卡网国产精品一区| 久久久久国产精品麻豆ai换脸| 国产欧美日本一区二区三区| 国产女人aaa级久久久级| 中文av字幕一区| 自拍偷自拍亚洲精品播放| 亚洲国产一区二区视频| 一区二区三区日韩精品| 日韩成人免费电影| 国产ts人妖一区二区| 日本韩国一区二区三区| 欧美不卡在线视频| 亚洲精品自拍动漫在线| 免费成人结看片| a美女胸又www黄视频久久| 欧美日韩中文字幕一区| 26uuu欧美| 一区二区三区 在线观看视频| 久久电影国产免费久久电影| 国产伦理精品不卡| 91啪亚洲精品| 欧美va日韩va| 尤物av一区二区| 久热成人在线视频| 色婷婷国产精品久久包臀| 日韩三级免费观看| 亚洲免费伊人电影| 五月天丁香久久| 亚洲成人精品在线观看| 六月丁香婷婷久久| 色女孩综合影院| 久久综合九色综合97婷婷女人 | 精品国产乱码久久久久久夜甘婷婷| 国产精品久久久久影视| 麻豆精品视频在线| 在线免费观看日韩欧美| 国产亚洲精品资源在线26u| 天天亚洲美女在线视频| 北条麻妃国产九九精品视频| 5858s免费视频成人| 中文字幕一区二区三中文字幕| 日韩av不卡一区二区| 91亚洲精品久久久蜜桃| 久久只精品国产| 日本女优在线视频一区二区| 丁香亚洲综合激情啪啪综合| 欧美久久久久久久久中文字幕| 欧美国产欧美综合| 国内成人免费视频| 制服丝袜亚洲精品中文字幕| 亚洲乱码日产精品bd| 国产成人午夜视频| 精品av久久707| 天天做天天摸天天爽国产一区| 成人av网站大全| 精品三级av在线| 青青草精品视频| 欧美熟乱第一页| 亚洲免费成人av| 91在线无精精品入口| 国产偷国产偷亚洲高清人白洁 | 正在播放亚洲一区| 亚洲一二三区视频在线观看| 色综合久久久网| 中文字幕一区在线观看视频| 国产成人免费网站| 久久新电视剧免费观看| 日韩经典一区二区| 成人免费视频免费观看| 国产亚洲精品7777| 国产一区在线不卡| 久久亚洲欧美国产精品乐播| 久久精品72免费观看| 日韩精品专区在线影院观看| 蜜臀av性久久久久蜜臀av麻豆 | 在线观看视频一区| 亚洲成人黄色影院| 欧美精品v国产精品v日韩精品| 午夜免费欧美电影| 51精品久久久久久久蜜臀| 奇米影视在线99精品| 欧美日韩精品免费| 亚洲成av人影院| 欧美精品日韩一区| 久久激情综合网| 欧美一区二区播放| 久久精品噜噜噜成人av农村| 久久综合视频网| 成人激情av网| 亚洲一二三级电影| 欧美成人一区二区三区片免费| 国产乱淫av一区二区三区| 亚洲国产经典视频| 在线看国产日韩| 蜜桃av噜噜一区| 国产精品视频你懂的| 成人精品免费网站| 一区二区三区四区国产精品| 欧美日韩国产高清一区| 国产在线国偷精品免费看| 中文字幕一区在线观看|