亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 這些程序是在ccs調試通過的
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩一区二区三区电影在线观看 | 99re66热这里只有精品3直播| 日产精品久久久久久久性色| 一区二区三区在线观看网站| 亚洲欧美色图小说| 日日夜夜一区二区| 国产高清精品网站| 亚洲视频网在线直播| 91视频观看视频| 国产专区综合网| 欧美一区二区三级| 色综合天天综合狠狠| 99精品久久只有精品| 国产成人日日夜夜| 亚洲三级电影网站| 欧美日韩中文精品| 伦理电影国产精品| 国产欧美一区二区精品秋霞影院| 狠狠网亚洲精品| 亚洲男人的天堂av| 日韩视频免费直播| 色狠狠色噜噜噜综合网| 国产精品区一区二区三区| 亚洲综合色视频| 国产黑丝在线一区二区三区| 欧美日韩综合在线免费观看| 欧美日韩国产高清一区二区| 欧美一区二区三区免费视频| 综合久久一区二区三区| 久久精品国产**网站演员| 91麻豆国产福利精品| 国产人伦精品一区二区| 日本不卡不码高清免费观看| 色综合视频一区二区三区高清| 欧美一区二区三区不卡| 天天操天天色综合| 91精品国产欧美一区二区18| 亚洲午夜精品在线| 欧美丰满嫩嫩电影| 亚洲一区二区精品3399| 欧美日韩成人一区| 美女网站色91| 精品欧美乱码久久久久久| 亚洲一区免费视频| 99久久er热在这里只有精品66| 91超碰这里只有精品国产| 亚洲一区在线观看免费观看电影高清 | 激情伊人五月天久久综合| 一本色道久久综合亚洲91| 欧美国产精品劲爆| 制服丝袜成人动漫| 日本不卡的三区四区五区| 中文字幕一区二区三区精华液 | 国产美女主播视频一区| 亚洲综合精品自拍| 亚洲素人一区二区| 亚洲精品高清在线观看| 国产欧美一区二区精品久导航| 欧美日韩亚洲丝袜制服| 丁香婷婷综合网| 波多野结衣精品在线| 国产精品系列在线播放| 日韩高清不卡一区二区三区| 午夜伦欧美伦电影理论片| 中文字幕亚洲一区二区va在线| 欧美一区二区精品在线| 欧美喷潮久久久xxxxx| 欧美一级黄色录像| 国产亚洲一区二区三区在线观看| 日韩一区二区三区免费观看| 中文字幕在线一区免费| 亚洲精品高清在线观看| 日本欧美一区二区在线观看| 卡一卡二国产精品| 国产成人无遮挡在线视频| 91高清视频免费看| 久久久久久久久免费| 国产精品久久久久aaaa| 亚洲乱码国产乱码精品精小说| 夜夜亚洲天天久久| 美女一区二区久久| 欧美日韩亚洲综合| 精品裸体舞一区二区三区| 亚洲午夜激情av| 不卡在线视频中文字幕| 日韩三区在线观看| 亚洲尤物在线视频观看| www.亚洲色图| 久久久综合激的五月天| 日本sm残虐另类| 日本伦理一区二区| 亚洲免费观看高清| 91国产成人在线| 日本不卡视频在线观看| 久久久久久久久久电影| av在线一区二区三区| 亚洲免费视频中文字幕| 欧美大片一区二区| 欧美午夜一区二区| 成人性生交大片免费| 久久久另类综合| 国产情人综合久久777777| 亚洲精品久久7777| 欧美日韩一级二级三级| 国产精品亚洲一区二区三区妖精| 国产精品美女视频| 26uuu欧美日本| 国产999精品久久久久久绿帽| 欧美麻豆精品久久久久久| 伊人夜夜躁av伊人久久| 日本aⅴ亚洲精品中文乱码| 国产高清精品在线| 精品不卡在线视频| 欧美日韩免费高清一区色橹橹| 日本伊人色综合网| 亚洲欧洲色图综合| 久久青草欧美一区二区三区| 色综合天天综合狠狠| 成人小视频免费在线观看| 麻豆国产一区二区| 日本sm残虐另类| 日韩av电影免费观看高清完整版 | 日本美女一区二区三区| 亚洲日本一区二区| 欧美精彩视频一区二区三区| 久久亚洲一区二区三区四区| 日韩视频在线永久播放| 91麻豆精品国产91久久久 | 精品乱码亚洲一区二区不卡| 亚洲丰满少妇videoshd| 欧美主播一区二区三区美女| 亚洲视频狠狠干| 国产一区二区毛片| 欧美成人一区二区三区片免费| 精品无人码麻豆乱码1区2区| 色久优优欧美色久优优| 久久99精品久久久久久国产越南| 亚洲视频在线一区| 久久久午夜精品理论片中文字幕| 成人丝袜18视频在线观看| 国产精品亚洲视频| 亚洲一区二区三区四区不卡| 精品国产欧美一区二区| 精品国免费一区二区三区| 亚洲精品写真福利| av网站一区二区三区| 国内成人精品2018免费看| 麻豆免费精品视频| 日韩国产欧美在线播放| 青草国产精品久久久久久| 午夜欧美视频在线观看| 视频一区视频二区中文| 亚洲国产精品久久人人爱蜜臀| 综合电影一区二区三区| 国产精品久线在线观看| 日韩毛片在线免费观看| 亚洲日本在线a| 一区二区在线观看免费视频播放| 精品一二三四区| 亚洲视频电影在线| 亚洲女人****多毛耸耸8| 一区二区三区在线观看视频| 中文字幕在线播放不卡一区| 国产精品色婷婷久久58| 亚洲精品中文在线| 亚洲.国产.中文慕字在线| 天天综合网 天天综合色| 偷拍亚洲欧洲综合| 老司机免费视频一区二区三区| 日韩1区2区日韩1区2区| 国产一区二区不卡老阿姨| 国产成人在线电影| 99r国产精品| 制服丝袜一区二区三区| 久久综合色8888| 亚洲视频一区二区在线观看| 亚洲欧美日韩系列| 日本不卡视频在线| 成人性生交大片免费看视频在线| 成人h动漫精品一区二区| 欧洲一区二区三区免费视频| 91.com视频| 中文字幕一区二区三区在线不卡| 亚洲综合色网站| 日本成人在线不卡视频| 狠狠色狠狠色合久久伊人| 国产99久久久国产精品免费看 | 国产精品―色哟哟| 亚洲成人av电影| 岛国精品在线播放| 欧美一区2区视频在线观看| 欧美国产精品一区二区| 亚洲成人av一区二区三区| 国产精品一色哟哟哟| 欧美日韩国产精品成人| 自拍偷拍亚洲综合| 老汉av免费一区二区三区| 91网站最新网址| 欧美激情一区二区三区四区| 亚洲国产一区二区视频|