亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 這些程序是在ccs調試通過的
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
看电视剧不卡顿的网站| 国产精品高潮呻吟久久| 日韩vs国产vs欧美| 4438成人网| 日韩不卡一区二区三区 | 三级影片在线观看欧美日韩一区二区| 91蝌蚪porny| 亚洲资源中文字幕| 欧美高清性hdvideosex| 男女性色大片免费观看一区二区| 日韩亚洲欧美高清| 国产精品1024久久| 亚洲图片你懂的| 欧美日韩中文字幕一区二区| 免费成人在线网站| 久久久精品人体av艺术| 99久久99久久久精品齐齐| 亚洲最新视频在线观看| 91精品国产91热久久久做人人| 精品一区精品二区高清| 中文字幕一区视频| 欧美另类高清zo欧美| 国产呦萝稀缺另类资源| 亚洲天堂免费在线观看视频| 欧美色图免费看| 国产麻豆日韩欧美久久| 亚洲综合成人在线视频| 欧美二区三区的天堂| 国产成人午夜99999| 亚洲一区二区高清| 久久久国产综合精品女国产盗摄| 91丨九色丨蝌蚪丨老版| 日本视频一区二区| 亚洲三级在线免费观看| 日韩你懂的电影在线观看| 99久久免费视频.com| 麻豆国产一区二区| 一区二区三区成人在线视频| 26uuu精品一区二区在线观看| 欧美影视一区在线| 粉嫩久久99精品久久久久久夜| 亚洲va欧美va人人爽午夜| 国产精品久久久久久久久免费丝袜| 欧美久久高跟鞋激| 一本一本大道香蕉久在线精品| 久久成人免费电影| 亚洲成人av在线电影| 国产精品美日韩| 精品国产乱码久久久久久久| 欧美做爰猛烈大尺度电影无法无天| 国产河南妇女毛片精品久久久| 日韩精品一区第一页| 亚洲欧美一区二区三区极速播放| 欧美tk丨vk视频| 欧美乱妇20p| 欧美性大战xxxxx久久久| www.亚洲免费av| 国产伦理精品不卡| 狂野欧美性猛交blacked| 日韩不卡在线观看日韩不卡视频| 亚洲精品成人悠悠色影视| 欧美国产精品一区二区三区| 亚洲精品在线观看视频| 欧美成人性战久久| 日韩片之四级片| 91精品国产手机| 777欧美精品| 欧美年轻男男videosbes| 色婷婷国产精品| 91麻豆免费观看| 色婷婷综合激情| 91国偷自产一区二区使用方法| 99麻豆久久久国产精品免费优播| 国产91对白在线观看九色| 国产精品一二三区| 国产成人亚洲综合a∨婷婷图片| 国产精一品亚洲二区在线视频| 老鸭窝一区二区久久精品| 日韩福利电影在线| 日韩精品亚洲专区| 麻豆国产精品一区二区三区| 免费看欧美美女黄的网站| 久久不见久久见免费视频1| 激情综合网最新| 国产成人日日夜夜| jlzzjlzz国产精品久久| 色av成人天堂桃色av| 欧美日韩亚洲综合在线| 精品视频在线免费看| 日韩一区国产二区欧美三区| 91精品视频网| 久久欧美一区二区| 国产精品网站导航| 一区二区三区蜜桃| 图片区日韩欧美亚洲| 久久国产三级精品| 成人久久久精品乱码一区二区三区| 成人美女视频在线看| 欧美亚洲一区三区| 日韩欧美中文字幕一区| 久久一区二区视频| 亚洲图片另类小说| 亚洲免费观看高清完整版在线观看熊| 一区二区三区欧美| 精品一区二区在线免费观看| 国产丶欧美丶日本不卡视频| 91在线高清观看| 欧美丰满美乳xxx高潮www| 国产午夜三级一区二区三| 亚洲欧美日韩成人高清在线一区| 五月婷婷综合网| 国产精品一区在线观看乱码| 一本大道av一区二区在线播放| 337p亚洲精品色噜噜噜| 国产日韩欧美a| 午夜精品久久久久久久久| 国产在线国偷精品产拍免费yy| 99精品偷自拍| 日韩一级二级三级精品视频| 欧美激情一二三区| 视频一区视频二区在线观看| 国产麻豆视频一区二区| 欧美视频自拍偷拍| 欧美国产欧美综合| 免费人成黄页网站在线一区二区| 97超碰欧美中文字幕| 日韩一区二区精品在线观看| 国产精品夫妻自拍| 免费观看日韩电影| 91成人免费网站| 久久久91精品国产一区二区三区| 一级女性全黄久久生活片免费| 国产综合久久久久影院| 欧美亚洲动漫制服丝袜| 亚洲国产精品av| 美女视频免费一区| 在线一区二区视频| 欧美激情一二三区| 国模冰冰炮一区二区| 欧美一区二区成人| 一区二区三区毛片| 成人免费av资源| 国产亚洲成aⅴ人片在线观看 | 调教+趴+乳夹+国产+精品| 岛国精品在线观看| 日韩欧美亚洲另类制服综合在线| 亚洲在线视频免费观看| 成人h动漫精品| 国产日韩欧美亚洲| 国产一区二区电影| 欧美成人一区二区三区片免费| 亚洲成人高清在线| 欧美日韩免费在线视频| 亚洲免费视频中文字幕| 成人av在线资源网站| 国产亚洲va综合人人澡精品| 麻豆免费精品视频| 日韩欧美国产一二三区| 日韩有码一区二区三区| 欧美高清精品3d| 午夜久久久久久久久| 欧美日韩一区三区| 亚洲国产成人av好男人在线观看| 91视频国产资源| 亚洲视频资源在线| 91美女视频网站| 亚洲女同一区二区| 91美女在线视频| 亚洲一区二区在线视频| 在线观看国产一区二区| 亚洲福利一区二区三区| 欧美日韩高清一区二区三区| 亚洲国产日韩一级| 91麻豆精品91久久久久同性| 青青草精品视频| 日韩欧美一级片| 国产精一区二区三区| 欧美国产日韩精品免费观看| 成人a级免费电影| 亚洲免费观看高清完整版在线| 在线视频观看一区| 天涯成人国产亚洲精品一区av| 91精品国产91综合久久蜜臀| 经典一区二区三区| 国产精品视频在线看| 91视频www| 日本va欧美va精品发布| 久久综合久色欧美综合狠狠| 国产91精品露脸国语对白| 亚洲乱码国产乱码精品精的特点| 欧美日韩日日摸| 国产一区二区在线电影| **欧美大码日韩| 欧美精品 日韩| 国产99精品在线观看| 亚洲一区二区三区四区五区黄| 欧美一区二区在线看| 国产91精品露脸国语对白| 樱桃视频在线观看一区| 日韩一级视频免费观看在线|