亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 該文件在ccs編譯器下調(diào)試通過的2812 DSP mcsbp實驗程序。
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品久久久久影院色老大| 久久不见久久见中文字幕免费| 日日噜噜夜夜狠狠视频欧美人| 国产电影一区在线| 欧美三级电影在线观看| 久久久精品欧美丰满| 视频一区视频二区中文| av在线综合网| 欧美精品一区二区三区很污很色的| 亚洲精品老司机| 国产传媒日韩欧美成人| 欧美精品99久久久**| 综合久久国产九一剧情麻豆| 激情小说欧美图片| 欧美女孩性生活视频| 亚洲视频在线一区二区| 九九国产精品视频| 欧美女孩性生活视频| 一区二区三区中文字幕在线观看| 欧美精选一区二区| 色综合色综合色综合| 国产亚洲精品超碰| 美女网站一区二区| 88在线观看91蜜桃国自产| 亚洲免费av在线| www.亚洲免费av| 久久精品一区二区三区四区| 蜜桃一区二区三区在线| 欧美日韩国产首页| 亚洲激情网站免费观看| 99久久精品一区二区| 欧美国产一区二区| 国产成人亚洲综合a∨婷婷| 日韩欧美激情一区| 男女性色大片免费观看一区二区| 欧美日韩国产高清一区二区三区| 一区二区三区在线观看国产| 99精品桃花视频在线观看| 国产精品素人视频| 成人午夜短视频| 国产午夜精品久久久久久久 | 国产三级一区二区三区| 免费成人结看片| 欧美一级日韩一级| 美女网站色91| 欧美一区二区精品久久911| 日日骚欧美日韩| 91精品国产免费| 日本一道高清亚洲日美韩| 91精品国产一区二区三区| 午夜精品久久久久久久99水蜜桃| 欧美在线观看禁18| 国产麻豆视频精品| 欧美日韩中文字幕精品| 亚洲一区二区三区国产| 精品视频全国免费看| 亚洲午夜在线电影| 欧美日本在线观看| 免费成人在线观看视频| 精品乱人伦一区二区三区| 精品一区二区在线看| 久久蜜臀中文字幕| 成人久久视频在线观看| 亚洲欧洲制服丝袜| 欧美在线免费播放| 日本一区中文字幕| 久久久久久久一区| av在线不卡免费看| 一区二区三区国产| 欧美色图第一页| 毛片基地黄久久久久久天堂| 精品国产乱码久久久久久影片| 国产精品一区二区三区网站| 国产精品久久久久久福利一牛影视| 99精品国产热久久91蜜凸| 亚洲欧美一区二区三区国产精品| 欧美性猛交xxxx黑人交| 五月天丁香久久| 欧美成人a在线| 不卡一区二区在线| 亚洲va欧美va人人爽| 欧美精品v国产精品v日韩精品| 韩国成人精品a∨在线观看| 欧美经典一区二区| 在线观看亚洲a| 久久精品av麻豆的观看方式| 欧美经典一区二区| 在线亚洲免费视频| 久久国产三级精品| 日韩伦理av电影| 国产精品欧美一区喷水| 国产在线视频精品一区| 综合欧美一区二区三区| 欧美疯狂做受xxxx富婆| 国产精品白丝jk黑袜喷水| 一区二区三区中文字幕| 欧美xxxxx牲另类人与| fc2成人免费人成在线观看播放| 亚洲成人激情社区| 久久九九影视网| 欧美日韩一区二区三区四区| 国产一区二区精品在线观看| 一片黄亚洲嫩模| 久久久久97国产精华液好用吗| 欧美在线观看视频在线| 韩国毛片一区二区三区| 中文字幕在线不卡一区 | 久色婷婷小香蕉久久| 中文字幕一区二区三区四区| 51午夜精品国产| eeuss国产一区二区三区| 日本欧美加勒比视频| 亚洲欧洲色图综合| 2019国产精品| 欧美日韩免费观看一区三区| av中文字幕在线不卡| 精品亚洲免费视频| 亚洲成a人片综合在线| 国产精品国产三级国产aⅴ原创| 日韩一区二区影院| 欧洲一区二区三区免费视频| 国产91精品一区二区| 免费一级欧美片在线观看| 一区二区三区小说| 国产精品毛片无遮挡高清| 91精品国产综合久久久蜜臀粉嫩| 不卡一区二区三区四区| 久久 天天综合| 亚洲一区二区欧美日韩| 亚洲三级电影全部在线观看高清| 一区二区高清在线| 欧美精品 日韩| 色欧美88888久久久久久影院| 国产成人免费在线视频| 麻豆精品久久精品色综合| 亚洲第一主播视频| 亚洲精品国产无天堂网2021| 亚洲国产成人自拍| 3d成人动漫网站| 欧美亚洲综合网| 99久久777色| 成人h版在线观看| 国产精品一区二区在线看| 日韩影院精彩在线| 亚洲va欧美va天堂v国产综合| 亚洲精品一二三| 中文字幕一区二区三区精华液| 日本一区二区视频在线| 欧美日韩国产欧美日美国产精品| 色哟哟欧美精品| 色综合天天综合网国产成人综合天| 成人国产精品免费网站| 国产成人综合在线| 国产盗摄视频一区二区三区| 九色综合国产一区二区三区| 污片在线观看一区二区| 午夜精品国产更新| 亚洲一区二区三区激情| 亚洲欧美成aⅴ人在线观看| 国产精品视频免费| 中文字幕av一区二区三区免费看 | 91久久久免费一区二区| 成人一道本在线| 成人亚洲一区二区一| 国产麻豆精品theporn| 国产精品69毛片高清亚洲| 国产成人综合网| 成人禁用看黄a在线| av一二三不卡影片| 色婷婷亚洲一区二区三区| 欧美综合天天夜夜久久| 亚洲欧美视频在线观看视频| 色吊一区二区三区| 欧美视频一区二区三区四区| 欧美日本不卡视频| 欧美妇女性影城| 欧美一级黄色片| 精品av综合导航| 久久久久久久国产精品影院| 国产日韩欧美不卡在线| 中文字幕制服丝袜一区二区三区| 中文字幕在线不卡| 一区二区三区四区视频精品免费 | 亚洲品质自拍视频| 亚洲一区二区三区四区在线观看| 香蕉久久夜色精品国产使用方法| 亚洲福利一区二区| 奇米综合一区二区三区精品视频| 激情六月婷婷久久| 风间由美性色一区二区三区| av一区二区久久| 欧美巨大另类极品videosbest | 日韩三级在线观看| 国产亚洲精久久久久久| 中文在线一区二区| 亚洲综合一区在线| 日本亚洲电影天堂| 国产一区二区三区在线观看免费| 成人免费看黄yyy456| 欧美日韩在线一区二区|