亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 該文件在ccs編譯器下調試通過的2812 DSP mcsbp實驗程序。
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
不卡的av中国片| 欧美韩国一区二区| 香蕉成人啪国产精品视频综合网| 色婷婷亚洲婷婷| 亚洲一区二区av电影| 欧美老人xxxx18| 久久成人免费网站| 国产精品你懂的| 在线观看日产精品| 蜜臀a∨国产成人精品| 久久精品一二三| 91色porny在线视频| 亚洲成人av资源| 精品欧美一区二区在线观看| 成人性生交大合| 一区二区视频在线| 日韩一卡二卡三卡国产欧美| 国产伦精品一区二区三区视频青涩| 国产精品久久久久精k8| 欧美日韩一区中文字幕| 国内精品伊人久久久久影院对白| 国产精品久久影院| 7777女厕盗摄久久久| 国产精品中文字幕日韩精品| 亚洲黄色小说网站| 精品福利av导航| 色狠狠一区二区三区香蕉| 麻豆91免费观看| 国产精品日产欧美久久久久| 欧美久久久久久久久久| 成人一区在线看| 日韩激情中文字幕| 国产精品久久久久影院色老大| 欧美日韩成人在线一区| 国产高清成人在线| 视频一区视频二区在线观看| 久久精品欧美日韩精品 | 亚洲视频香蕉人妖| 日韩一级二级三级| 一本色道a无线码一区v| 久久91精品国产91久久小草| 亚洲精品国产无套在线观| 日韩欧美一区二区不卡| 在线观看亚洲专区| 欧美日韩国产一区| 成人性色生活片| 日韩成人免费电影| 亚洲另类春色国产| 欧美国产成人精品| 日韩一区二区不卡| 欧美精品在线视频| 色婷婷综合在线| 丁香激情综合国产| 国产成人在线观看| 久久se这里有精品| 日本午夜一区二区| 亚洲资源中文字幕| 亚洲免费观看高清完整| 欧美激情综合网| 久久久久国产精品人| 欧美变态tickle挠乳网站| 7878成人国产在线观看| 欧美丰满少妇xxxbbb| 精品视频在线免费看| 色香蕉久久蜜桃| 色综合久久六月婷婷中文字幕| 国产成人精品亚洲日本在线桃色 | 一本大道久久a久久综合| 国产精品性做久久久久久| 免费在线欧美视频| 日韩和欧美一区二区| 日日摸夜夜添夜夜添精品视频 | 日本免费在线视频不卡一不卡二| 亚洲国产精品一区二区www在线| 亚洲精品欧美二区三区中文字幕| 中文字幕亚洲综合久久菠萝蜜| 亚洲国产精品t66y| 国产精品免费视频网站| 中文字幕日韩精品一区| 中文字幕一区二区三区av| 亚洲天堂网中文字| 亚洲精品国产精品乱码不99| 亚洲制服欧美中文字幕中文字幕| 亚洲图片欧美一区| 日韩精品国产欧美| 久久se这里有精品| 国产不卡在线播放| 99久精品国产| 欧美午夜电影在线播放| 777a∨成人精品桃花网| 亚洲精品一区二区三区蜜桃下载| 国产亚洲一区二区三区| 亚洲天堂2014| 亚洲成人福利片| 韩国成人福利片在线播放| 国产电影精品久久禁18| 99国产欧美另类久久久精品| 在线视频欧美区| 日韩一区国产二区欧美三区| 精品美女被调教视频大全网站| 久久精品免视看| 一区二区三区欧美日韩| 美女视频黄 久久| 成人毛片视频在线观看| 欧美在线视频全部完| 日韩视频免费观看高清在线视频| 2022国产精品视频| 亚洲欧美视频在线观看视频| 日日夜夜精品视频天天综合网| 国产精品一区二区三区乱码| 日本精品免费观看高清观看| 日韩精品在线网站| 亚洲天堂精品在线观看| 麻豆精品视频在线观看免费 | 自拍偷在线精品自拍偷无码专区| 午夜精品福利一区二区三区av | 亚洲品质自拍视频网站| 三级在线观看一区二区| 成人性视频网站| 欧美日韩综合在线| 国产精品久久久久久妇女6080| 日韩电影在线一区二区| 99在线精品一区二区三区| 欧美一级生活片| 亚洲色图丝袜美腿| 国产乱码字幕精品高清av| 欧美日韩日本视频| 国产精品进线69影院| 蜜臀av性久久久久蜜臀av麻豆| 一本大道av一区二区在线播放| 2017欧美狠狠色| 日韩成人一区二区| 91女神在线视频| 国产亚洲一区二区在线观看| 奇米精品一区二区三区四区| a在线欧美一区| 久久久久久免费毛片精品| 日一区二区三区| 欧美综合亚洲图片综合区| 国产人成一区二区三区影院| 青青青伊人色综合久久| 欧美性生活久久| 亚洲欧美在线aaa| 国产成人精品一区二区三区四区| 91精品国产综合久久精品| 亚洲综合免费观看高清在线观看 | 成人在线视频首页| 精品99一区二区三区| 日韩和的一区二区| 欧美少妇bbb| 一区二区在线观看免费视频播放| 成人国产精品免费观看动漫| 国产日韩欧美精品一区| 另类小说欧美激情| 日韩欧美专区在线| 蜜臀av性久久久久蜜臀aⅴ| 欧美高清精品3d| 五月综合激情婷婷六月色窝| 在线精品视频一区二区| 一区二区三区在线播| 91看片淫黄大片一级在线观看| 国产精品久久久久aaaa| 不卡免费追剧大全电视剧网站| 国产欧美一区二区三区沐欲| 国产成人在线视频网站| 国产欧美精品一区二区色综合朱莉| 国产一区二区看久久| 精品国产乱码久久久久久夜甘婷婷| 人人超碰91尤物精品国产| 日韩欧美一区在线| 精品在线播放午夜| 久久久久国产精品厨房| 国v精品久久久网| 1024成人网| 一本久久综合亚洲鲁鲁五月天| 一区二区三区在线免费观看| 欧美日本韩国一区| 久久99九九99精品| 久久久久九九视频| aaa欧美日韩| 亚洲综合网站在线观看| 777精品伊人久久久久大香线蕉| 奇米色777欧美一区二区| 久久综合色鬼综合色| 成人精品视频一区| 一区二区三区 在线观看视频| 欧美精品乱码久久久久久按摩| 久久不见久久见免费视频1| 国产精品视频一区二区三区不卡| av在线综合网| 天天综合网 天天综合色| 欧美xxxxxxxx| 99久久精品情趣| 亚洲v中文字幕| 精品av综合导航| 一本色道**综合亚洲精品蜜桃冫| 免费高清视频精品| 中文字幕精品综合| 欧美日韩激情一区| 国产成人在线视频网址|