亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 該文件在ccs編譯器下調試通過的2812 DSP mcsbp實驗程序。
?? H
字號:

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美一区二区三区的| 久久老女人爱爱| 国产精品美女久久久久久久久久久| 欧美国产日韩在线观看| 国产高清一区日本| 亚洲成人一区二区| 欧美国产日韩亚洲一区| 欧美性猛交xxxx乱大交退制版| 免费高清视频精品| 最新久久zyz资源站| 欧美日韩在线播放三区四区| 国产福利一区二区三区| 亚洲第一综合色| 欧美激情在线一区二区| 欧美高清你懂得| 色综合天天做天天爱| 国产精品66部| 美日韩一级片在线观看| 亚洲一区二区三区四区在线免费观看| 精品粉嫩aⅴ一区二区三区四区| 日本久久电影网| aaa欧美色吧激情视频| 福利电影一区二区三区| 日韩精品亚洲专区| 亚洲制服丝袜av| 一区二区三区av电影| 亚洲色图视频网站| 国产精品福利电影一区二区三区四区 | 欧洲av在线精品| 久草中文综合在线| 亚洲一级二级三级在线免费观看| 久久女同性恋中文字幕| 欧美三级蜜桃2在线观看| 风流少妇一区二区| 美国十次综合导航| 亚洲色图一区二区三区| 久久亚洲精华国产精华液| 欧美日本在线视频| 日本电影欧美片| 国产98色在线|日韩| 国产精品456| 成人午夜伦理影院| 99国产精品久| 成人av影视在线观看| 成人综合在线观看| 不卡一卡二卡三乱码免费网站| 国产精品一区免费在线观看| 狠狠网亚洲精品| 国产成人在线网站| 国内成人免费视频| 国产在线视视频有精品| 极品尤物av久久免费看| 另类中文字幕网| 成人免费视频播放| av亚洲精华国产精华精| 色噜噜狠狠色综合欧洲selulu| 国产xxx精品视频大全| 波多野结衣精品在线| 91在线看国产| 欧美吻胸吃奶大尺度电影| 91麻豆精品国产91| 国产欧美va欧美不卡在线| 蜜臀久久99精品久久久久久9 | 欧美一卡2卡三卡4卡5免费| 欧美日韩中文字幕一区| 久久亚洲精品国产精品紫薇| 亚洲欧洲国产专区| 日韩国产欧美三级| 国产福利一区在线| 777午夜精品免费视频| 国产欧美日韩综合精品一区二区| 亚洲综合色婷婷| 国产在线精品免费| 欧美男生操女生| 亚洲视频在线观看一区| 国产精品中文字幕欧美| 欧美性猛片xxxx免费看久爱| 亚洲国产精品欧美一二99| 老汉av免费一区二区三区| 欧美三级日韩三级国产三级| 在线欧美小视频| 亚洲色大成网站www久久九九| 成av人片一区二区| 亚洲欧美激情插| 色综合久久88色综合天天6| 国产精品久久久久久久岛一牛影视 | 久久se这里有精品| 五月激情六月综合| 天天综合色天天综合| 国产精品69毛片高清亚洲| 欧美系列日韩一区| 久久在线观看免费| 亚洲成年人影院| 懂色一区二区三区免费观看| 欧美日韩亚洲另类| 国产精品久久夜| 国产综合色产在线精品| 91高清视频免费看| 中文av一区特黄| 国产一区日韩二区欧美三区| 欧美视频在线一区二区三区 | 美女网站视频久久| 色综合久久综合| 久久久久国产精品免费免费搜索| 久久精品亚洲精品国产欧美kt∨ | 日韩欧美国产三级| 国内外成人在线| wwww国产精品欧美| 91玉足脚交白嫩脚丫在线播放| 337p日本欧洲亚洲大胆精品| 91精品免费观看| 日韩免费看的电影| 国产精品夫妻自拍| 国产suv精品一区二区6| 久久在线免费观看| 91福利区一区二区三区| 成人av在线资源| 国模少妇一区二区三区| 婷婷夜色潮精品综合在线| 色欧美乱欧美15图片| 国产欧美日韩精品一区| 精品一区二区三区在线观看国产 | 中文字幕第一区综合| 久久精品国产精品亚洲综合| 欧美在线一二三四区| 欧美精品一区二区三区蜜桃| 美女视频黄频大全不卡视频在线播放| 制服丝袜av成人在线看| 蜜桃av一区二区| 国产精品狼人久久影院观看方式| 成人app网站| 亚洲妇女屁股眼交7| 欧美一区二区国产| 国产在线精品一区二区不卡了| 久久久精品人体av艺术| 成人精品在线视频观看| 亚洲日本一区二区| 欧美日韩国产片| 国产成人精品亚洲午夜麻豆| 依依成人综合视频| 日韩欧美中文一区| www.视频一区| 日本一道高清亚洲日美韩| 中文字幕国产一区| 91精品国产综合久久精品性色 | 国产酒店精品激情| 国产精品色哟哟网站| 欧美福利电影网| 91麻豆自制传媒国产之光| 麻豆成人91精品二区三区| 国产精品短视频| 欧美成人激情免费网| 2024国产精品| 日韩一区二区在线观看视频| 欧美视频在线一区| 婷婷成人综合网| 日韩免费成人网| 欧美日韩一区小说| 精品嫩草影院久久| 日韩国产高清影视| 欧美一区二区三区小说| 亚洲一区二区在线观看视频 | 精品一区二区三区视频在线观看 | 亚洲综合男人的天堂| 88在线观看91蜜桃国自产| 久久机这里只有精品| 国产精品萝li| 在线观看不卡视频| 日本午夜精品一区二区三区电影| 精品福利一二区| 国产日韩欧美在线一区| 久久综合久色欧美综合狠狠| 欧美一三区三区四区免费在线看 | 91在线免费播放| 国产成人精品免费视频网站| 麻豆国产精品官网| 韩国视频一区二区| 国产一区不卡精品| 国产乱码一区二区三区| 国产成人综合自拍| 成人一区在线看| 99视频超级精品| 欧美日韩高清一区| 久久久精品日韩欧美| 国产精品人成在线观看免费| 中文字幕一区在线观看视频| 亚洲一区电影777| 久久国产夜色精品鲁鲁99| 久久精品国产精品亚洲综合| 成人午夜短视频| 欧美日韩www| 亚洲国产精品精华液ab| 一区二区三区四区蜜桃| 日韩一区精品字幕| 成人美女视频在线观看| 欧美在线啊v一区| 国产欧美日产一区| 亚洲免费观看在线视频| 日产国产欧美视频一区精品 | 欧美色图在线观看|