亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 該文件在ccs編譯器下調(diào)試通過的2812 DSP 外EXRAM實(shí)驗(yàn)程序。
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美亚洲国产一区在线观看网站| 自拍偷在线精品自拍偷无码专区 | 在线成人av网站| 97se狠狠狠综合亚洲狠狠| 成人一区二区三区视频在线观看| 久久精品国产秦先生| 免费人成精品欧美精品| 日本一不卡视频| 美女精品自拍一二三四| 国内一区二区在线| 国产成人午夜精品影院观看视频 | 日韩欧美国产1| 精品日韩成人av| 国产午夜精品一区二区三区嫩草| 久久亚洲捆绑美女| 中文字幕永久在线不卡| 亚洲精品中文在线| 日日夜夜免费精品视频| 男人的天堂久久精品| 韩国理伦片一区二区三区在线播放| 麻豆精品在线视频| 成人一区二区三区视频在线观看| 91麻豆国产自产在线观看| 欧美日韩在线免费视频| 日韩欧美视频一区| 一区视频在线播放| 国产精品一级二级三级| www.亚洲精品| 欧美福利电影网| 久久综合色鬼综合色| 国产精品国模大尺度视频| 亚洲高清免费在线| 国产99久久久国产精品免费看| 色综合久久久久久久久久久| 欧美一区二区三区免费大片 | 亚洲高清视频的网址| 国内欧美视频一区二区| 91麻豆精品在线观看| 日韩欧美在线123| 亚洲欧洲精品一区二区三区| 天天操天天综合网| 成人动漫一区二区三区| 日韩欧美你懂的| 亚洲精品国产无天堂网2021 | 国产精品盗摄一区二区三区| 五月激情六月综合| 不卡的av在线| 久久综合久久综合九色| 亚洲va国产天堂va久久en| 丁香天五香天堂综合| 日韩一区二区免费视频| 一二三四区精品视频| 国产suv一区二区三区88区| 欧美日韩国产成人在线91| 中文字幕一区二区三区不卡| 精品一区二区精品| 欧美精品v日韩精品v韩国精品v| 国产精品区一区二区三| 国产主播一区二区| 欧美精品久久99| 亚洲一区中文日韩| 99久久伊人精品| 国产精品视频在线看| 精品亚洲porn| 亚洲另类一区二区| 国产91高潮流白浆在线麻豆| 日韩精品一区二区三区在线| 午夜电影久久久| 欧美精品久久99久久在免费线| 亚洲精品成a人| 日本伦理一区二区| 亚洲乱码一区二区三区在线观看| 成人三级伦理片| 国产精品第13页| 91亚洲午夜精品久久久久久| 国产精品久久久久影视| a级精品国产片在线观看| 国产精品美女一区二区在线观看| 国产精品伊人色| 欧美激情中文字幕| 成人午夜激情影院| 亚洲欧美一区二区久久| 99精品欧美一区二区蜜桃免费 | 韩日欧美一区二区三区| 欧美zozo另类异族| 国产一区二区三区在线观看精品 | 久久国产欧美日韩精品| 欧美亚一区二区| 天天综合色天天综合色h| 欧美一卡二卡三卡| 国产裸体歌舞团一区二区| 国产日韩欧美亚洲| 91亚洲精华国产精华精华液| 亚洲精品网站在线观看| 欧美人与禽zozo性伦| 美美哒免费高清在线观看视频一区二区| 91精品国产一区二区三区蜜臀 | 久久久久国产一区二区三区四区| 国产精品一区二区三区四区| 国产精品久久久久影院老司| 91成人国产精品| 裸体一区二区三区| 国产欧美日韩精品一区| 色88888久久久久久影院按摩| 日韩电影在线观看电影| 国产午夜精品福利| 色综合中文字幕| 免费在线一区观看| 国产精品情趣视频| 欧美精品123区| 国产jizzjizz一区二区| 亚洲一区二区三区四区在线| 亚洲精品一区在线观看| 91捆绑美女网站| 精品制服美女丁香| 一区二区三区四区中文字幕| 精品久久一二三区| 欧美系列亚洲系列| 成人理论电影网| 免费欧美日韩国产三级电影| 国产精品成人一区二区艾草| 欧美一级xxx| 色94色欧美sute亚洲线路一ni| 国产综合色在线| 成人午夜激情视频| 激情综合网天天干| 亚洲电影一区二区| 中文字幕在线免费不卡| 久久久久久久久久久99999| 欧美片网站yy| 色网综合在线观看| 成人激情文学综合网| 精品亚洲aⅴ乱码一区二区三区| 亚洲一区二区三区四区在线免费观看 | 亚洲精品国产a| 中文字幕欧美激情| 久久蜜桃av一区二区天堂| 欧美精品一级二级| 欧美午夜一区二区三区免费大片| 成人午夜av影视| 成人免费视频一区二区| 国产精品一级片| 国产精品亚洲第一| 狠狠色狠狠色综合系列| 免费人成在线不卡| 秋霞影院一区二区| 日本强好片久久久久久aaa| 亚洲国产成人高清精品| 一区二区三区**美女毛片| 亚洲婷婷国产精品电影人久久| 中文字幕免费观看一区| 国产日韩欧美不卡| 国产人成一区二区三区影院| 久久理论电影网| 中文字幕第一区综合| 亚洲国产精品99久久久久久久久| 国产欧美一二三区| 国产欧美一区二区精品性色| 国产调教视频一区| 欧美国产欧美亚州国产日韩mv天天看完整| 久久久噜噜噜久久中文字幕色伊伊 | 久久综合资源网| 久久久久久久久久看片| 日本一区二区免费在线观看视频 | 成人性生交大片| 99久久伊人精品| 欧美无乱码久久久免费午夜一区| 欧美午夜影院一区| 日韩一区二区在线观看视频 | 成人妖精视频yjsp地址| 成人国产精品免费观看动漫| 色综合视频一区二区三区高清| 91久久香蕉国产日韩欧美9色| 91国产丝袜在线播放| 91精品国产综合久久小美女| 91精品婷婷国产综合久久性色| 欧美成人精品高清在线播放| 国产精品区一区二区三区| 尤物视频一区二区| 日本在线播放一区二区三区| 国产毛片精品国产一区二区三区| www..com久久爱| 欧美日韩精品专区| 国产三区在线成人av| 亚洲精品国产a| 免费成人av在线| 91影院在线观看| 日韩欧美在线观看一区二区三区| 中文字幕高清不卡| 日韩国产高清在线| 成人妖精视频yjsp地址| 91.xcao| 中文字幕中文字幕中文字幕亚洲无线| 亚洲精品国产a久久久久久| 久久99精品久久久久久动态图| 成人av第一页| 精品国产露脸精彩对白| 一区二区三区日韩精品视频| 国产一区二区三区视频在线播放| 91精品福利在线|