亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_mcbsp.h

?? C語(yǔ)言編寫(xiě)的DSP例程,是一個(gè)跑馬燈程序 希望對(duì)初學(xué)者有用
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产一区二区免费看| 久久成人免费网| 日韩欧美一级二级| 国产aⅴ综合色| 一区二区三区四区五区视频在线观看 | 在线观看免费一区| 日本免费在线视频不卡一不卡二| 国产午夜亚洲精品不卡| 成人欧美一区二区三区黑人麻豆| 777a∨成人精品桃花网| 一区二区三区在线视频观看58| 日韩欧美国产一区二区三区| 99久久精品免费观看| 欧美日韩视频在线第一区| 国产精品69毛片高清亚洲| 午夜视黄欧洲亚洲| 国产日韩视频一区二区三区| 欧美一级片在线看| av一区二区三区在线| 日韩电影在线免费看| 中文字幕亚洲电影| 日韩精品一区二区三区在线| 日本精品视频一区二区| 国产一区在线看| 日韩av在线免费观看不卡| 中文字幕中文字幕一区| 欧美一级日韩免费不卡| 在线观看亚洲成人| www.色精品| 狠狠色综合日日| 亚洲你懂的在线视频| 国产日产精品一区| 欧美一级片在线| 精品视频一区 二区 三区| 91污在线观看| 成人丝袜18视频在线观看| 麻豆一区二区三区| 日韩精品视频网站| 怡红院av一区二区三区| √…a在线天堂一区| 欧美国产日本视频| 久久久精品综合| 精品国产免费久久 | 国产在线国偷精品免费看| 午夜精品久久久久久久久| 一区二区在线看| 中文字幕在线观看不卡视频| www激情久久| 91精品国产高清一区二区三区| 欧美日韩午夜影院| 欧美日韩在线电影| 欧美日韩一区二区三区高清 | 日韩视频免费观看高清完整版| 色婷婷国产精品| 91浏览器打开| 色噜噜久久综合| 色欧美88888久久久久久影院| 99r精品视频| 91视频www| 色老汉av一区二区三区| 欧美做爰猛烈大尺度电影无法无天| 色综合久久久久网| 在线观看av一区二区| 欧美久久久久中文字幕| 欧美在线色视频| 91美女视频网站| 色香蕉久久蜜桃| 在线看一区二区| 欧美日韩高清影院| 日韩视频在线一区二区| 精品国产乱码久久久久久牛牛| 精品久久久三级丝袜| 久久久蜜桃精品| 国产精品成人一区二区三区夜夜夜| 亚洲欧洲日产国码二区| 中文字幕在线播放不卡一区| 一区二区三区成人| 亚洲福利电影网| 九色|91porny| 成人永久aaa| 色综合久久中文综合久久97| 成人美女视频在线看| 在线观看视频一区| 日韩一区二区在线观看| 日本一区二区三区久久久久久久久不 | 国产精品视频一二| 一区二区三区国产| 日本 国产 欧美色综合| 国产一区二区三区在线观看免费 | 国产欧美精品一区二区色综合 | 日本中文一区二区三区| 欧美bbbbb| 成人理论电影网| 欧美午夜在线观看| 欧美videossexotv100| 中文在线资源观看网站视频免费不卡 | 亚洲女人****多毛耸耸8| 午夜一区二区三区视频| 国产一区在线看| 这里只有精品99re| 亚洲美女少妇撒尿| 国产成人精品免费网站| 日韩精品在线一区二区| 亚洲第一福利一区| 91麻豆国产在线观看| 久久久三级国产网站| 欧美色图天堂网| 亚洲欧美日韩国产中文在线| 国产又黄又大久久| 欧美电影免费观看高清完整版在| 亚洲尤物在线视频观看| 不卡一区中文字幕| 国产婷婷色一区二区三区在线| 蜜臀av性久久久久蜜臀aⅴ| 欧美亚洲动漫精品| 最新欧美精品一区二区三区| 国产成人亚洲综合a∨猫咪| 精品国产髙清在线看国产毛片| 免费观看在线色综合| 9191成人精品久久| 日日摸夜夜添夜夜添亚洲女人| 欧美在线综合视频| 亚洲欧洲精品成人久久奇米网| 国产电影一区二区三区| 26uuu精品一区二区三区四区在线| 视频在线观看一区二区三区| 欧美人妖巨大在线| 天天影视网天天综合色在线播放| 欧美片在线播放| 亚洲一二三区在线观看| 欧美四级电影在线观看| 一区二区三区四区不卡在线| 在线观看精品一区| 亚洲自拍偷拍九九九| 欧美性受xxxx| 亚洲电影第三页| 欧美一区二区三区在线视频 | 日韩综合小视频| 欧美精品在线一区二区三区| 日韩福利电影在线| 欧美成人精品福利| 国产东北露脸精品视频| 国产精品电影院| 在线免费观看日韩欧美| 五月婷婷综合激情| 欧美日韩极品在线观看一区| 日韩vs国产vs欧美| 欧美精品少妇一区二区三区| 奇米色777欧美一区二区| 日韩一区和二区| 狠狠色狠狠色综合系列| 国产女人18毛片水真多成人如厕| 99精品国产99久久久久久白柏| 成人欧美一区二区三区视频网页| 91福利在线播放| 免费一级欧美片在线观看| 久久久美女艺术照精彩视频福利播放| 大胆亚洲人体视频| 悠悠色在线精品| 精品欧美一区二区久久| 福利电影一区二区| 亚洲午夜激情网页| 欧美精品一区二区久久婷婷| 不卡的看片网站| 天天操天天综合网| www一区二区| 日本高清免费不卡视频| 久久国产欧美日韩精品| 亚洲欧洲av另类| 91精品国产福利| 99精品视频在线免费观看| 午夜电影网亚洲视频| 国产人久久人人人人爽| 欧美性猛交xxxxxx富婆| 国内精品嫩模私拍在线| 图片区小说区国产精品视频| 五月婷婷激情综合网| 久久婷婷成人综合色| 91久久国产综合久久| 久久国内精品自在自线400部| 亚洲色图视频网| 日韩一区二区三区视频在线观看| 成人夜色视频网站在线观看| 日韩国产在线观看一区| 日韩理论在线观看| 2023国产精品视频| 欧美制服丝袜第一页| 粉嫩绯色av一区二区在线观看| 午夜欧美2019年伦理| 中文字幕永久在线不卡| 精品国产不卡一区二区三区| 欧美亚洲一区二区三区四区| 国产aⅴ精品一区二区三区色成熟| 视频在线观看一区| 一区二区三区日韩精品视频| 国产校园另类小说区| 欧美一区二区三区爱爱| 欧洲亚洲国产日韩| 成人午夜激情视频| 国产自产高清不卡|