亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? C語言編寫的DSP例程,是一個跑馬燈程序 希望對初學者有用
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
美女网站色91| 日韩一区二区三区电影在线观看| 欧美日韩一区二区三区在线看| 精品裸体舞一区二区三区| 一区二区中文视频| 精品亚洲porn| 精品av综合导航| 亚洲色图一区二区| 国产高清视频一区| 欧美丰满少妇xxxbbb| 国产精品久久久久久久久久免费看 | 国产精品99久久久久久久女警 | 亚洲精品美腿丝袜| 国产盗摄精品一区二区三区在线| 欧美男男青年gay1069videost| 国产精品久久久一本精品 | 欧美国产乱子伦| 麻豆中文一区二区| 欧美久久久久久蜜桃| 亚洲第一精品在线| 欧美在线观看视频在线| 亚洲欧美日韩综合aⅴ视频| 国产a区久久久| 国产片一区二区| 国产精品亚洲人在线观看| 精品国产91久久久久久久妲己| 青青国产91久久久久久| 欧美一区日本一区韩国一区| 日韩av电影免费观看高清完整版在线观看| 日本精品一区二区三区高清| 一区二区三区精品在线| 欧美在线|欧美| 亚洲精品久久嫩草网站秘色| 一本大道久久精品懂色aⅴ | 国产午夜精品久久久久久免费视| 麻豆精品一区二区三区| 欧美一级电影网站| 国产一区二区剧情av在线| 精品欧美久久久| 国产一区二区三区国产| 国产精品久久久久久久久久免费看| 不卡免费追剧大全电视剧网站| 国产精品久久久久久久久免费相片| av欧美精品.com| 一区二区三区精品久久久| 欧美日韩国产天堂| 麻豆精品在线看| 国产精品热久久久久夜色精品三区| 成人性色生活片免费看爆迷你毛片| 中文字幕精品—区二区四季| 一本色道久久加勒比精品| 亚洲网友自拍偷拍| 日韩一级精品视频在线观看| 久久疯狂做爰流白浆xx| 国产精品免费久久久久| 在线观看国产精品网站| 奇米精品一区二区三区在线观看一| 日韩精品在线看片z| 国产**成人网毛片九色| 亚洲影院久久精品| 精品国产乱码久久久久久蜜臀| 成人污污视频在线观看| 亚洲一二三四久久| 精品奇米国产一区二区三区| 99免费精品在线| 免费成人av在线播放| 国产精品久久久久久久岛一牛影视 | 国产在线视频不卡二| 国产精品人成在线观看免费| 7777女厕盗摄久久久| 国产福利不卡视频| 亚洲福利视频三区| 中文在线免费一区三区高中清不卡| 91电影在线观看| 国产麻豆视频一区| 天天射综合影视| 中文字幕中文乱码欧美一区二区| 欧美日韩视频在线观看一区二区三区| 国产在线一区二区综合免费视频| 亚洲午夜电影在线| 中文字幕乱码日本亚洲一区二区 | 亚洲国产精品久久不卡毛片 | 精品国产青草久久久久福利| 色综合久久中文综合久久97| 韩国成人福利片在线播放| 亚洲在线观看免费视频| 国产精品毛片大码女人| 精品国产乱子伦一区| 欧美群妇大交群的观看方式| 91在线视频免费观看| 国产麻豆精品久久一二三| 午夜a成v人精品| 亚洲精品视频在线观看网站| 国产日韩v精品一区二区| 日韩一区二区三区在线| 欧美日韩激情一区二区三区| av在线不卡免费看| 国产福利一区在线观看| 九九九久久久精品| 日本三级亚洲精品| 亚洲成人精品影院| 一区二区三区在线观看国产| 自拍偷拍欧美激情| 国产片一区二区| 久久精品水蜜桃av综合天堂| 精品少妇一区二区三区在线播放| 欧美精品精品一区| 精品视频1区2区| 欧美日韩国产综合一区二区| 欧美无人高清视频在线观看| 欧美三区在线观看| 欧美日韩国产免费| 欧美乱熟臀69xxxxxx| 欧美视频一区二区三区在线观看 | 成人av高清在线| 成人黄色在线看| 成人黄色小视频| eeuss鲁片一区二区三区 | 亚洲色图欧美偷拍| 亚洲男人天堂av网| 亚洲bt欧美bt精品777| 偷拍日韩校园综合在线| 麻豆成人久久精品二区三区红 | 久久精品夜色噜噜亚洲aⅴ| www激情久久| 国产精品免费av| 亚洲视频一二三区| 午夜伦理一区二区| 久久精品国产精品亚洲红杏| 国产精品99久久久久久宅男| 成人av高清在线| 欧美日韩欧美一区二区| 欧美刺激脚交jootjob| 国产清纯白嫩初高生在线观看91 | 亚洲成人av中文| 蜜乳av一区二区| 国产盗摄精品一区二区三区在线 | 亚洲乱码国产乱码精品精小说 | 26uuu久久综合| 国产精品美女久久福利网站| 一区二区三区四区蜜桃| 午夜国产精品影院在线观看| 极品美女销魂一区二区三区免费| 从欧美一区二区三区| 色天使久久综合网天天| 日韩一区二区三区高清免费看看| 久久久久88色偷偷免费| 亚洲精品视频免费看| 蜜桃91丨九色丨蝌蚪91桃色| 成人丝袜18视频在线观看| 在线观看亚洲精品| 久久综合色婷婷| 亚洲精品久久7777| 久久99精品国产麻豆婷婷| 91亚洲精华国产精华精华液| 3atv一区二区三区| 国产精品福利一区二区三区| 性久久久久久久久| av成人免费在线观看| 日韩欧美一区二区视频| 国产精品久久久久四虎| 男女性色大片免费观看一区二区| 成人动漫视频在线| 日韩欧美国产一区二区三区| 亚洲视频你懂的| 国内精品视频666| 欧美日韩亚洲国产综合| 亚洲国产精品v| 久久97超碰国产精品超碰| 91福利国产精品| 国产精品久久久久久久久动漫| 麻豆精品一区二区av白丝在线| 91久久精品一区二区| 国产喂奶挤奶一区二区三区| 蜜桃久久av一区| 欧美放荡的少妇| 夜夜嗨av一区二区三区网页| 成人激情av网| 国产喂奶挤奶一区二区三区| 韩国女主播成人在线观看| 在线成人av影院| 亚洲成人av一区二区三区| 色香蕉久久蜜桃| 亚洲欧美在线aaa| 丁香婷婷综合激情五月色| 久久久欧美精品sm网站| 久久国内精品视频| 欧美精品日韩一本| 婷婷成人激情在线网| 欧美天天综合网| 亚洲一区二区欧美激情| 欧美在线短视频| 亚洲午夜在线电影| 欧美日韩亚洲丝袜制服| 污片在线观看一区二区| 制服丝袜亚洲精品中文字幕| 亚洲成人精品一区二区| 欧美人妇做爰xxxⅹ性高电影| 日日夜夜免费精品视频| 91精品国产麻豆|