亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
三级成人在线视频| 国产农村妇女毛片精品久久麻豆 | 亚洲一区二区三区美女| 91麻豆免费视频| 亚洲免费观看视频| 欧美日韩精品免费观看视频| 婷婷国产在线综合| 欧美va亚洲va| 国产91对白在线观看九色| 中文字幕亚洲一区二区av在线 | 91亚洲午夜精品久久久久久| 亚洲超碰97人人做人人爱| 欧美日韩大陆一区二区| 精品一区二区三区在线观看国产| 久久精品一区蜜桃臀影院| 99re热这里只有精品视频| 亚洲va天堂va国产va久| 日韩精品综合一本久道在线视频| 高清不卡一区二区在线| 亚洲精品成a人| 欧美成人猛片aaaaaaa| 粉嫩在线一区二区三区视频| 亚洲一区二区综合| 26uuu精品一区二区在线观看| kk眼镜猥琐国模调教系列一区二区 | 日韩精品一区二区三区中文不卡| 国产福利一区二区三区视频| 亚洲一区二区四区蜜桃| 久久久亚洲精华液精华液精华液| 色综合中文综合网| 亚洲国产综合色| 日韩欧美视频在线| aa级大片欧美| 久久精品国产一区二区三区免费看 | 激情综合网天天干| 国产人久久人人人人爽| 欧美三区免费完整视频在线观看| 久久99国产精品尤物| 亚洲成人免费视频| 欧美精品一区二区在线观看| 欧美亚洲另类激情小说| 狠狠色狠狠色综合日日91app| 一区二区三区欧美视频| 欧美激情中文字幕一区二区| 欧美一卡在线观看| 一本色道**综合亚洲精品蜜桃冫| 韩国在线一区二区| 天天亚洲美女在线视频| 亚洲私人影院在线观看| 久久五月婷婷丁香社区| 欧美日韩成人综合天天影院| 91免费观看视频| 国产精品系列在线播放| 奇米在线7777在线精品| 一二三区精品福利视频| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 一区二区三区国产精华| 亚洲精品一区二区三区精华液 | 欧美丝袜丝交足nylons图片| 国产一区二区在线观看视频| 天天色 色综合| 亚洲免费av高清| 国产精品女上位| 国产肉丝袜一区二区| 欧美成人精品福利| 日韩午夜av电影| 91精品国产91热久久久做人人 | 蜜桃一区二区三区在线| 亚洲.国产.中文慕字在线| 一区二区三区自拍| 色久优优欧美色久优优| 精品一区二区影视| 久久国产精品99精品国产| 日韩成人免费电影| 日本不卡免费在线视频| 日本怡春院一区二区| 日韩电影一区二区三区| 欧美aaaaaa午夜精品| 捆绑紧缚一区二区三区视频 | 蜜桃视频一区二区| 丝袜a∨在线一区二区三区不卡 | 国产精品福利电影一区二区三区四区| 国产丝袜美腿一区二区三区| 久久久久久久久99精品| 国产精品视频线看| 亚洲视频在线观看一区| 夜夜精品视频一区二区| 亚洲国产人成综合网站| 日本成人在线一区| 精品无码三级在线观看视频 | 免费看精品久久片| 狠狠色狠狠色综合系列| 粉嫩久久99精品久久久久久夜| 成人深夜福利app| 色综合咪咪久久| 欧美色图一区二区三区| 日韩三级中文字幕| 久久久www成人免费无遮挡大片| 欧美国产欧美亚州国产日韩mv天天看完整 | 国产欧美日韩在线| 亚洲日本在线a| 三级不卡在线观看| 国产寡妇亲子伦一区二区| 不卡一区二区在线| 欧美一a一片一级一片| 欧美一二三四区在线| 国产女人18水真多18精品一级做| 亚洲另类一区二区| 日韩成人dvd| 成人黄色电影在线| 777午夜精品视频在线播放| 久久香蕉国产线看观看99| 1024精品合集| 日本va欧美va瓶| 不卡一区二区三区四区| 在线不卡的av| 中文在线一区二区| 日韩中文字幕不卡| 豆国产96在线|亚洲| 欧美日韩成人综合在线一区二区| 26uuu国产一区二区三区| 亚洲另类在线视频| 国产美女在线精品| 欧美在线免费观看视频| 久久九九久久九九| 亚洲不卡在线观看| www.亚洲色图.com| 日韩视频一区二区三区在线播放| 国产精品卡一卡二| 久久99九九99精品| 91黄色免费网站| 欧美国产日韩a欧美在线观看| 丝袜美腿亚洲一区二区图片| 成人激情动漫在线观看| 欧美电影免费观看高清完整版在线观看| 中文字幕日本不卡| 国产一区在线观看视频| 欧美日韩一区久久| 亚洲欧美日韩国产综合| 国产精选一区二区三区| 天堂影院一区二区| 狠狠色狠狠色综合系列| 精品1区2区3区| 亚洲人123区| 国产一区二区三区美女| 91精品国产综合久久精品麻豆| 亚洲欧洲性图库| 成人一区二区三区视频| 精品美女一区二区三区| 亚洲国产美女搞黄色| 91免费视频观看| 国产精品亲子乱子伦xxxx裸| 国产最新精品精品你懂的| 欧美一级片免费看| 婷婷六月综合亚洲| 欧美三级资源在线| 亚洲成在人线在线播放| 色国产综合视频| 一区二区三区中文免费| 一本大道久久精品懂色aⅴ| 国产精品传媒视频| youjizz久久| 国产精品乱人伦中文| 粉嫩嫩av羞羞动漫久久久| 国产日产欧美一区| 丁香婷婷综合色啪| 亚洲免费电影在线| 在线一区二区三区四区| 亚洲欧美一区二区三区极速播放 | 一区二区三区国产豹纹内裤在线| 91麻豆swag| 亚洲激情网站免费观看| 色婷婷精品大视频在线蜜桃视频| 亚洲欧美视频一区| 色婷婷av一区二区三区之一色屋| 一区二区欧美国产| 欧美日韩三级视频| 免费久久精品视频| 国产午夜精品在线观看| 成人一道本在线| 亚洲日本成人在线观看| 91精品办公室少妇高潮对白| 亚洲午夜羞羞片| 欧美另类高清zo欧美| 激情综合色播五月| 欧美韩国日本不卡| 一本久道久久综合中文字幕 | 秋霞影院一区二区| 26uuu亚洲| 97久久超碰精品国产| 亚洲一区二区中文在线| 亚洲精品国产精华液| 国产很黄免费观看久久| 国产日韩在线不卡| 99久久免费精品| 亚洲一级在线观看| 日韩欧美综合一区| 岛国精品在线观看| 亚洲一区二区三区四区不卡| 欧美一级专区免费大片|