亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI公司的DSPTMS320F2812初學(xué)者入門應(yīng)用程序
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久精工是国产品牌吗| 不卡在线观看av| 亚洲国产精品ⅴa在线观看| 欧洲色大大久久| 国产一本一道久久香蕉| 亚洲综合图片区| 国产午夜精品理论片a级大结局| 日本韩国欧美国产| 岛国精品在线播放| 美女视频一区二区| 亚洲国产wwwccc36天堂| 99re热视频精品| 国产一区二区在线观看免费| 亚洲观看高清完整版在线观看| 日本一区二区三区在线不卡| 日韩欧美国产小视频| 精品视频999| 日本韩国一区二区三区| 99久久伊人网影院| 国产一区激情在线| 免费在线视频一区| 亚洲123区在线观看| 亚洲综合小说图片| 777奇米四色成人影色区| 91在线观看一区二区| 国产盗摄精品一区二区三区在线| 捆绑变态av一区二区三区| 午夜精品一区二区三区免费视频 | 久久在线观看免费| 欧美精品自拍偷拍| 欧美日韩一区二区三区不卡| 日本一区中文字幕| 亚洲va天堂va国产va久| 亚洲精品久久久久久国产精华液 | 一区二区三区欧美亚洲| 国产精品日日摸夜夜摸av| 国产肉丝袜一区二区| 亚洲一区二区三区四区不卡| 国产精品久久久久影院老司| 久久久久久久免费视频了| 欧美精品一区二| 精品国产亚洲一区二区三区在线观看 | 成人h动漫精品| 国产成人精品亚洲日本在线桃色 | 国产毛片精品一区| 国产精品一区免费视频| 国产久卡久卡久卡久卡视频精品| 国内精品国产三级国产a久久| 九九国产精品视频| 国产乱妇无码大片在线观看| 国产成人精品午夜视频免费| 成人激情校园春色| 91视频在线观看| 欧美日韩视频在线观看一区二区三区 | 久久99精品国产麻豆婷婷洗澡| 久久综合综合久久综合| 国产一区二区调教| 成人精品一区二区三区四区| 91美女在线看| 欧美日韩一级大片网址| 日韩三级视频在线看| 久久精品一区二区| 亚洲欧洲av另类| 午夜精彩视频在线观看不卡| 日本不卡视频在线观看| 精品一区二区久久| 9久草视频在线视频精品| 欧美在线视频日韩| 精品国产免费一区二区三区四区 | 国产目拍亚洲精品99久久精品| 国产精品电影一区二区三区| 久久99日本精品| 99视频在线观看一区三区| 青娱乐精品视频| 成人午夜大片免费观看| 欧美色图片你懂的| 欧美大白屁股肥臀xxxxxx| 国产精品视频你懂的| 欧美xxxx在线观看| 1区2区3区欧美| 日本aⅴ免费视频一区二区三区| 国产一区二区久久| 在线视频你懂得一区二区三区| 欧美刺激午夜性久久久久久久| 成人欧美一区二区三区小说 | 国产欧美日韩另类视频免费观看| 欧美美女一区二区| 欧美国产一区二区| 午夜激情综合网| 99精品视频一区二区三区| 在线电影欧美成精品| 国产精品嫩草99a| 蜜臀av性久久久久蜜臀aⅴ四虎 | 日韩av网站免费在线| 不卡的av电影| 精品国产乱码久久| 欧美一区二区三区在线电影 | 亚洲综合激情网| 成人毛片老司机大片| 91精品国产美女浴室洗澡无遮挡| 亚洲欧洲国产日韩| 国内精品视频666| 欧美日韩免费不卡视频一区二区三区| 国产亚洲欧美一级| 日本亚洲电影天堂| 欧美亚洲国产一卡| 中文字幕一区二区在线观看| 精品一区二区三区蜜桃| 欧美日本视频在线| 一区二区三区自拍| 成人久久视频在线观看| 久久免费偷拍视频| 久久国产夜色精品鲁鲁99| 欧美午夜片在线观看| 亚洲欧洲精品一区二区三区不卡 | 99久久婷婷国产综合精品电影| 日韩精品一区二区三区四区 | 在线观看国产一区二区| 日本一区二区三区四区 | 欧美日韩亚洲综合在线 | 国产精品一区在线观看乱码| 欧美裸体一区二区三区| 亚洲九九爱视频| 不卡视频在线观看| 国产精品免费视频观看| 国产激情一区二区三区四区 | 欧美tickling挠脚心丨vk| 亚洲成人一区在线| 欧美优质美女网站| 亚洲制服丝袜在线| 欧洲av在线精品| 亚洲一区中文日韩| 色综合天天综合狠狠| 亚洲日本青草视频在线怡红院| 亚洲精品免费在线| 色婷婷综合激情| 一区2区3区在线看| 欧美性猛交xxxxxxxx| 一区二区三区精密机械公司| 日韩影院精彩在线| 欧美一区二区三区精品| 五月婷婷激情综合| 制服.丝袜.亚洲.中文.综合| 日韩制服丝袜av| 欧美不卡一区二区三区| 久久丁香综合五月国产三级网站| 欧美不卡激情三级在线观看| 久久精品国产亚洲a| 国产日韩精品一区二区三区| 国产成人一区二区精品非洲| 国产精品视频第一区| 成人福利视频在线看| 亚洲日本在线a| 欧美日韩精品一区二区三区四区| 日韩不卡手机在线v区| 日韩免费视频一区| 国产精品自拍在线| 国产精品对白交换视频| 91福利国产成人精品照片| 亚洲国产欧美在线| 91精品国产丝袜白色高跟鞋| 精品亚洲成a人| 国产精品视频在线看| 日本韩国精品在线| 日韩福利视频网| 久久久久久久久久久电影| 波多野结衣在线一区| 亚洲成人先锋电影| 久久久久久久一区| 在线免费一区三区| 秋霞午夜鲁丝一区二区老狼| 国产亲近乱来精品视频| 色猫猫国产区一区二在线视频| 天天色图综合网| 国产亚洲精品免费| 精品视频资源站| 国产在线日韩欧美| 亚洲精品成人悠悠色影视| 制服丝袜亚洲色图| 成人午夜视频网站| 亚洲电影你懂得| 久久久久亚洲综合| 色999日韩国产欧美一区二区| 免费高清不卡av| 亚洲精选在线视频| 久久综合精品国产一区二区三区| 色噜噜久久综合| 国产精品一区在线观看你懂的| 亚洲国产视频一区二区| 国产亚洲一区二区三区在线观看| 91福利资源站| 国产精品一区二区在线播放| 亚洲电影一区二区| 国产精品―色哟哟| 日韩一二三四区| 色综合天天综合在线视频| 久久99国产精品免费| 亚洲视频在线一区| 久久久久久久久久电影| 在线播放视频一区|