亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
...xxx性欧美| 亚洲影院在线观看| 亚洲狠狠丁香婷婷综合久久久| 天堂成人国产精品一区| 成人午夜视频福利| 91精品国产91热久久久做人人| 欧美国产国产综合| 天天综合天天综合色| 成人黄色小视频在线观看| 欧美精品vⅰdeose4hd| 亚洲欧洲一区二区三区| 精品写真视频在线观看| 91黄色激情网站| 国产欧美1区2区3区| 免费在线视频一区| 欧美日韩中文国产| 亚洲精品videosex极品| 国产成人一区在线| 精品国产三级a在线观看| 亚洲国产wwwccc36天堂| 91色视频在线| 国产精品免费久久久久| 国产高清不卡一区| 日韩一区和二区| 亚洲成人av在线电影| 一本大道久久精品懂色aⅴ| 久久精品一区二区三区四区| 久久国产剧场电影| 91精品国产欧美一区二区18 | 日韩电影在线看| 色综合久久久网| 国产精品二三区| 成人精品在线视频观看| 国产精品婷婷午夜在线观看| 岛国一区二区三区| 国产精品入口麻豆原神| 国产丶欧美丶日本不卡视频| 国产目拍亚洲精品99久久精品| 久久99精品久久久久久国产越南 | 蜜桃视频一区二区三区在线观看| 欧美三级中文字| 亚洲成人你懂的| 欧美一区二区久久久| 日韩av中文字幕一区二区| 91精品麻豆日日躁夜夜躁| 麻豆精品一区二区综合av| 精品国产一区二区三区久久影院| 狠狠色狠狠色综合| 国产精品大尺度| 色老汉一区二区三区| 丝袜美腿成人在线| 久久新电视剧免费观看| 成人丝袜视频网| 亚洲乱码一区二区三区在线观看| 欧美三级韩国三级日本三斤| 日本不卡视频在线| 中文字幕高清不卡| 日本道免费精品一区二区三区| 亚洲成人一二三| 欧美精品一区二区蜜臀亚洲| 成人做爰69片免费看网站| 亚洲欧洲日产国产综合网| 欧美精品tushy高清| 国产一区高清在线| 成人欧美一区二区三区视频网页 | 色综合天天狠狠| 视频一区二区中文字幕| 久久久亚洲综合| 欧美三级日韩三级| 国产精品一品二品| 亚洲午夜激情av| 久久久天堂av| 欧美伦理视频网站| 国产91在线看| 日本不卡一区二区三区高清视频| 国产午夜亚洲精品午夜鲁丝片| 在线视频国产一区| 国产高清一区日本| 亚洲电影中文字幕在线观看| 久久久亚洲精华液精华液精华液 | 亚洲sss视频在线视频| 欧美精品一区二区三区在线播放 | jlzzjlzz欧美大全| 免费人成在线不卡| 亚洲人午夜精品天堂一二香蕉| 日韩三级在线观看| 色婷婷精品大在线视频| 国产成人亚洲综合色影视| 日韩不卡一区二区| 有坂深雪av一区二区精品| 久久亚洲欧美国产精品乐播 | youjizz国产精品| 久久99精品久久久久婷婷| 亚洲成人午夜电影| 亚洲天堂av老司机| 国产欧美精品一区| 26uuu国产在线精品一区二区| 欧美日韩国产中文| 色综合一区二区| jlzzjlzz亚洲女人18| 国产精品一区二区果冻传媒| 久久精品二区亚洲w码| 亚洲成av人片www| 亚洲午夜一区二区| 亚洲黄色免费电影| 一区二区三区四区高清精品免费观看| 日本一区二区在线不卡| 久久精品在线观看| 久久久久综合网| 久久综合色婷婷| www激情久久| 欧美videossexotv100| 日韩欧美的一区| 精品久久久久久久一区二区蜜臀| 91麻豆精品久久久久蜜臀| 欧美日韩大陆在线| 91精品国产91久久久久久一区二区| 欧美午夜精品一区| 欧美日韩精品三区| 欧美日韩午夜精品| 欧美一级国产精品| 精品久久久久久无| 国产日韩欧美高清| 国产精品美女视频| 有坂深雪av一区二区精品| 亚洲国产cao| 六月丁香婷婷色狠狠久久| 国产在线国偷精品免费看| 国产乱子轮精品视频| 国产99一区视频免费| www.亚洲色图| 欧美视频中文字幕| 欧美精品国产精品| 欧美成人在线直播| 国产精品天天看| 一区二区三区四区不卡在线| 偷窥国产亚洲免费视频| 免费成人美女在线观看| 国产一区欧美二区| 色婷婷亚洲一区二区三区| 欧美日韩国产综合一区二区三区 | 亚洲一区av在线| 久久精品国产成人一区二区三区| 国产成人精品综合在线观看| 91搞黄在线观看| 精品国产一二三| 亚洲精品视频一区二区| 首页亚洲欧美制服丝腿| 国产高清不卡二三区| 欧美亚洲国产bt| 久久综合av免费| 亚洲一区日韩精品中文字幕| 国内外精品视频| 欧洲一区在线观看| 国产亚洲精品福利| 亚洲午夜成aⅴ人片| 精品夜夜嗨av一区二区三区| 91久久精品一区二区三区| 欧美成人午夜电影| 亚洲精品中文在线观看| 麻豆精品精品国产自在97香蕉 | 亚洲码国产岛国毛片在线| 免费av成人在线| 日本久久精品电影| 精品国产乱子伦一区| 亚洲一区二区偷拍精品| 国产99久久久精品| 日韩一二三区不卡| 一区二区三区成人| 成人免费高清视频在线观看| 欧美一级专区免费大片| 亚洲视频网在线直播| 国产精品综合视频| 欧美精品少妇一区二区三区| 国产精品对白交换视频| 国产一区二区伦理| 欧美一区二区三区影视| 亚洲精品成人在线| www.视频一区| 久久久久久久免费视频了| 肉色丝袜一区二区| 欧美日韩亚洲国产综合| 亚洲图片你懂的| 成人一区二区视频| 国产亚洲综合在线| 激情综合网av| 日韩免费成人网| 麻豆国产精品视频| 91麻豆精品国产91久久久更新时间 | 这里只有精品电影| 一区二区三区自拍| 97精品超碰一区二区三区| 国产精品美女视频| av电影天堂一区二区在线观看| 久久只精品国产| 久久99蜜桃精品| 精品国产露脸精彩对白| 亚洲一二三四在线| 欧美视频一区在线| 日韩专区欧美专区|