亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TI公司的DSPTMS320F2812初學(xué)者入門應(yīng)用程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91.com在线观看| 欧美日韩一级二级| 久久久91精品国产一区二区精品 | 国产一区二区不卡老阿姨| 宅男噜噜噜66一区二区66| 五月婷婷激情综合网| 色婷婷久久综合| 亚洲欧美成人一区二区三区| 99国产精品久久| 亚洲欧洲中文日韩久久av乱码| 91在线看国产| 亚洲欧美一区二区不卡| 91视频91自| 亚洲激情中文1区| 在线观看国产91| 夜夜嗨av一区二区三区中文字幕| 91成人免费在线视频| 激情综合色播五月| 久久亚洲精品国产精品紫薇| 国产主播一区二区三区| www日韩大片| 国产91富婆露脸刺激对白| 国产性天天综合网| 成人激情免费视频| 亚洲精品福利视频网站| 欧美日韩一区中文字幕| 日本不卡一区二区三区 | 91精品国产入口在线| 日本在线观看不卡视频| 精品少妇一区二区三区视频免付费| 老司机一区二区| 国产三级精品在线| 91亚洲精品乱码久久久久久蜜桃| 樱桃视频在线观看一区| 欧美日本不卡视频| 蜜臀av一级做a爰片久久| 久久这里只有精品6| 波多野结衣亚洲一区| 一区二区三区在线播| 91精品国产色综合久久ai换脸 | 国产一区二区三区免费看| 国产日韩欧美高清在线| 91网页版在线| 日本视频在线一区| 国产女同互慰高潮91漫画| 一本色道久久综合狠狠躁的推荐| 五月天亚洲精品| 久久久久久97三级| 91亚洲男人天堂| 日本不卡的三区四区五区| 国产午夜精品一区二区| 在线免费不卡电影| 久久精品国内一区二区三区| 国产午夜亚洲精品午夜鲁丝片| 91麻豆国产精品久久| 日本亚洲三级在线| 中文字幕在线不卡一区| 538在线一区二区精品国产| 国产精品亚洲一区二区三区在线| 亚洲免费观看高清完整版在线观看| 欧美日韩精品一区二区三区| 国精产品一区一区三区mba视频| 中文字幕亚洲精品在线观看| 5566中文字幕一区二区电影| 成人黄色电影在线| 偷偷要91色婷婷| 国产亚洲美州欧州综合国| 欧洲生活片亚洲生活在线观看| 久久91精品久久久久久秒播| 亚洲人成精品久久久久| 欧美不卡一区二区三区四区| 日本精品免费观看高清观看| 韩国女主播成人在线观看| 伊人开心综合网| 久久久久久久国产精品影院| 欧美色综合网站| 高清国产一区二区三区| 天堂一区二区在线| 亚洲欧洲日韩综合一区二区| 日韩欧美在线不卡| 91久久精品一区二区三| 国产自产高清不卡| 亚洲国产视频在线| 国产精品国产精品国产专区不蜜 | 91精品国产欧美一区二区成人| 成人午夜短视频| 日本午夜一本久久久综合| 亚洲欧美电影一区二区| 国产亚洲欧美日韩俺去了| 欧美日韩在线免费视频| 成人黄色在线视频| 国产一区二区视频在线播放| 亚洲国产成人porn| 国产精品久久久久影院老司| 久久综合九色综合欧美就去吻| 欧美午夜电影网| 9人人澡人人爽人人精品| 国产一区二区三区免费观看| 午夜精品一区二区三区三上悠亚 | 国产精品成人一区二区艾草| 精品国产免费一区二区三区香蕉| 欧美中文字幕亚洲一区二区va在线| 国产成a人无v码亚洲福利| 蜜桃久久久久久| 午夜精品福利一区二区蜜股av| 亚洲三级电影网站| 国产精品嫩草99a| 久久久久久免费网| 欧美va在线播放| 91精品国产乱| 欧美高清激情brazzers| 欧美羞羞免费网站| 色综合久久88色综合天天6 | 久久99久久精品| 五月激情综合网| 欧美人妇做爰xxxⅹ性高电影| 青青国产91久久久久久 | 亚洲免费观看在线观看| 欧美国产日韩a欧美在线观看| 精品国产乱码久久久久久闺蜜| 91精品国产色综合久久久蜜香臀| 欧美日韩夫妻久久| 欧美日韩久久久一区| 在线日韩av片| 欧美综合欧美视频| 欧美三级蜜桃2在线观看| 91久久精品午夜一区二区| 日本精品一级二级| 在线观看国产精品网站| 欧洲亚洲精品在线| 欧美视频一区二| 日韩午夜三级在线| 欧美日韩精品免费观看视频| 在线观看一区日韩| 欧美日韩另类一区| 欧美日本一区二区| 欧美精品久久久久久久多人混战 | 三级一区在线视频先锋| 一区二区三区精品视频| 一区二区三区在线视频播放| 亚洲免费大片在线观看| 一区二区视频在线| 亚洲一区欧美一区| 五月综合激情网| 久久精品久久99精品久久| 亚洲精品免费在线播放| 一区二区三区精品| 视频一区二区欧美| 久久黄色级2电影| 国产精品原创巨作av| 风间由美一区二区av101| 成人aa视频在线观看| 91麻豆精品在线观看| 欧美三级日韩三级国产三级| 日韩一区二区精品| 久久久久综合网| 国产精品高清亚洲| 亚洲在线成人精品| 免费亚洲电影在线| 国产一区999| 99久久婷婷国产综合精品| 欧美在线你懂得| 日韩欧美中文字幕公布| 95精品视频在线| 国产精品77777竹菊影视小说| 岛国一区二区三区| 色成年激情久久综合| 欧美丰满美乳xxx高潮www| 欧美成人精品3d动漫h| 国产欧美日本一区视频| 一区二区三区日韩欧美| 免费一级欧美片在线观看| 国产91高潮流白浆在线麻豆 | 久久久久久久av麻豆果冻| 国产精品超碰97尤物18| 日韩精品免费视频人成| 国产精品456露脸| 在线精品视频一区二区三四| 欧美成人性战久久| 中文字幕一区免费在线观看| 婷婷综合五月天| 亚洲精品成人a在线观看| 免费成人在线观看视频| 成熟亚洲日本毛茸茸凸凹| 欧美午夜寂寞影院| 国产亚洲成年网址在线观看| 亚洲激情综合网| 国产酒店精品激情| 精品视频一区二区三区免费| 久久亚洲综合色| 亚洲精品视频免费观看| 九色综合狠狠综合久久| 91影院在线免费观看| 日韩欧美你懂的| 1000部国产精品成人观看| 青青青爽久久午夜综合久久午夜| 99精品国产一区二区三区不卡| 欧美一区二区三区喷汁尤物| 中文字幕色av一区二区三区| 男女视频一区二区|