亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕一区二区三区色视频| 久久久电影一区二区三区| aaa亚洲精品| 色先锋aa成人| 欧美精品丝袜久久久中文字幕| 69堂精品视频| 久久综合色婷婷| 久久久久国产精品麻豆| 国产精品日产欧美久久久久| 亚洲男同1069视频| 日日摸夜夜添夜夜添精品视频 | 午夜视黄欧洲亚洲| 欧美aaa在线| 国产成人综合亚洲91猫咪| 色综合天天天天做夜夜夜夜做| 91精品国产综合久久小美女| 欧美tickle裸体挠脚心vk| 亚洲乱码中文字幕| 国产乱码精品一区二区三区五月婷| 99riav久久精品riav| 久久精品一区二区三区不卡| 亚洲女人****多毛耸耸8| 国产一区二区视频在线播放| 欧美日韩视频一区二区| 日本一区二区电影| 国产成人午夜99999| 日本精品裸体写真集在线观看| 91精品国产综合久久精品| 亚洲欧美福利一区二区| 不卡的av电影| 国产精品国产精品国产专区不蜜| 国产麻豆9l精品三级站| 精品国产伦一区二区三区观看体验 | 中文字幕一区在线观看视频| 久久66热偷产精品| 亚洲精品在线观| 国产资源在线一区| 久久久精品免费网站| 国产一区二区三区最好精华液| 99久久久国产精品| 91精品国产综合久久久久久漫画 | 日本不卡在线视频| 91精品免费在线| 秋霞国产午夜精品免费视频| 欧美日本视频在线| 麻豆91免费看| 久久久久久99久久久精品网站| 久草这里只有精品视频| 国产亚洲女人久久久久毛片| 国产精品一区二区久激情瑜伽| 国产欧美一区二区精品性色超碰| 国产精品99久久不卡二区| 国产精品久久久久三级| 在线观看一区二区精品视频| 亚洲精品自拍动漫在线| 欧美日韩免费不卡视频一区二区三区| 亚洲国产精品久久艾草纯爱| 91精品国产综合久久久蜜臀图片| 黄色小说综合网站| 最新国产成人在线观看| 欧美日韩国产高清一区| 国产福利视频一区二区三区| 亚洲第一av色| 中文字幕一区在线观看| 欧美变态tickle挠乳网站| 99久久精品国产麻豆演员表| 日韩制服丝袜先锋影音| 国产精品久久网站| 日韩精品中文字幕在线一区| 在线看不卡av| 成人伦理片在线| 久久99久久精品欧美| 玉足女爽爽91| 亚洲视频狠狠干| 中文字幕在线不卡一区| 国产日韩影视精品| 欧美成人一区二区三区片免费 | 精品一区二区在线视频| 天堂成人免费av电影一区| 亚洲色图视频免费播放| 国产精品热久久久久夜色精品三区 | 91精品国产综合久久久久久漫画| 91福利国产成人精品照片| 99久久99久久精品免费观看| 国产a精品视频| 成人av电影免费在线播放| 丁香另类激情小说| www.日韩精品| 色综合天天综合色综合av | 日韩精品乱码av一区二区| 天堂av在线一区| 人禽交欧美网站| 免费av成人在线| 丁香啪啪综合成人亚洲小说| 97se亚洲国产综合自在线不卡| 欧美在线999| 欧美va亚洲va在线观看蝴蝶网| www一区二区| 一区二区三区久久久| 奇米影视一区二区三区| 国产精品123| 在线观看视频一区| 精品嫩草影院久久| 国产精品高潮久久久久无| 亚洲成a天堂v人片| 成人性视频免费网站| 欧美自拍偷拍午夜视频| 国产欧美一区二区精品性色超碰| 亚洲人一二三区| 国产成人精品免费在线| 欧美日韩免费不卡视频一区二区三区| 日韩一级黄色片| 欧美美女视频在线观看| 亚洲成人免费观看| 亚洲国产成人91porn| av一区二区三区四区| 亚洲精品一区二区精华| 五月天激情小说综合| 色八戒一区二区三区| 国产精品久久久久久久久晋中| 日韩电影在线一区二区三区| 欧美久久久久久蜜桃| 亚洲欧美日韩国产手机在线| heyzo一本久久综合| 中文字幕欧美国产| 成人黄色电影在线| 18欧美乱大交hd1984| 一本一道波多野结衣一区二区| 中文字幕一区在线观看| 日本韩国精品在线| 亚洲成av人片| 6080yy午夜一二三区久久| 天天做天天摸天天爽国产一区| 日韩视频一区二区在线观看| 六月丁香综合在线视频| 国产清纯白嫩初高生在线观看91| 高清在线观看日韩| 亚洲精品水蜜桃| 91精品婷婷国产综合久久| 韩国在线一区二区| 亚洲精品视频一区二区| 欧美日韩精品系列| 国产激情一区二区三区桃花岛亚洲| 国产精品卡一卡二| 911国产精品| 99在线热播精品免费| 日韩精品成人一区二区三区| 久久精品一区二区| 欧美日韩另类一区| 成人免费观看男女羞羞视频| 亚洲成人综合在线| 中文字幕一区二区三区视频| 欧美一区二区在线播放| 91在线视频18| 精品一区二区三区在线播放 | 99久久夜色精品国产网站| 日韩中文字幕麻豆| 亚洲免费观看高清| 国产精品水嫩水嫩| 精品国产伦一区二区三区观看体验| 91久久一区二区| 国产一区二区不卡| 石原莉奈在线亚洲二区| 亚洲色图丝袜美腿| 欧美一卡在线观看| 欧美日本韩国一区二区三区视频| 99精品热视频| 色综合久久综合网欧美综合网| 成人国产精品视频| 成人污视频在线观看| 国产精品自拍网站| 国产精品2024| 成人免费va视频| 成人性生交大片免费看中文网站| 成人午夜激情片| 亚洲欧洲美洲综合色网| 一区二区三区蜜桃网| 国产欧美日韩亚州综合 | 爽爽淫人综合网网站| 日韩av电影一区| 韩国精品免费视频| 成人av资源网站| 色成年激情久久综合| 欧美一区二区三区婷婷月色| 久久亚洲免费视频| 亚洲欧洲成人精品av97| 午夜精品久久久久久久蜜桃app| 午夜精品aaa| 高清av一区二区| 欧美色爱综合网| 日本一区二区三区在线观看| 亚洲激情网站免费观看| 久久精品国产成人一区二区三区| 9色porny自拍视频一区二区| 欧美一区二区视频在线观看| 中文字幕一区av| 国产高清不卡二三区| 欧美精品欧美精品系列| 综合av第一页| 成人午夜激情片|