亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品福利在线导航| 欧美电影免费观看高清完整版在线观看 | 亚洲色图自拍偷拍美腿丝袜制服诱惑麻豆 | 成人理论电影网| 狠狠色丁香久久婷婷综合_中| 亚洲午夜国产一区99re久久| 国产精品久久久久久久第一福利 | 国产成人丝袜美腿| 婷婷开心久久网| 男人的天堂亚洲一区| 午夜电影久久久| 国产成人无遮挡在线视频| 色婷婷综合久色| 欧美日韩在线播放| 国产日韩欧美高清在线| 亚洲女人****多毛耸耸8| 国产日韩欧美一区二区三区综合| 欧美一二三四区在线| 中文字幕在线不卡一区| 午夜在线成人av| av亚洲精华国产精华精华| 欧美精品久久天天躁| 中文文精品字幕一区二区| 亚洲成人一区在线| 99久久久精品免费观看国产蜜| 欧美日韩精品电影| 亚洲男人的天堂av| 国产激情一区二区三区| 欧美肥大bbwbbw高潮| 玉足女爽爽91| 91色.com| 国产精品第13页| 国产91精品露脸国语对白| 日韩精品一区二区三区中文精品| 亚洲老妇xxxxxx| 91亚洲精品久久久蜜桃网站 | 99精品一区二区三区| 欧美sm美女调教| 国产精品久久久久婷婷| 韩国v欧美v日本v亚洲v| 久久综合色8888| 国产一区免费电影| 久久综合色鬼综合色| 欧美日韩亚洲综合一区| www.亚洲色图.com| 欧美一区二区三区思思人| 日本午夜一本久久久综合| 91精品国模一区二区三区| 久久精品国产网站| 麻豆国产欧美日韩综合精品二区 | 亚洲一线二线三线视频| 欧美亚洲免费在线一区| 亚洲成人av资源| 日韩午夜在线播放| 国产欧美一区视频| 91视频www| 国内精品自线一区二区三区视频| 久久久久久久免费视频了| 色综合色狠狠天天综合色| 天天综合色天天综合色h| 精品1区2区在线观看| 亚洲欧洲日韩在线| 欧美一级免费观看| 成人黄色a**站在线观看| 亚洲国产精品久久久久秋霞影院 | 99久久夜色精品国产网站| 欧美在线不卡一区| 国产一二三精品| 一区二区三区不卡视频在线观看| 精品国产伦一区二区三区免费| 成人91在线观看| 国产精品1区二区.| 青青草一区二区三区| 亚洲靠逼com| 99久久99久久久精品齐齐| 久久9热精品视频| 亚洲综合一区二区| 国产精品久久久久久久裸模| 精品sm在线观看| 黑人巨大精品欧美一区| 久久亚洲一级片| 欧美一区二区三区免费大片 | 国产亚洲精久久久久久| 欧美久久久久久久久久| 91网站最新地址| 国产91精品在线观看| 粉嫩绯色av一区二区在线观看| 精品国产免费久久| 久久久久久久久伊人| 欧美国产视频在线| 综合精品久久久| 亚洲综合清纯丝袜自拍| 成人精品高清在线| 亚洲色图19p| 一区二区三区在线看| 午夜欧美视频在线观看| 日韩不卡在线观看日韩不卡视频| 亚洲3atv精品一区二区三区| 午夜亚洲国产au精品一区二区| 日韩精品每日更新| 久久91精品久久久久久秒播| 国内久久婷婷综合| 欧洲视频一区二区| 国产精品一区久久久久| 三级欧美韩日大片在线看| 丝瓜av网站精品一区二区| 麻豆91在线播放| 麻豆91在线播放| 欧美专区亚洲专区| 精品成人一区二区三区| 国产精品久久夜| 欧美群妇大交群的观看方式 | 91精品婷婷国产综合久久性色| 日本大胆欧美人术艺术动态| 国产不卡视频一区| 欧美美女黄视频| 亚洲色图19p| 国产不卡在线视频| 日韩欧美不卡一区| 精品污污网站免费看| 国产精品免费久久| 黄色小说综合网站| 日韩欧美黄色影院| 亚洲国产精品久久久久秋霞影院 | 国产精品第五页| 国产人成一区二区三区影院| 视频一区二区三区入口| 欧美综合在线视频| 亚洲成a人在线观看| 欧美专区日韩专区| 亚洲一区二区三区美女| av资源站一区| 亚洲码国产岛国毛片在线| 91网站在线播放| 亚洲愉拍自拍另类高清精品| 欧美体内she精视频| 日韩精品成人一区二区三区| 欧美日韩精品三区| 麻豆久久久久久久| 久久精品免视看| 91在线视频官网| 无码av中文一区二区三区桃花岛| 欧美精品九九99久久| 国产揄拍国内精品对白| 亚洲人成网站色在线观看| 欧美午夜片在线观看| 日本中文字幕不卡| www国产精品av| 91在线播放网址| 秋霞av亚洲一区二区三| 日韩欧美一区二区在线视频| 久久精品72免费观看| 亚洲欧洲一区二区在线播放| 欧美精品v国产精品v日韩精品| 精品一区二区日韩| 亚洲制服欧美中文字幕中文字幕| 欧美精品一区二区三区在线| 91在线精品一区二区| 九色|91porny| 日韩制服丝袜av| 成人av免费观看| 麻豆视频观看网址久久| 日韩黄色小视频| 亚洲人成人一区二区在线观看| 麻豆成人免费电影| 午夜私人影院久久久久| 亚洲黄色小说网站| 亚洲一区二区在线视频| 亚洲欧美在线视频观看| 国产午夜精品一区二区三区嫩草| 日韩视频国产视频| 欧美丝袜自拍制服另类| 欧美天天综合网| 91麻豆精品国产91久久久久久久久| 91丨九色丨蝌蚪丨老版| 国产+成+人+亚洲欧洲自线| 国产精品一二三四五| 国产乱码精品1区2区3区| 国产亚洲精品超碰| 色综合久久久久久久久| 一本到不卡精品视频在线观看| 国产一区在线看| 99国产麻豆精品| 欧美少妇性性性| 精品国产伦一区二区三区观看体验| 日韩欧美亚洲国产另类| 国产日产亚洲精品系列| 日韩美女视频19| 免费三级欧美电影| 国产一区二区久久| 91一区二区在线| 精品久久人人做人人爱| **欧美大码日韩| 一区二区三区精品| 蜜桃视频在线一区| 色哟哟一区二区三区| 欧美一区二区日韩一区二区| 国产精品区一区二区三区| 亚洲成人中文在线| 懂色av中文一区二区三区|