亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
自拍偷拍欧美激情| 国产精品对白交换视频| 日本电影欧美片| 国产高清一区日本| 精品一区二区三区的国产在线播放| 亚洲人被黑人高潮完整版| 久久日韩精品一区二区五区| 欧美一区二区精品| 欧美一区二区在线免费播放| 欧美日韩免费观看一区二区三区| 欧美综合在线视频| 欧美视频一区二区三区四区| 欧美色图片你懂的| 欧美久久久影院| 51精品秘密在线观看| 欧美一级免费观看| 26uuu另类欧美亚洲曰本| 国产欧美一区二区三区鸳鸯浴| 久久久av毛片精品| 国产精品久久久久久久久动漫| 成人免费一区二区三区在线观看| 亚洲三级在线看| 亚洲成人av一区二区三区| 日韩精品免费视频人成| 国产一区啦啦啦在线观看| 国产99久久久国产精品| 色哟哟欧美精品| 在线播放欧美女士性生活| 精品精品国产高清a毛片牛牛| 久久你懂得1024| 亚洲精品欧美激情| 视频一区在线视频| 国产一区二区三区综合| 91久久精品一区二区三区| 91精品国产综合久久精品| 久久久噜噜噜久久中文字幕色伊伊| 中文字幕av一区二区三区免费看| 亚洲伊人色欲综合网| 久久99国内精品| 色综合天天做天天爱| 欧美大片顶级少妇| 国产精品福利影院| 日韩有码一区二区三区| 国产综合色视频| 97se亚洲国产综合自在线观| 波波电影院一区二区三区| 欧美日韩在线综合| 久久九九国产精品| 亚洲成人av免费| 粉嫩av一区二区三区在线播放| 91麻豆免费视频| 91精品国产综合久久国产大片| 国产亚洲精久久久久久| 一区二区三区高清不卡| 精品中文字幕一区二区小辣椒| 成人av电影免费在线播放| 欧美日韩国产影片| 日韩区在线观看| 国产日韩欧美精品电影三级在线| 国产亚洲欧美日韩日本| 天天综合网 天天综合色| 国产精品88av| 欧美人xxxx| 国产精品系列在线| 日日夜夜精品免费视频| 国产成人在线视频播放| 69成人精品免费视频| 中文欧美字幕免费| 奇米四色…亚洲| 色婷婷久久一区二区三区麻豆| 欧美成人猛片aaaaaaa| 夜夜夜精品看看| 久久精品国产久精国产| 色综合中文字幕国产| 日韩欧美一卡二卡| 亚洲一区二区三区四区在线免费观看 | 久久精品免费在线观看| 亚洲国产综合在线| 97久久精品人人做人人爽| 精品日韩欧美在线| 偷拍亚洲欧洲综合| 色88888久久久久久影院按摩| 国产亚洲欧洲一区高清在线观看| 天天操天天色综合| 欧美中文字幕一二三区视频| 国产精品久久久久久一区二区三区| 亚洲午夜久久久久| 成人高清免费观看| 日韩精品在线网站| 婷婷国产v国产偷v亚洲高清| 欧美制服丝袜第一页| 亚洲欧美综合在线精品| 成人av电影在线观看| 久久久精品综合| 激情六月婷婷综合| 欧美一区二区成人| 久久99这里只有精品| 日韩欧美黄色影院| 乱一区二区av| 日韩欧美综合在线| 一区二区三区在线免费| 日本在线不卡视频| 精品国产不卡一区二区三区| 国内不卡的二区三区中文字幕 | 中文字幕一区二区三区在线观看 | 秋霞午夜av一区二区三区| 欧美三级视频在线播放| 亚洲一区二区三区视频在线播放| 91老师国产黑色丝袜在线| 亚洲麻豆国产自偷在线| 欧美日韩极品在线观看一区| 日韩成人一区二区| 精品美女在线观看| 成人美女在线观看| 精品成人一区二区| 懂色av一区二区夜夜嗨| 亚洲激情图片小说视频| 欧美酷刑日本凌虐凌虐| 国内精品久久久久影院色| 日韩一区二区免费在线电影| 不卡av在线网| 亚洲成精国产精品女| 精品美女在线播放| 99久久免费视频.com| 亚洲国产一区二区在线播放| 91精品国产免费| 不卡电影一区二区三区| 亚洲韩国一区二区三区| 欧美v日韩v国产v| 成人18视频在线播放| 亚洲成人黄色影院| 国产亚洲欧美一级| 成人黄色综合网站| 日韩国产一二三区| 国产精品免费视频网站| 欧美精品一级二级三级| 懂色一区二区三区免费观看| 亚洲国产成人高清精品| 亚洲国产精品国自产拍av| 欧美日韩在线观看一区二区 | 欧美电影免费观看高清完整版在线观看| 国产一区二区三区免费观看| 亚洲国产另类av| 亚洲丝袜自拍清纯另类| 国产蜜臀av在线一区二区三区| 欧美三级日韩三级国产三级| 国产成人精品免费一区二区| 日韩电影在线观看网站| 日本一区二区三区高清不卡| 在线不卡中文字幕| 91色porny在线视频| 国产一区美女在线| 日韩av二区在线播放| 综合久久给合久久狠狠狠97色| 欧美成人精品3d动漫h| 欧美三级日本三级少妇99| 99国产精品久久久久| 高清不卡一二三区| 极品少妇xxxx偷拍精品少妇| 亚洲高清久久久| 中文字幕一区av| 国产精品欧美经典| 亚洲国产成人自拍| 欧美日韩成人一区| 色天使色偷偷av一区二区| jlzzjlzz亚洲日本少妇| 久久精品久久综合| 日韩精品一二区| 亚洲三级久久久| 亚洲婷婷在线视频| 国产精品污网站| 自拍偷在线精品自拍偷无码专区| 国产精品丝袜久久久久久app| 久久精品一区二区| 亚洲精品在线免费播放| 久久精品一区二区三区四区| 久久久国产精品麻豆| 国产日韩精品一区二区三区在线| 久久蜜桃av一区二区天堂| 精品对白一区国产伦| 久久综合色8888| 国产拍揄自揄精品视频麻豆| 欧美高清一级片在线观看| wwwwxxxxx欧美| 亚洲欧美一区二区三区孕妇| 亚洲精品成人a在线观看| 亚洲一区二区精品视频| 日韩经典一区二区| 国产成人日日夜夜| 岛国av在线一区| 欧美亚洲国产一区二区三区va| 91猫先生在线| 欧美日韩三级视频| 欧美一卡二卡在线| 国产欧美一区视频| 亚洲欧美日韩一区二区| 免费成人小视频| 国产不卡视频一区| 欧美日韩国产中文| 欧美大度的电影原声|