亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久九九影视网| 奇米在线7777在线精品| 精品国产青草久久久久福利| 欧洲色大大久久| 91色视频在线| 欧美亚州韩日在线看免费版国语版| 国产成人av电影在线观看| 精品一区二区三区蜜桃| 美女免费视频一区| 精品无码三级在线观看视频| 裸体健美xxxx欧美裸体表演| 理论电影国产精品| 国产精品亚洲一区二区三区妖精| 国产精品正在播放| 9久草视频在线视频精品| 97久久精品人人做人人爽50路 | 久久九九久精品国产免费直播| 精品捆绑美女sm三区| 精品乱人伦一区二区三区| 337p粉嫩大胆色噜噜噜噜亚洲| 久久久久久久久久久久久久久99| 亚洲国产精品激情在线观看| 亚洲男帅同性gay1069| 一区二区三区在线高清| 日韩精品91亚洲二区在线观看| 麻豆成人av在线| 不卡高清视频专区| 欧美日韩免费一区二区三区| 久久综合av免费| 亚洲免费在线看| 久久精品国产999大香线蕉| 盗摄精品av一区二区三区| 欧美午夜电影在线播放| 亚洲精品一区二区三区四区高清| 国产精品理论片| 日韩va亚洲va欧美va久久| 国产在线看一区| 在线精品视频免费观看| 日韩一级免费观看| 亚洲视频一区二区在线| 久久爱另类一区二区小说| 91啦中文在线观看| 精品久久国产字幕高潮| 一区二区三区小说| 成人一区二区三区| 日韩欧美中文字幕公布| 亚洲男人的天堂av| 国产精品99久久久久久宅男| 欧美肥妇bbw| 一区二区三区在线影院| 国产精品69毛片高清亚洲| 欧美日韩国产精选| 亚洲免费观看视频| 国产精品亚洲综合一区在线观看| 欧美日韩一区久久| 日韩美女视频19| 成人污视频在线观看| 欧美成人一区二区三区片免费| 亚洲精品免费一二三区| 懂色av中文字幕一区二区三区 | 欧美极品美女视频| 裸体健美xxxx欧美裸体表演| 欧美在线一二三| 亚洲天堂av一区| 懂色中文一区二区在线播放| 欧美成人一区二区| 日本在线不卡视频| 欧美日韩精品三区| 亚洲最快最全在线视频| 91亚洲精品一区二区乱码| 中文字幕电影一区| 丰满放荡岳乱妇91ww| 国产亚洲精品资源在线26u| 精品在线一区二区三区| 欧美大肚乱孕交hd孕妇| 免费成人美女在线观看| 91精品国产一区二区三区香蕉| 一区二区三区欧美亚洲| 日本道在线观看一区二区| 亚洲免费伊人电影| 91高清视频免费看| 亚洲一级片在线观看| 欧美视频完全免费看| 午夜激情一区二区| 欧美一区二区三区影视| 美女脱光内衣内裤视频久久影院| 日韩一区二区电影网| 精品一区二区日韩| 国产亚洲成av人在线观看导航| 国产成人精品一区二区三区四区| 精品久久久久久综合日本欧美| 激情欧美日韩一区二区| 国产午夜精品久久久久久免费视| 国产91对白在线观看九色| 日韩理论电影院| 欧美日韩免费一区二区三区视频| 日本最新不卡在线| 国产丝袜美腿一区二区三区| av中文字幕在线不卡| 亚洲国产精品久久久久婷婷884| 91.麻豆视频| 国产精品一区在线观看你懂的| 亚洲丝袜另类动漫二区| 欧美体内she精高潮| 看电影不卡的网站| 亚洲欧洲99久久| 日韩精品资源二区在线| 国产久卡久卡久卡久卡视频精品| 中文字幕一区二区三区乱码在线| 欧美日韩另类国产亚洲欧美一级| 久久不见久久见免费视频1| 国产精品久久久久久久久动漫 | 日本vs亚洲vs韩国一区三区二区| 精品国产乱码久久久久久图片| 国产99久久久精品| 亚洲国产美国国产综合一区二区| 日韩欧美不卡在线观看视频| k8久久久一区二区三区| 天堂午夜影视日韩欧美一区二区| 欧美韩国日本一区| 91精品国产aⅴ一区二区| 暴力调教一区二区三区| 日本欧美加勒比视频| 亚洲女同一区二区| 国产偷国产偷精品高清尤物| 欧美日韩精品一区二区三区四区 | 麻豆精品久久久| 亚洲精品亚洲人成人网| 久久综合精品国产一区二区三区 | 亚洲成人av福利| 国产精品免费久久| 欧美videos大乳护士334| 欧美综合一区二区| 成人午夜大片免费观看| 久久精品久久精品| 亚洲成人av一区二区三区| 亚洲视频每日更新| 国产精品妹子av| 国产日韩欧美制服另类| 精品国产免费一区二区三区香蕉 | 国产成人精品网址| 日韩精品一卡二卡三卡四卡无卡| 日韩毛片在线免费观看| 国产亚洲1区2区3区| 久久一夜天堂av一区二区三区| 91麻豆精品国产91久久久使用方法| 91麻豆精品在线观看| av电影在线观看完整版一区二区| 国产在线国偷精品免费看| 美女爽到高潮91| 日本成人在线看| 免费在线观看视频一区| 日韩不卡一区二区| 日韩黄色小视频| 日韩二区三区在线观看| 天堂午夜影视日韩欧美一区二区| 亚洲国产sm捆绑调教视频| 一区二区三区国产精华| 亚洲精品伦理在线| 亚洲一区二区偷拍精品| 亚洲国产一区二区三区青草影视| 一区二区三区日韩精品| 亚洲电影一级片| 麻豆91在线播放免费| 久久精品国产精品青草| 国产精品一区二区在线播放| 国产大陆精品国产| 99久久99久久久精品齐齐| 成人高清视频在线观看| 粉嫩久久99精品久久久久久夜| 9l国产精品久久久久麻豆| 麻豆中文一区二区| 九色|91porny| 不卡视频免费播放| 日本电影欧美片| 欧美一级国产精品| 国产日韩欧美a| 亚洲精品免费在线播放| 日本aⅴ免费视频一区二区三区| 狠狠色丁香久久婷婷综| 91在线播放网址| 日本乱码高清不卡字幕| 欧美一级黄色大片| 亚洲欧美日韩在线| 日韩黄色免费网站| 成人精品视频网站| 欧美精品aⅴ在线视频| 久久嫩草精品久久久精品| 亚洲美女淫视频| 久久精品国产精品亚洲综合| 99re亚洲国产精品| 欧美成人综合网站| 亚洲日本护士毛茸茸| 久久疯狂做爰流白浆xx| 99视频一区二区| 精品免费视频一区二区| 一个色综合网站| 成人激情小说网站| 欧美sm美女调教| 亚洲成人激情自拍|