亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
字號:

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩成人一级大片| 国产又黄又大久久| 91黄视频在线| 亚洲国产精品自拍| 国产欧美精品一区| 亚洲午夜精品一区二区三区他趣| 毛片av一区二区| 99久久er热在这里只有精品66| 亚洲国产综合视频在线观看| 久久成人18免费观看| 欧美日韩一区小说| 亚洲人吸女人奶水| 精品制服美女丁香| 91精品国产全国免费观看| 国产精品国产精品国产专区不片| 久久激五月天综合精品| 欧美专区亚洲专区| 亚洲色图一区二区三区| 久久国产精品色| 欧美精品在线一区二区三区| 亚洲欧美日韩在线不卡| 成人自拍视频在线观看| 国产亚洲自拍一区| 经典三级一区二区| 欧美男生操女生| 国产色婷婷亚洲99精品小说| 制服丝袜激情欧洲亚洲| 亚洲自拍另类综合| 色综合久久天天| 欧美激情中文不卡| 国产精品白丝jk黑袜喷水| 久久婷婷成人综合色| 麻豆成人在线观看| 2021国产精品久久精品| 国产一二三精品| 精品国产一区二区三区不卡 | 久久久久国产一区二区三区四区| 亚洲一区中文日韩| 波多野结衣精品在线| 国产精品网曝门| 成人高清在线视频| 日韩美女久久久| 在线观看三级视频欧美| 一区二区三区免费网站| 欧美色图在线观看| 天堂成人国产精品一区| 日韩亚洲欧美中文三级| 免费观看成人av| 久久综合给合久久狠狠狠97色69| 国产精品亚洲成人| www..com久久爱| 亚洲男人的天堂一区二区| 色噜噜狠狠色综合中国| 一区在线播放视频| 欧美绝品在线观看成人午夜影视| 日韩黄色免费电影| 2024国产精品| 不卡视频一二三四| 午夜日韩在线电影| 精品久久久久久久一区二区蜜臀| 美女久久久精品| 成人欧美一区二区三区在线播放| 93久久精品日日躁夜夜躁欧美| 亚洲高清在线精品| 国产v综合v亚洲欧| 亚洲精品中文在线影院| 777xxx欧美| 97精品国产露脸对白| 制服丝袜亚洲网站| 国产一区二区看久久| 日韩毛片精品高清免费| 欧美一区二区三区免费| 国产寡妇亲子伦一区二区| 精品国产污污免费网站入口| 国产精品综合二区| 亚洲精品菠萝久久久久久久| 91精品在线一区二区| 国产91精品精华液一区二区三区 | 色综合一个色综合亚洲| 亚洲成人动漫av| 中文字幕精品一区二区三区精品| 欧美在线三级电影| 国产精品自拍三区| 日韩 欧美一区二区三区| 欧美国产精品中文字幕| 91精品国产乱码| 91行情网站电视在线观看高清版| 狠狠久久亚洲欧美| 亚洲成人av一区| 亚洲视频一二三| 2022国产精品视频| 日韩一区二区在线观看视频| 色天天综合色天天久久| 国产一区二区三区蝌蚪| 日韩精品亚洲专区| 亚洲一区二区三区三| 国产精品久久久久9999吃药| 精品国产人成亚洲区| 日韩一区二区三区精品视频| 在线日韩国产精品| 91视频你懂的| 99麻豆久久久国产精品免费优播| 国产在线播放一区二区三区| 蜜臀久久99精品久久久画质超高清 | 亚洲在线观看免费视频| 国产欧美日韩在线视频| 精品国精品自拍自在线| 91精品在线一区二区| 欧美高清hd18日本| 97精品久久久午夜一区二区三区| 国产在线精品免费av| 久草热8精品视频在线观看| 日日夜夜精品视频免费| 色拍拍在线精品视频8848| av不卡一区二区三区| 高清在线成人网| 成人激情小说乱人伦| 成人午夜大片免费观看| 高清国产一区二区| 国产成人鲁色资源国产91色综 | 亚洲第一福利一区| 一区二区三区.www| 性做久久久久久久久| 五月天丁香久久| 国产精品69毛片高清亚洲| 国产一区视频网站| 激情综合网av| 国产精品一二三| av高清久久久| 97精品国产露脸对白| 欧美三级三级三级爽爽爽| 欧美日韩一级片在线观看| 亚洲成人手机在线| 亚洲人精品一区| 国产精品66部| 不卡的av网站| 91蝌蚪porny| 欧美日本视频在线| 欧美精品电影在线播放| 久久综合99re88久久爱| 国产日韩欧美a| 亚洲欧美另类久久久精品| 偷拍亚洲欧洲综合| 日韩在线一区二区三区| 麻豆成人91精品二区三区| 国产精品 日产精品 欧美精品| 99re热这里只有精品免费视频| 91免费观看国产| 欧美tickle裸体挠脚心vk| 国产夜色精品一区二区av| 国产精品久久久久久久久搜平片| 成人免费一区二区三区视频| 亚洲美女视频一区| 九九精品视频在线看| 不卡一区二区在线| 欧美一区午夜精品| 久久精品视频网| 综合电影一区二区三区| 视频一区中文字幕| 国产精品一区二区久久精品爱涩| 91免费观看国产| 精品久久久久久久一区二区蜜臀| 国产精品久久综合| 日韩1区2区3区| 在线精品国精品国产尤物884a| 亚洲精品一区二区三区香蕉| 一区二区三区精品视频| 东方aⅴ免费观看久久av| 欧美亚洲国产bt| 国产日产欧美一区二区三区| 亚洲乱码国产乱码精品精的特点| 国内久久精品视频| 欧美三级一区二区| 亚洲色图一区二区| 成人综合在线视频| 亚洲精品一区二区在线观看| 亚洲午夜在线视频| 99久久久精品| 国产日韩高清在线| 国产麻豆精品theporn| 欧美日韩美少妇| 亚洲网友自拍偷拍| 大胆欧美人体老妇| 国产免费成人在线视频| 免费日本视频一区| 欧美色倩网站大全免费| 亚洲精品欧美激情| 成年人午夜久久久| 中文久久乱码一区二区| 国产一区二区成人久久免费影院| 欧美精品色综合| 午夜精品久久久久久久蜜桃app| 99re8在线精品视频免费播放| 国产欧美日韩麻豆91| 国产大陆亚洲精品国产| 久久网这里都是精品| 国产精品一二三四| 久久伊人中文字幕| 国产成人在线视频播放| 国产aⅴ精品一区二区三区色成熟|