亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
韩国女主播成人在线观看| 在线观看日韩高清av| 一区二区三区电影在线播| 欧美激情综合五月色丁香| 日韩精品一区二区三区swag| 69堂成人精品免费视频| 欧美色图一区二区三区| 欧美日本在线观看| 欧美优质美女网站| 欧美乱妇15p| 精品国产免费一区二区三区香蕉 | 欧美丝袜丝交足nylons图片| 欧美剧在线免费观看网站| 678五月天丁香亚洲综合网| 欧美xxxxx裸体时装秀| 国产日韩欧美a| 亚洲丝袜美腿综合| 日韩专区在线视频| 国产精品一级片在线观看| 色综合天天综合狠狠| 欧美一级免费大片| 亚洲男人电影天堂| 日本美女一区二区| 972aa.com艺术欧美| 欧美日韩国产乱码电影| 国产精品久久久久精k8| 蜜桃视频免费观看一区| 色拍拍在线精品视频8848| 精品播放一区二区| 亚洲成人午夜电影| 色诱亚洲精品久久久久久| 精品va天堂亚洲国产| 亚洲综合一二区| 91网站最新地址| 亚洲国产精品高清| 国产主播一区二区三区| 91精品国产全国免费观看| 一区二区不卡在线播放| 成人美女视频在线观看| 国产亚洲一区字幕| 国产一区二区三区在线观看免费视频| 日本久久精品电影| 一区二区三区中文字幕在线观看| 风间由美性色一区二区三区| 久久影院午夜片一区| 国产精品一区二区不卡| 国产三级一区二区| 国产成人在线视频网站| 国产欧美视频一区二区| 成人免费不卡视频| 一区二区三区中文字幕电影 | 欧美成人精品二区三区99精品| 亚洲18女电影在线观看| 欧美精品v国产精品v日韩精品| 日本少妇一区二区| 国产亚洲一区二区三区四区| 国产精品白丝av| 亚洲欧美色图小说| 欧美顶级少妇做爰| 狠狠色综合色综合网络| 亚洲婷婷综合色高清在线| 欧美影视一区二区三区| 国产精品自在在线| 亚洲一区二区免费视频| 久久夜色精品一区| 91美女在线视频| 国产精品一区免费在线观看| 国产精品电影院| 日韩一区二区电影网| 国产mv日韩mv欧美| 亚洲一区二区三区在线看| 精品粉嫩超白一线天av| 欧洲精品在线观看| www.欧美亚洲| 国产二区国产一区在线观看| 美女视频黄免费的久久| 国内精品久久久久影院一蜜桃| 欧美日韩一区二区欧美激情 | 91成人国产精品| 国产精品综合二区| 免费观看一级特黄欧美大片| 中文字幕日韩欧美一区二区三区| 日韩欧美国产午夜精品| 色欧美日韩亚洲| 欧美在线免费视屏| 91免费版在线| 91国在线观看| 91视频91自| 在线观看一区二区精品视频| 91成人在线观看喷潮| 色菇凉天天综合网| 91成人网在线| 91精品国产麻豆| 亚洲精品在线网站| 久久久美女艺术照精彩视频福利播放| 日韩欧美不卡在线观看视频| 日韩视频一区二区| 亚洲国产经典视频| 国产婷婷色一区二区三区| 色一区在线观看| 欧洲一区在线电影| 欧美精三区欧美精三区| 欧美疯狂做受xxxx富婆| 精品日本一线二线三线不卡| 精品国产百合女同互慰| 久久久久久久久久久久久久久99| 亚洲国产精品二十页| 五月天亚洲精品| 国产成人8x视频一区二区| 在线影视一区二区三区| 91精品免费在线| 国产精品二三区| 极品少妇xxxx精品少妇| 91麻豆高清视频| 久久久青草青青国产亚洲免观| 亚洲一区二区精品久久av| 国内精品国产成人国产三级粉色| 色悠悠亚洲一区二区| 337p粉嫩大胆噜噜噜噜噜91av| 亚洲激情自拍视频| 成a人片亚洲日本久久| 日韩三级高清在线| 亚洲国产精品嫩草影院| 不卡一卡二卡三乱码免费网站| 欧美丰满少妇xxxbbb| 亚洲老妇xxxxxx| 成人黄色在线看| 国产人成亚洲第一网站在线播放| 免费在线视频一区| 日本电影欧美片| 亚洲免费观看高清完整版在线| 99视频精品在线| 亚洲日本免费电影| 色综合中文字幕| 亚洲观看高清完整版在线观看| 99精品热视频| 一区二区三区小说| 欧美精品v国产精品v日韩精品| 首页综合国产亚洲丝袜| 欧美一区二区视频在线观看| 三级影片在线观看欧美日韩一区二区| 欧美性猛交xxxx黑人交| 亚洲成人1区2区| 精品久久久久一区| 成人黄动漫网站免费app| 中文字幕亚洲在| 91精品欧美福利在线观看| 国产专区综合网| 亚洲国产精品自拍| 精品黑人一区二区三区久久| 国产精品系列在线播放| 亚洲五码中文字幕| 久久精品欧美日韩| 精品视频一区二区三区免费| 国产在线不卡一区| 亚洲视频免费在线| 日韩视频一区二区| 日本伦理一区二区| 国产成人在线观看| 午夜精品久久久久久久久久| 精品日韩一区二区三区| 日本乱人伦一区| 不卡的电视剧免费网站有什么| 日本三级亚洲精品| 亚洲久本草在线中文字幕| 久久久久综合网| 欧美理论片在线| gogogo免费视频观看亚洲一| 久久精品99久久久| 天天综合天天综合色| 伊人一区二区三区| 中文字幕中文字幕在线一区| 成人一区二区三区视频| 亚洲精品日产精品乱码不卡| 97精品电影院| 91香蕉视频mp4| 色综合色综合色综合色综合色综合 | 欧美日韩一区二区欧美激情| 91啪在线观看| 色婷婷av一区二区三区大白胸| 99久久婷婷国产| 一本大道综合伊人精品热热| heyzo一本久久综合| 色悠悠亚洲一区二区| 在线精品亚洲一区二区不卡| 日本精品视频一区二区三区| 91福利国产精品| 日韩欧美在线综合网| 26uuu精品一区二区三区四区在线| 精品精品国产高清a毛片牛牛| 久久精品视频在线免费观看| 中文字幕乱码一区二区免费| 最新国产の精品合集bt伙计| 亚洲午夜激情av| 国产成人午夜精品5599 | 国产精品视频线看| 一区二区三区毛片| 国产一区二区在线看| av中文字幕在线不卡| 欧美丰满嫩嫩电影|