亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人精品免费在线| 91精品国产91热久久久做人人| 欧美日韩国产首页| 久久精品视频免费| 亚洲成在人线在线播放| 成人免费av资源| 欧美一级午夜免费电影| 亚洲精品自拍动漫在线| 国内精品国产成人| 欧美军同video69gay| 亚洲精品中文在线| 99vv1com这只有精品| 久久久久国产精品厨房| 麻豆国产欧美一区二区三区| 欧美日韩第一区日日骚| 亚洲精品国久久99热| 国产馆精品极品| 欧美xfplay| 久久9热精品视频| 欧美日韩在线播放| 一区二区三区毛片| 色哟哟一区二区三区| 亚洲欧美综合另类在线卡通| 国产成人a级片| 久久综合网色—综合色88| 免费av网站大全久久| 欧美肥大bbwbbw高潮| 亚洲18色成人| 欧美日韩一级黄| 亚洲午夜在线观看视频在线| 色综合天天综合在线视频| 亚洲欧美在线视频| 色综合视频在线观看| 亚洲美女一区二区三区| 日本韩国一区二区| 亚洲第一精品在线| 91精品国产一区二区三区| 五月天婷婷综合| 日韩午夜激情视频| 国产一区二区在线看| 国产清纯白嫩初高生在线观看91 | 中文字幕av在线一区二区三区| 国产精品一级二级三级| 国产日韩综合av| av一二三不卡影片| 亚洲午夜电影在线观看| 91精品国产入口在线| 久草在线在线精品观看| 久久久青草青青国产亚洲免观| 成人激情图片网| 亚洲一级片在线观看| 欧美一区二区三区在线看| 国产在线一区二区| 中文字幕在线观看不卡| 欧美色图免费看| 激情综合色综合久久| 国产欧美在线观看一区| 日本韩国欧美国产| 蜜臂av日日欢夜夜爽一区| 国产无人区一区二区三区| 色嗨嗨av一区二区三区| 蜜乳av一区二区三区| 国产精品美女久久福利网站| 在线免费观看视频一区| 久久99精品久久久久久久久久久久| 国产日韩欧美在线一区| 91成人网在线| 国产风韵犹存在线视精品| 亚洲午夜视频在线| 久久综合九色综合欧美亚洲| 色综合久久中文综合久久97| 久久精品二区亚洲w码| 亚洲啪啪综合av一区二区三区| 日韩亚洲欧美综合| 99久久婷婷国产综合精品电影| 日日骚欧美日韩| 亚洲欧洲成人精品av97| 精品噜噜噜噜久久久久久久久试看 | www.欧美.com| 久热成人在线视频| 亚洲图片欧美一区| 国产欧美精品一区二区三区四区 | 欧美激情一区三区| 91精品国产综合久久香蕉麻豆| 国产成人啪免费观看软件| 午夜精彩视频在线观看不卡| 亚洲国产精品成人综合| 精品国产乱码久久久久久久| 欧美日韩一区小说| 91视频观看免费| 国产成人av资源| 国产在线精品一区二区夜色| 亚洲成人777| 一区二区三区欧美视频| 国产精品欧美综合在线| 国产视频一区二区在线观看| 日韩欧美一级在线播放| 欧美人体做爰大胆视频| 欧美亚洲一区三区| 99这里只有精品| bt欧美亚洲午夜电影天堂| 国产福利精品一区| 国产一区二区视频在线播放| 激情综合色综合久久综合| 美腿丝袜亚洲综合| 蜜臂av日日欢夜夜爽一区| 日韩av在线发布| 婷婷开心久久网| 日韩精品亚洲专区| 欧美aa在线视频| 蜜臀av性久久久久蜜臀av麻豆| 日韩中文字幕一区二区三区| 亚洲超碰精品一区二区| 天堂一区二区在线| 日本中文字幕一区二区视频| 秋霞午夜av一区二区三区| 麻豆精品精品国产自在97香蕉| 久久精品国产精品亚洲精品| 经典三级一区二区| 国产一区二区0| 国产69精品久久久久毛片| 国产风韵犹存在线视精品| 粗大黑人巨茎大战欧美成人| 91在线观看美女| 色94色欧美sute亚洲线路一ni| 欧美在线免费播放| 日韩一区二区电影在线| 久久婷婷成人综合色| 国产精品女主播av| 亚洲在线一区二区三区| 日韩电影网1区2区| 国产精品综合二区| 色综合久久综合网欧美综合网| 在线视频亚洲一区| 日韩精品一区在线观看| 欧美国产日韩亚洲一区| 亚洲精品国产一区二区精华液| 偷偷要91色婷婷| 国产精品456| 一本色道**综合亚洲精品蜜桃冫| 欧美中文字幕一二三区视频| 91精品国产综合久久精品| 国产欧美一区二区在线观看| 亚洲欧美日本韩国| 另类调教123区| 不卡视频一二三四| 欧美日韩电影一区| 中文字幕va一区二区三区| 亚洲v精品v日韩v欧美v专区| 韩国毛片一区二区三区| 色噜噜狠狠一区二区三区果冻| 欧美一级二级三级蜜桃| 亚洲欧洲日韩在线| 蜜桃视频在线一区| 91网站在线播放| 精品福利av导航| 亚洲超碰97人人做人人爱| 国产成人aaa| 欧美一激情一区二区三区| 亚洲精选视频在线| 国产高清不卡一区二区| 欧美日韩一区国产| 国产目拍亚洲精品99久久精品| 午夜影院在线观看欧美| eeuss鲁片一区二区三区在线看| 欧美一区二区三区系列电影| 亚洲欧美韩国综合色| 国产精品18久久久久久vr| 欧美人成免费网站| 亚洲欧美另类图片小说| 国产成人精品免费网站| 日韩欧美一级二级三级久久久| 亚洲天堂免费在线观看视频| 国产一区二区视频在线| 欧美一区二区高清| 亚洲自拍另类综合| 色综合久久88色综合天天6| 久久精品人人做人人综合| 精品在线观看视频| 欧美一区二区视频网站| 亚洲一二三级电影| 99精品视频一区二区| 国产精品无圣光一区二区| 九色综合国产一区二区三区| 欧美老人xxxx18| 亚洲成人三级小说| 欧美视频在线一区| 一区二区三区日韩精品视频| 成人高清免费观看| 国产精品网站一区| 成人激情免费视频| 中文字幕中文乱码欧美一区二区| 国产成人精品1024| 国产蜜臀97一区二区三区| 懂色av一区二区在线播放| 久久精品亚洲一区二区三区浴池| 久久99久久久久久久久久久| 欧美变态tickle挠乳网站| 老司机午夜精品| 亚洲精品在线网站|