亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI公司的DSPTMS320F2812初學者入門應用程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
4438x亚洲最大成人网| 欧美日韩日日夜夜| 91麻豆文化传媒在线观看| 国产九色sp调教91| 91官网在线免费观看| 欧美精品日日鲁夜夜添| 精品国产一二三区| 一区二区久久久| 国产一区二区三区免费看| 欧美三级电影网| 国产亚洲福利社区一区| 一区二区三区四区乱视频| 美国三级日本三级久久99| 91美女片黄在线观看91美女| 青青草视频一区| 国产成人精品免费在线| 国产午夜精品一区二区三区四区| 亚洲国产一二三| 亚洲视频 欧洲视频| 高清在线不卡av| 国产日韩欧美不卡| 岛国av在线一区| 亚洲色图欧洲色图| 欧美视频在线播放| 美女视频一区在线观看| 26uuu另类欧美亚洲曰本| 国产精品一区二区三区四区| 26uuu欧美| 色综合久久中文综合久久牛| 国产日韩v精品一区二区| 免费高清在线一区| 蜜臀久久99精品久久久久宅男| 91免费观看在线| 日韩精品在线一区| 亚洲靠逼com| 久久激情五月婷婷| 51精品秘密在线观看| 亚洲婷婷综合色高清在线| 欧美一区二区三区男人的天堂| 久久久久国产精品麻豆| 亚洲精品久久嫩草网站秘色| 日韩一区二区在线播放| 97精品久久久午夜一区二区三区 | 7777精品伊人久久久大香线蕉完整版 | 亚洲久草在线视频| 久久免费精品国产久精品久久久久| 波多野结衣中文字幕一区| 美女诱惑一区二区| 一区二区成人在线视频| 国产三级精品三级| 日韩欧美在线不卡| 欧美精品777| 91蜜桃视频在线| 国产91精品一区二区麻豆网站| 日韩电影免费在线观看网站| 一二三四社区欧美黄| 国产色产综合产在线视频| 欧美一区国产二区| 欧美日韩一区二区三区免费看| 99久久伊人精品| 成人午夜电影网站| 黄色日韩网站视频| 久久国产视频网| 七七婷婷婷婷精品国产| 午夜欧美2019年伦理| 亚洲精品欧美激情| 亚洲品质自拍视频网站| 国产精品不卡在线观看| 国产欧美综合在线| 中文字幕二三区不卡| 精品盗摄一区二区三区| 欧美成人精品二区三区99精品| 91麻豆精品国产综合久久久久久| 欧美性大战久久久久久久| 日本韩国一区二区| 欧美在线一区二区| 国产日产精品1区| 在线观看国产日韩| 欧美亚洲综合在线| 欧美中文字幕一二三区视频| 色综合久久久久久久久| 91亚洲资源网| 91麻豆免费视频| 91在线高清观看| 91免费小视频| 欧美无砖砖区免费| 欧美日韩视频在线第一区| 在线播放欧美女士性生活| 91精品国产全国免费观看| 欧美一级二级三级乱码| 久久色中文字幕| 国产嫩草影院久久久久| 国产精品久久久久久久久搜平片 | 国产精品久久久久精k8| 日韩理论在线观看| 亚洲国产欧美在线人成| 亚洲视频一二三区| 国产精品无遮挡| 欧美性色综合网| 一区二区三区美女| 欧美亚洲一区三区| 欧美成人艳星乳罩| 日韩欧美在线123| 国产日韩亚洲欧美综合| 欧美做爰猛烈大尺度电影无法无天| 懂色av中文一区二区三区| 91影院在线免费观看| 在线观看成人免费视频| 91麻豆swag| 国产麻豆成人精品| 视频一区二区三区入口| 久久精品72免费观看| 欧美日韩一卡二卡三卡| 精品国产不卡一区二区三区| 亚洲桃色在线一区| 成人午夜短视频| 99re视频精品| 久久毛片高清国产| 久久精品国产久精国产| www.在线欧美| 懂色av一区二区三区蜜臀| 粉嫩欧美一区二区三区高清影视| 91首页免费视频| 精品少妇一区二区三区日产乱码| 亚洲欧洲日韩在线| 日韩黄色在线观看| 91亚洲国产成人精品一区二区三| 91精品免费观看| 亚洲人成7777| 国产91在线观看| 日韩一本二本av| 亚洲妇女屁股眼交7| 国产尤物一区二区| 欧美一区二区三级| 亚洲人123区| 国产91综合一区在线观看| 欧美一区二区精美| 亚洲第一在线综合网站| voyeur盗摄精品| 欧美精品一区二区三区久久久| 亚洲女女做受ⅹxx高潮| 懂色av一区二区三区免费观看| 日韩一区二区高清| 亚洲香蕉伊在人在线观| 97精品超碰一区二区三区| 久久亚洲免费视频| 玖玖九九国产精品| 欧美另类videos死尸| 一区二区三区在线观看动漫 | 欧美日韩电影在线| 亚洲图片另类小说| bt7086福利一区国产| 日本一区二区综合亚洲| 久久国产精品一区二区| 91精品国产入口在线| 亚洲成a人v欧美综合天堂下载| 97se亚洲国产综合在线| 国产欧美精品区一区二区三区| 久久国产三级精品| 精品蜜桃在线看| 精品在线亚洲视频| 日韩视频一区二区| 久久av老司机精品网站导航| 制服.丝袜.亚洲.另类.中文| 日韩专区中文字幕一区二区| 欧美视频一区在线| 一区二区国产视频| 欧美三级视频在线| 亚洲aⅴ怡春院| 欧美日本精品一区二区三区| 午夜久久久久久电影| 欧美日韩国产中文| 蜜臀国产一区二区三区在线播放| 91精品黄色片免费大全| 日本伊人精品一区二区三区观看方式| 欧美一卡二卡在线| 狠狠网亚洲精品| 久久先锋资源网| 懂色中文一区二区在线播放| 亚洲国产精品99久久久久久久久| 成人久久18免费网站麻豆 | 国产精品久久久久久妇女6080| 成人高清伦理免费影院在线观看| 国产精品卡一卡二卡三| 日本韩国欧美一区| 日韩制服丝袜先锋影音| 亚洲精品在线三区| 丁香婷婷深情五月亚洲| 亚洲色欲色欲www在线观看| 在线观看av一区| 老司机午夜精品99久久| 国产午夜精品理论片a级大结局| 丁香一区二区三区| 亚洲国产日韩精品| 精品国产免费一区二区三区四区 | 欧美日韩一区不卡| 国内精品免费在线观看| 亚洲视频免费观看| 日韩视频免费观看高清完整版 | 日韩高清不卡一区二区|