亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mem_interface_top_rd_data_0.txt

?? 該項對于設計DDSRAM有很大的幫助
?? TXT
?? 第 1 頁 / 共 2 頁
字號:
///////////////////////////////////////////////////////////////////////////////
// Copyright (c) 2005 Xilinx, Inc.
// This design is confidential and proprietary of Xilinx, All Rights Reserved.
///////////////////////////////////////////////////////////////////////////////
//   ____  ____
//  /   /\/   /
// /___/  \  /   Vendor             : Xilinx
// \   \   \/    Version            : $Name: mig_v1_7 $
//  \   \        Application        : MIG
//  /   /        Filename           : mem_interface_top_rd_data_0.v
// /___/   /\    Date Last Modified : $Date: 2007/02/15 12:06:16 $
// \   \  /  \   Date Created       : Mon May 2 2005
//  \___\/\___\
//
// Device      : Virtex-4
// Design Name : DDR SDRAM
// Description: The delay between the read data with respect to the command 
//              issued is calculted in terms of no. of clocks. This data is
//              then stored into the FIFOs and then read back and given as 
//              the ouput for comparison.
///////////////////////////////////////////////////////////////////////////////

`timescale 1ns / 1ps

`include "../rtl/mem_interface_top_parameters_0.v"

module mem_interface_top_rd_data_0
  (
   input                     CLK,
   input                     RESET,
   input                     ctrl_rden,
   input [`data_width-1:0]   READ_DATA_RISE,
   input [`data_width-1:0]   READ_DATA_FALL,
   output                    READ_DATA_VALID,
   output                    comp_done,
   output [`data_width-1:0]  READ_DATA_FIFO_RISE,
   output [`data_width-1:0]  READ_DATA_FIFO_FALL
   );


   reg [`ReadEnable-1:0]     rd_en_r1;
   reg [`ReadEnable-1:0]     rd_en_r2;
   reg [`ReadEnable-1:0]     rd_en_r3;
   reg [`ReadEnable-1:0]     rd_en_r4;
   reg [`ReadEnable-1:0]     rd_en_r5;
   reg [`ReadEnable-1:0]     rd_en_r6;
   reg [`ReadEnable-1:0]     rd_en_r7;
   reg                       comp_done_r;
   reg                       comp_done_r1;
   reg                       comp_done_r2;
   reg                       rst_r;
   reg [`data_strobe_width-1:0] rd_en_rise ;
   reg [`data_strobe_width-1:0] rd_en_fall ;
   reg                          fifo_rd_enable;
   reg                          fifo_rd_enable1;
   wire [`ReadEnable-1:0]       ctrl_rden1;
   wire [`ReadEnable-1:0]       first_rising_rden ;
   wire comp_done_0; 
wire comp_done_1; 
   wire [2:0] rise_clk_count0;
wire [2:0] fall_clk_count0;

wire [2:0] rise_clk_count1;
wire [2:0] fall_clk_count1;


   
  wire  read_data_valid0;
  

  wire  read_data_valid1;
  

  wire  read_data_valid2;
  

  wire  read_data_valid3;
  

  wire  read_data_valid4;
  

  wire  read_data_valid5;
  

  wire  read_data_valid6;
  

  wire  read_data_valid7;
  

   assign    ctrl_rden1 = { ctrl_rden , ctrl_rden };
   assign    READ_DATA_VALID = read_data_valid0;

   mem_interface_top_pattern_compare8 pattern_0
        ( .clk              (CLK),
          .rst              (RESET),
          .ctrl_rden        (ctrl_rden1[0]),
          .rd_data_rise     (READ_DATA_RISE[31 : 24]),
          .rd_data_fall     (READ_DATA_FALL[31 : 24]),
          .comp_done        (comp_done_0),
          .first_rising     (first_rising_rden[0]),
          .rise_clk_count   (rise_clk_count0),
          .fall_clk_count   (fall_clk_count0)
        );


mem_interface_top_pattern_compare8 pattern_1
        ( .clk              (CLK),
          .rst              (RESET),
          .ctrl_rden        (ctrl_rden1[1]),
          .rd_data_rise     (READ_DATA_RISE[63 : 56]),
          .rd_data_fall     (READ_DATA_FALL[63 : 56]),
          .comp_done        (comp_done_1),
          .first_rising     (first_rising_rden[1]),
          .rise_clk_count   (rise_clk_count1),
          .fall_clk_count   (fall_clk_count1)
        );



   always @( posedge CLK )
     rst_r <= RESET;

   always @(posedge CLK) begin
      if(rst_r)
        begin
           rd_en_r1 <= `ReadEnable'h0;
           rd_en_r2 <= `ReadEnable'h0;
           rd_en_r3 <= `ReadEnable'h0;
           rd_en_r4 <= `ReadEnable'h0;
           rd_en_r5 <= `ReadEnable'h0;
           rd_en_r6 <= `ReadEnable'h0;
           rd_en_r7 <= `ReadEnable'h0;
        end
      else
        begin
           rd_en_r1 <= ctrl_rden1;
           rd_en_r2 <= rd_en_r1;
           rd_en_r3 <= rd_en_r2;
           rd_en_r4 <= rd_en_r3;
           rd_en_r5 <= rd_en_r4;
           rd_en_r6 <= rd_en_r5;
           rd_en_r7 <= rd_en_r6;
        end
   end

   always @(posedge CLK) begin
      if(rst_r)
        begin
           comp_done_r  <= 1'b0;
           comp_done_r1 <= 1'b0;
           comp_done_r2 <= 1'b0;
        end
      else
        begin
           comp_done_r  <=  comp_done_0 && comp_done_1  ;
           comp_done_r1 <= comp_done_r;
           comp_done_r2 <= comp_done_r1;
        end
   end

   assign comp_done = (rst_r == 1'b1) ? 1'b0 :  comp_done_0 && comp_done_1  ;

   
always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[0] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[0] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[0] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[0] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[0] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[0] <= rd_en_r6[0];

    default :
        rd_en_rise[0] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[0] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[0] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[0] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[0] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[0] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[0] <= rd_en_r6[0];

    default :
        rd_en_fall[0] <= 1'b0;
  endcase
 end
end


always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[1] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[1] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[1] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[1] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[1] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[1] <= rd_en_r6[0];

    default :
        rd_en_rise[1] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[1] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[1] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[1] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[1] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[1] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[1] <= rd_en_r6[0];

    default :
        rd_en_fall[1] <= 1'b0;
  endcase
 end
end


always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[2] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[2] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[2] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[2] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[2] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[2] <= rd_en_r6[0];

    default :
        rd_en_rise[2] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[2] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[2] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[2] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[2] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[2] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[2] <= rd_en_r6[0];

    default :
        rd_en_fall[2] <= 1'b0;
  endcase
 end
end


always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[3] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[3] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[3] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[3] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[3] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[3] <= rd_en_r6[0];

    default :
        rd_en_rise[3] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[3] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[3] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[3] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[3] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[3] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[3] <= rd_en_r6[0];

    default :
        rd_en_fall[3] <= 1'b0;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲狠狠丁香婷婷综合久久久| 成人激情开心网| 91精品国产免费久久综合| 中文字幕av在线一区二区三区| 蜜臀久久99精品久久久久宅男| 91麻豆免费视频| 久久免费的精品国产v∧| 日本人妖一区二区| 日韩一区二区麻豆国产| 午夜激情一区二区| 91麻豆精品国产91| 精品免费视频.| 麻豆一区二区99久久久久| 欧美日韩aaaaaa| 奇米在线7777在线精品| 精品国产乱码久久久久久久久 | 国产精品综合av一区二区国产馆| 欧美精选在线播放| 久久精品国产一区二区| 精品美女在线播放| 国产高清在线精品| 亚洲另类中文字| 欧美男生操女生| 久久国产精品露脸对白| 日韩一级黄色大片| 国产乱码精品一品二品| 国产精品免费视频观看| 色网综合在线观看| 最新日韩av在线| 91色视频在线| 午夜精品久久久久久久蜜桃app| 欧美精品第1页| 国产激情视频一区二区在线观看 | 国产一区二区三区免费播放| 久久精品视频一区二区三区| 成人免费福利片| 中文字幕 久热精品 视频在线| 97精品视频在线观看自产线路二 | 精品国产网站在线观看| 国产激情91久久精品导航| 久久亚洲春色中文字幕久久久| 成人一道本在线| 亚洲欧美另类久久久精品| 欧美妇女性影城| 国产精品一区二区三区四区| 国产精品国产三级国产普通话99 | 亚洲女性喷水在线观看一区| 欧美日韩视频专区在线播放| 奇米精品一区二区三区在线观看一| 2020国产精品久久精品美国| 91女神在线视频| 久久精品久久综合| |精品福利一区二区三区| 在线不卡中文字幕播放| 粉嫩aⅴ一区二区三区四区| 一区免费观看视频| 欧美一三区三区四区免费在线看 | 蜜臀91精品一区二区三区| 久久久综合九色合综国产精品| 97久久精品人人爽人人爽蜜臀 | 欧美一区二区三区视频在线| 91麻豆蜜桃一区二区三区| 久久成人免费日本黄色| 亚洲精品老司机| 欧美一区二区日韩一区二区| 97se狠狠狠综合亚洲狠狠| 亚洲电影第三页| 国产精品视频麻豆| 精品精品欲导航| 欧美日韩国产免费| 91成人国产精品| 成人综合婷婷国产精品久久 | 91小视频在线免费看| 激情文学综合插| 日韩影视精彩在线| 亚洲精品ww久久久久久p站| 精品第一国产综合精品aⅴ| 欧美性感一类影片在线播放| 成人综合在线观看| 久久疯狂做爰流白浆xx| 亚洲乱码国产乱码精品精的特点 | 亚洲视频图片小说| 国产精品女主播在线观看| 精品伦理精品一区| 日韩一级高清毛片| 欧美色电影在线| 97se亚洲国产综合自在线| 国产成人自拍网| 国产一区二区电影| 日韩成人一区二区三区在线观看| 亚洲综合一区二区三区| 亚洲欧美日韩综合aⅴ视频| 国产精品视频一二| 国产精品成人免费| 久久婷婷成人综合色| 欧美午夜宅男影院| 99国产精品久久| 91原创在线视频| 91色在线porny| 91麻豆国产香蕉久久精品| 国产精品乡下勾搭老头1| 国产福利精品一区| 91日韩精品一区| 欧美浪妇xxxx高跟鞋交| 精品国产一区二区三区不卡| 国产欧美一区二区精品久导航 | 亚洲免费毛片网站| 日日骚欧美日韩| 国产精品一区在线观看你懂的| eeuss鲁片一区二区三区在线看| 色哟哟国产精品| 91精品国产品国语在线不卡| 久久久久综合网| 亚洲国产另类av| 国产一区三区三区| 精品一区二区久久久| 午夜精品福利一区二区三区av| 午夜久久久久久电影| 韩国成人在线视频| 成人激情黄色小说| 91.com视频| 国产精品久久久99| 欧美a级一区二区| 国产精品嫩草影院com| 久久嫩草精品久久久久| 亚洲日本va午夜在线电影| 捆绑变态av一区二区三区| 99视频超级精品| 日韩精品一区二区三区四区视频| 欧美国产1区2区| 日韩精品电影一区亚洲| 成人高清免费在线播放| 日韩欧美视频一区| 亚洲综合自拍偷拍| 成人一区二区在线观看| 日韩欧美一区电影| 亚洲已满18点击进入久久| 国产精品99久久久久久有的能看 | 亚洲激情第一区| 国产一区中文字幕| 9191成人精品久久| 亚洲精品你懂的| 国产99精品在线观看| 欧美成va人片在线观看| 亚洲成av人影院在线观看网| 99国产精品久久| 国产亚洲精久久久久久| 美脚の诱脚舐め脚责91| 欧美日韩视频在线观看一区二区三区 | 亚洲图片有声小说| 成人精品gif动图一区| 欧美xingq一区二区| 香蕉加勒比综合久久| 不卡一区二区三区四区| 国产亚洲1区2区3区| 玖玖九九国产精品| 欧美一级国产精品| 五月天激情综合| 欧美日韩午夜影院| 五月开心婷婷久久| 欧美日韩国产一区| 五月天激情小说综合| 欧洲一区在线观看| 亚洲电影第三页| 在线不卡的av| 日本视频中文字幕一区二区三区| 欧美福利电影网| 日韩电影在线观看电影| 日韩欧美一区中文| 九色综合国产一区二区三区| 欧美一区二区免费观在线| 麻豆成人在线观看| 精品久久一区二区| 国产成人午夜99999| 国产夜色精品一区二区av| 国产激情视频一区二区三区欧美 | 久久精品视频免费观看| 国产在线精品一区在线观看麻豆| 精品久久久久一区二区国产| 久久精品国产第一区二区三区| 精品国产乱码久久久久久牛牛| 狠狠色狠狠色合久久伊人| 精品国产百合女同互慰| 国产一区二区三区免费观看| 欧美激情在线看| 色偷偷88欧美精品久久久| 亚洲国产视频网站| 日韩午夜电影av| 国产精品一二一区| 1000部国产精品成人观看| 欧美亚洲一区三区| 免费成人在线网站| 国产亚洲人成网站| 色综合天天综合色综合av| 亚洲电影视频在线| 国产亚洲欧美激情| 91福利精品视频| 老司机精品视频一区二区三区| 国产精品欧美精品| 777a∨成人精品桃花网|