亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? DSP2812內部FLASH實時運行標準框架程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美吻胸吃奶大尺度电影 | 国产一区二区免费看| 综合在线观看色| 亚洲日本中文字幕区| 国产精品水嫩水嫩| 国产精品色一区二区三区| 国产精品免费av| 亚洲裸体xxx| 午夜av一区二区| 麻豆久久久久久久| 盗摄精品av一区二区三区| 国产成人精品影视| 91在线国内视频| 欧美视频中文字幕| 欧美一级免费观看| www国产成人| 国产精品国产三级国产aⅴ无密码| 欧美国产成人在线| 亚洲激情网站免费观看| 亚洲国产一区二区视频| 精品一区二区久久| 成人av电影在线观看| 91免费国产视频网站| 欧美精品在线视频| 欧美精品一区二区三区蜜臀| 国产清纯白嫩初高生在线观看91 | 亚洲国产欧美日韩另类综合 | 国产午夜精品久久| 尤物在线观看一区| 麻豆91在线看| 一本久道久久综合中文字幕| 欧美日本在线看| 中文字幕av免费专区久久| 亚洲欧美一区二区三区久本道91| 全国精品久久少妇| 成人av免费在线观看| 欧美一区中文字幕| 国产精品视频一二三区| 日日夜夜免费精品| 91色.com| 国产午夜亚洲精品午夜鲁丝片| 亚洲一区二区美女| 丁香婷婷综合色啪| 日韩欧美成人午夜| 午夜精品福利视频网站| 91亚洲精华国产精华精华液| 日韩三级在线观看| 五月婷婷欧美视频| 97aⅴ精品视频一二三区| 精品88久久久久88久久久| 亚洲高清免费观看 | 欧美无砖砖区免费| 中文字幕亚洲在| 国产一区二区三区日韩| 91麻豆精品国产自产在线观看一区 | 91在线观看污| 精品国产一区久久| 日韩福利视频导航| 欧美视频一区二区三区| 亚洲欧美日韩国产综合在线| 国产91综合网| 久久精品亚洲精品国产欧美kt∨| 日精品一区二区三区| 欧美私人免费视频| 一片黄亚洲嫩模| 一本一本大道香蕉久在线精品| 国产亚洲成av人在线观看导航| 日韩成人免费看| 欧美一区二区免费视频| 亚洲国产另类av| 欧美日韩精品系列| 亚洲成人激情av| 欧美三级韩国三级日本三斤| 亚洲午夜羞羞片| 欧美日韩在线不卡| 天天综合色天天综合| 欧美日韩一级视频| 日韩不卡一区二区| 欧美一级日韩不卡播放免费| 奇米在线7777在线精品| 精品免费视频一区二区| 国产精品一区二区久激情瑜伽| 久久亚洲私人国产精品va媚药| 国内成人自拍视频| 欧美激情在线看| 91论坛在线播放| 亚洲国产日韩一级| 日韩欧美国产一区在线观看| 国产一区二区三区美女| 欧美激情综合五月色丁香 | 亚洲大片一区二区三区| 9191成人精品久久| 精品一区二区三区欧美| 国产精品毛片高清在线完整版| 91社区在线播放| 丝袜诱惑制服诱惑色一区在线观看| 欧美一区二区成人| 国产成人自拍在线| 夜夜嗨av一区二区三区网页 | 日韩欧美国产三级| 国产精品一区二区久激情瑜伽| 国产精品视频一二| 7777精品伊人久久久大香线蕉完整版 | 香蕉久久一区二区不卡无毒影院| 欧美一区二区视频免费观看| 国产专区欧美精品| 亚洲精品乱码久久久久久久久 | 91黄色在线观看| 日韩经典中文字幕一区| 国产丝袜美腿一区二区三区| 色美美综合视频| 另类欧美日韩国产在线| 国产精品美女久久久久久| 欧美日韩一区三区四区| 国产黄人亚洲片| 亚洲午夜久久久| 国产精品卡一卡二卡三| 欧美精品在线观看播放| 成人高清视频在线观看| 日本视频一区二区| 最新日韩在线视频| 2023国产精品自拍| 欧美日韩国产一级二级| 波多野结衣中文字幕一区二区三区| 日韩中文欧美在线| 日韩一区在线看| 国产午夜亚洲精品不卡| 日韩一区二区三区在线视频| 91一区二区三区在线播放| 激情五月激情综合网| 亚洲国产人成综合网站| 中文字幕一区二区三区蜜月| 久久一日本道色综合| 制服丝袜中文字幕一区| 在线中文字幕一区二区| 99国产欧美久久久精品| 国精产品一区一区三区mba桃花| 午夜久久久久久久久| 亚洲私人黄色宅男| 国产欧美日韩另类视频免费观看 | 久久毛片高清国产| 欧美成人精品1314www| 欧美片在线播放| 欧美色精品在线视频| 一本久久a久久免费精品不卡| 不卡视频在线观看| 国产成人一区二区精品非洲| 国内精品伊人久久久久av影院| 日本大胆欧美人术艺术动态| 三级一区在线视频先锋| 午夜影视日本亚洲欧洲精品| 亚洲一二三区在线观看| 亚洲综合小说图片| 亚洲成人在线免费| 日韩在线一区二区| 日韩成人伦理电影在线观看| 日韩成人伦理电影在线观看| 蜜臀av一级做a爰片久久| 麻豆一区二区三| 国产一区二区在线视频| 大陆成人av片| 色综合久久久网| 欧美日韩中文字幕一区二区| 欧美一区二区精品在线| 精品国产sm最大网站免费看| 精品成a人在线观看| 欧美韩日一区二区三区四区| 欧美激情综合五月色丁香小说| 日本一区二区成人| 亚洲综合色视频| 日韩1区2区日韩1区2区| 国内精品久久久久影院薰衣草 | 国产黄色91视频| 97久久超碰国产精品| 欧美日韩在线精品一区二区三区激情| 欧美日韩国产综合一区二区| 91麻豆精品国产| 欧美激情在线一区二区| 亚洲黄网站在线观看| 久久99精品视频| 99久久免费精品高清特色大片| 在线观看日韩电影| 日韩精品中文字幕一区| 中文字幕第一区| 日日摸夜夜添夜夜添精品视频| 国产大片一区二区| 在线观看欧美精品| 欧美mv日韩mv国产网站| 亚洲精选在线视频| 免费在线观看视频一区| 91亚洲资源网| 久久影院午夜片一区| 一区二区三区在线免费观看| 极品尤物av久久免费看| 欧美亚洲国产一区二区三区| 国产午夜精品理论片a级大结局| 午夜私人影院久久久久| 波多野结衣中文一区| 日韩免费性生活视频播放| 亚洲欧美日韩国产另类专区|