亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? st79_map.h

?? st公司新出的一款8位單片機st79的lib庫
?? H
?? 第 1 頁 / 共 4 頁
字號:
/**
  ******************************************************************************
  * @file st79_map.h
  * @brief This file contains all HW registers definitions and memory mapping.
  * @author STMicroelectronics - MCD & APG Car Body Application Labs
  * @version V0.01
  * @date 04-JUL-2007  
  ******************************************************************************
  *
  * THE PRESENT SOFTWARE WHICH IS FOR GUIDANCE ONLY AIMS AT PROVIDING CUSTOMERS
  * WITH CODING INFORMATION REGARDING THEIR PRODUCTS IN ORDER FOR THEM TO SAVE
  * TIME. AS A RESULT, STMICROELECTRONICS SHALL NOT BE HELD LIABLE FOR ANY
  * DIRECT, INDIRECT OR CONSEQUENTIAL DAMAGES WITH RESPECT TO ANY CLAIMS ARISING
  * FROM THE CONTENT OF SUCH SOFTWARE AND/OR THE USE MADE BY CUSTOMERS OF THE
  * CODING INFORMATION CONTAINED HEREIN IN CONNECTION WITH THEIR PRODUCTS.
  *
  * <h2><center>&copy; COPYRIGHT 2007 STMicroelectronics</center></h2>
  * @image html logo.bmp
  ******************************************************************************
  */

/* Define to prevent recursive inclusion -------------------------------------*/
#ifndef __ST79_MAP_H
#define __ST79_MAP_H

/* Includes ------------------------------------------------------------------*/
#include "st79_conf.h"

/* Exported types ------------------------------------------------------------*/

/******************************************************************************/
/*                          IP registers structures                           */
/******************************************************************************/

/*----------------------------------------------------------------------------*/
/**
  * @brief Analog to Digital Converter (ADC)
  */
typedef volatile struct ADC_struct
{
  u8 CSR;  /*!< ADC control status register */
  u8 CFGR1; /*!< ADC configuration 1 */
  u8 CFGR2; /*!< ADC configuration 2 */
  u8 CFGR3; /*!< ADC configuration 3 */
  u8 DRH;   /*!< ADC Data high */
  u8 DRL;   /*!< ADC Data low */
  u8 STERL;  /*!< ADC Schmitt trigger enable MSB */
  u8 STERM;  /*!< ADC Schmitt trigger enable LSB */
}
ADC_TypeDef;

#define ADC_CFG1_ADCPRE_Set_Mask   ((u8)0x70) /* ADC register bit mask */
#define ADC_RESET_VALUE						((u8)0x00) /* Default register value*/ 
#define ADC_CSR_EOC								((u8)0x80) /* End of Conversion Empty Mask*/
#define ADC_CSR_ITEN							((u8)0x20) /* Interrupt Enable for EOC Mask*/
#define ADC_CSR_CLEARCHANNEl			((u8)0xF0) /* Interrupt Enable for EOC Mask*/
#define ADC_CFGR1_ADON						((u8)0x01) /* A/D Converter on/off Mask*/
#define ADC_CFGR1_CONT						((u8)0x02) /* A/D Converter on/off Mask*/
#define ADC_CFGR2_EXTSELMASK			((u8)0x70) /* A/D Converter on/off Mask*/


/*----------------------------------------------------------------------------*/
/**
  * @brief Auto Wake Up and Beep (AWUBEEP) peripheral registers.
  */
typedef volatile struct AWUBEEP_struct
{
  u8 CSR1; /*!< AWU Control status register 1 */
  u8 APR;  /*!< AWU Asynchronous prescalar buffer */
  u8 TBR;  /*!< AWU Time base Selection register */
  u8 CSR2; /*!< AWU Control status register 2 */
}
AWUBEEP_TypeDef;

/** @addtogroup AWUBEEP_Registers_Reset_Value
  * @{
  */
#define AWU_CSR1_RESET_VALUE ((u8)0x00)
#define AWU_APR_RESET_VALUE  ((u8)0x3F)
#define AWU_TBR_RESET_VALUE  ((u8)0x00)
#define AWU_CSR2_RESET_VALUE ((u8)0x1F)
/**
  * @}
  */

/** @addtogroup AWUBEEP_Registers_Bits_Definition
  * @{
  */
#define AWU_CSR1_AWUF    ((u8)0x20) /*!< Interrupt flag Mask */
#define AWU_CSR1_AWUEN   ((u8)0x10) /*!< Auto Wake-up enable Mask */
#define AWU_CSR1_MR      ((u8)0x02) /*!< Master Reset Mask */
#define AWU_CSR1_MSR     ((u8)0x01) /*!< Measurement enable Mask */

#define AWU_APR_APR      ((u8)0x3F) /*!< Asynchronous Prescaler divider Mask */

#define AWU_TBR_AWUTB    ((u8)0x0F) /*!< Timebase selection Mask */

#define AWU_CSR2_BEEPSEL ((u8)0xC0) /*!< Beeper frequency selection Mask */
#define AWU_CSR2_BEEPEN  ((u8)0x20) /*!< Beeper enable Mask */
#define AWU_CSR2_BEEPDIV ((u8)0x1F) /*!< Beeper Divider prescalar Mask */
/**
  * @}
  */

/*----------------------------------------------------------------------------*/
/**
  * @brief Clock Controller (CLK)
  */
typedef volatile struct CLK_struct
{
  u8 ICKR;        /*!< Internal Clocks Control Register */
  u8 ECKR;        /*!< External Clocks Control Register */
#ifdef HW_PLATFORM_TEST_CHIP
  u8 PLLR;     /*!< PLL CONTROL REGISTER*/
#else
  u8 NotUsed;     /*!< Protected*/
#endif
  u8 CMSR;        /*!< Clock Master Status Register */
  u8 SWR;         /*!< Clock Master Switch Register */
  u8 SWCR;        /*!< Switch Control Register */
  u8 CKDIVR;      /*!< Clock Divider Register */
  u8 PCKEN1R;     /*!< Peripheral Clock Gating Register 1 */
  u8 CSSR;        /*!< Clock Security System Register */
  u8 CCOR;        /*!< Configurable Clock Output Register */
#ifdef HW_PLATFORM_TEST_CHIP
  u8 HSESTBR;  /*!< HSE QUARTZ STABILIZATION REGISTER    */
#endif
  u8 PCKEN2R;     /*!< Peripheral Clock Gating Register 2 */
  u8 HSEDIVCANR;  /*!< HSE Division factor for CAN Register */ /* TBD not in datasheet */
  u8 HSITRIMR;    /*!< HSI Calibration Trimmer Register */ /* TBD not in datasheet */
#ifndef HW_PLATFORM_TEST_CHIP
	u8 SWIMCLKDIVR; /*!< Swim Clock Divider Register */ /* TBD not in datasheet */
#endif
}
CLK_TypeDef;

/** @addtogroup CLK_Registers_Reset_Value
  * @{
  */
#define CLK_ICKR_RESET_VALUE        ((u8)0x01)
#define CLK_ECKR_RESET_VALUE        ((u8)0x00)
#ifdef  HW_PLATFORM_TEST_CHIP
#define CLK_PLLR_RESET_VALUE        ((u8)0x08) /* TBD to be remove in final release */
#define CLK_HSESTBR_RESET_VALUE     ((u8)0x00) /* TBD to be remove in final release */
#endif
#define CLK_CMSR_RESET_VALUE        ((u8)0xE1)
#define CLK_SWR_RESET_VALUE         ((u8)0xE1)
#define CLK_SWCR_RESET_VALUE        ((u8)0x00)
#define CLK_CKDIVR_RESET_VALUE      ((u8)0x18)
#define CLK_PCKEN1R_RESET_VALUE     ((u8)0xFF)
#define CLK_PCKEN2R_RESET_VALUE     ((u8)0xFF)
#define CLK_CSSR_RESET_VALUE        ((u8)0x00)
#define CLK_CCOR_RESET_VALUE        ((u8)0x00)
#define CLK_HSEDIVCANR_RESET_VALUE  ((u8)0x00)
#define	CLK_HSITRIMR_RESET_VALUE    ((u8)0x10) /*!< HSI Trimming reset value. */
#define CLK_SWIMCLKDIVR_RESET_VALUE ((u8)0x00)
/**
  * @}
  */

/** @addtogroup CLK_Registers_Bits_Definition
  * @{
  */

#define CLK_ICKR_SHW    ((u8)0x20) /*!< Slow Wake-up from Active Halt/Halt modes */
#define CLK_ICKR_LSIRDY ((u8)0x10) /*!< Low speed internal oscillator ready */
#define CLK_ICKR_LSIEN  ((u8)0x08) /*!< Low speed internal RC oscillator enable */
#define CLK_ICKR_FHW    ((u8)0x04) /*!< Fast Wake-up from Active Halt/Halt mode */
#define CLK_ICKR_HSIRDY ((u8)0x02) /*!< High speed internal RC oscillator ready */
#define CLK_ICKR_HSIEN  ((u8)0x01) /*!< High speed internal RC oscillator enable */

#ifdef  HW_PLATFORM_TEST_CHIP /* TBD to be remove in final release */
#define CLK_ECKR_LSERDY ((u8)0x10)
#define CLK_ECKR_LSEEN  ((u8)0x08)
#define CLK_ECKR_HSECNF ((u8)0x04)
#endif
#define CLK_ECKR_HSERDY ((u8)0x02) /*!< High speed external crystal oscillator ready */
#define CLK_ECKR_HSEON  ((u8)0x01) /*!< High speed external crystal oscillator enable */

#ifdef  HW_PLATFORM_TEST_CHIP /* TBD to be remove in final release */
#define CLK_PLLR_SPREADCTL ((u8)0x20) /*!< PLL spread control */
#define CLK_PLLR_SSCGCTL   ((u8)0x10) /*!< PLL sscg control */
#define CLK_PLLR_BYPASS    ((u8)0x08) /*!< PLL bypass */
#define CLK_PLLR_PLLREF    ((u8)0x04) /*!< PLL reference frequency */
#define CLK_PLLR_PLLRDY    ((u8)0x02) /*!< PLL locked-state flag */
#define CLK_PLLR_PLLON     ((u8)0x01) /*!< PLL oscillator on/off control */
#endif

#define CLK_CMSR_CKM    ((u8)0xFF) /*!< Clock master status bits */

#define CLK_SWR_SWI     ((u8)0xFF) /*!< Clock master selection bits */

#define CLK_SWCR_SWIF   ((u8)0x08) /*!< Clock switch interrupt flag */
#define CLK_SWCR_IEN    ((u8)0x04) /*!< Clock switch interrupt enable */
#define CLK_SWCR_EN     ((u8)0x02) /*!< Switch start/stop */
#define CLK_SWCR_SWBSY  ((u8)0x01) /*!< Switch busy */

#define CLK_CKDIVR_HSIDIV ((u8)0x18) /*!< High speed internal clock prescaler */
#define CLK_CKDIVR_CPUDIV ((u8)0x07) /*!< CPU clock prescaler */

#define CLK_PCKEN1R_TIM1    ((u8)0x80) /*!< Timer 1 clock enable */ /* TBD verify if correct timer */
#define CLK_PCKEN1R_TIM3    ((u8)0x40) /*!< Timer 3 clock enable */
#define CLK_PCKEN1R_TIM2    ((u8)0x20) /*!< Timer 2 clock enable */
#define CLK_PCKEN1R_TIM4    ((u8)0x10) /*!< Timer 4 clock enable */ /* TBD verify if correct timer */
#define CLK_PCKEN1R_LINUART ((u8)0x08) /*!< LINUART clock enable */
#define CLK_PCKEN1R_USART   ((u8)0x04) /*!< USART clock enable */
#define CLK_PCKEN1R_SPI     ((u8)0x02) /*!< SPI clock enable */
#define CLK_PCKEN1R_I2C     ((u8)0x01) /*!< I2C clock enable */

#define CLK_PCKEN2R_CAN ((u8)0x80) /*!< CAN clock enable */
#define CLK_PCKEN2R_ADC ((u8)0x08) /*!< ADC clock enable */
#define CLK_PCKEN2R_AWU ((u8)0x04) /*!< AWU clock enable */

#define CLK_CSSR_CSSD   ((u8)0x08) /*!< Clock security system detection */
#define CLK_CSSR_CSSDIE ((u8)0x04) /*!< Clock security system detection interrupt enable */
#define CLK_CSSR_AUX    ((u8)0x02) /*!< Auxiliary oscillator connected to master clock */
#define CLK_CSSR_CSSEN  ((u8)0x01) /*!< Clock security system enable */

#define CLK_CCOR_CCOBSY ((u8)0x40) /*!< Configurable clock output busy */
#define CLK_CCOR_CCORDY ((u8)0x20) /*!< Configurable clock output ready */
#define CLK_CCOR_CCOSEL ((u8)0x1E) /*!< Configurable clock output selection */
#define CLK_CCOR_CCOEN  ((u8)0x01) /*!< Configurable clock output enable */

#define CLK_HSEDIVCANR_CAN ((u8)0x0F) /*!< High speed external clock divider for CAN clock */ /* TBD not in datasheet */

#define CLK_HSITRIMR_HSITRIM ((u8)0x07) /*!< High speed internal oscillator trimmer */ /* TBD not in datasheet */

#define CLK_SWIMCLKDIVR_NSWIMCK0 ((u8)0x01) /*!< SWIM Clock Dividing Factor */ /* TBD not in datasheet */

/**
  * @}
  */

/*----------------------------------------------------------------------------*/
/**
  * @brief High End Timer (HTIM)
  */
typedef volatile struct HTIM_struct
{
  u8 CR1; /*control register 1   */
  u8 CR2; /*control register 2   */
  u8 SMCR; /*Synchro mode control register */
  u8 ETR; /* external trigger register */
  u8 IER; /*interrupt enable register*/
  u8 SR1; /*status register 1   */
  u8 SR2; /*status register 2   */
  u8 EGR; /*event generation register */
  u8 CCMR1; /*CC mode register 1      */
  u8 CCMR2; /*CC mode register 2      */
  u8 CCMR3; /*CC mode register 3      */
#ifdef HW_PLATFORM_CUT10
  u8 CCMR4; /*CC mode register 3      */
#endif  
  u8 CCER1; /*CC enable register 1     */
  u8 CCER2; /*CC enable register 2     */
  u8 CNTRH; /*counter high       */
  u8 CNTRL; /*counter low       */
  u8 PSCRH; /*prescaler high    */
  u8 PSCRL; /*prescaler low    */
  u8 ARRH; /*auto-reload register high  */
  u8 ARRL; /*auto-reload register low    */
  u8 RCR; /* Repetition Counter register */
  u8 CCR1H; /*capture/compare register 1 high   */
  u8 CCR1L; /*capture/compare register 1 low     */
  u8 CCR2H; /*capture/compare register 2 high   */
  u8 CCR2L; /*capture/compare register 2 low     */
  u8 CCR3H; /*capture/compare register 3 high    */
  u8 CCR3L; /*capture/compare register 3 low      */
#ifdef HW_PLATFORM_CUT10
  u8 CCR4H; /*capture/compare register 3 high    */
  u8 CCR4L; /*capture/compare register 3 low      */
#endif
  u8 BKR; /* Break Register */
  u8 DTR; /* dead-time register */
  u8 OISR; /* Output idle register */
}
HTIM_TypeDef;

/** @addtogroup HTIM_Registers_Reset_Value
  * @{
  */
#define HTIM_CR1_RESET_VALUE ((u8)0x00)
#define HTIM_CR2_RESET_VALUE ((u8)0x00)
#define HTIM_SMCR_RESET_VALUE ((u8)0x00)
#define HTIM_ETR_RESET_VALUE ((u8)0x00)
#define HTIM_IER_RESET_VALUE ((u8)0x00)
#define HTIM_SR1_RESET_VALUE ((u8)0x00)
#define HTIM_SR2_RESET_VALUE ((u8)0x00)
#define HTIM_EGR_RESET_VALUE ((u8)0x00)
#define HTIM_CCMR1_RESET_VALUE ((u8)0x00)
#define HTIM_CCMR2_RESET_VALUE ((u8)0x00)
#define HTIM_CCMR3_RESET_VALUE ((u8)0x00)
#ifdef HW_PLATFORM_CUT10
#define HTIM_CCMR4_RESET_VALUE ((u8)0x00)
#endif
#define HTIM_CCER1_RESET_VALUE ((u8)0x00)
#define HTIM_CCER2_RESET_VALUE ((u8)0x00)
#define HTIM_CNTRH_RESET_VALUE ((u8)0x00)
#define HTIM_CNTRL_RESET_VALUE ((u8)0x00)
#define HTIM_PSCH_RESET_VALUE ((u8)0x00)
#define HTIM_PSCL_RESET_VALUE ((u8)0x00)
#define HTIM_ARRH_RESET_VALUE ((u8)0xFF)
#define HTIM_ARRL_RESET_VALUE ((u8)0xFF)
#define HTIM_RCR_RESET_VALUE ((u8)0x00)
#define HTIM_CCR1H_RESET_VALUE ((u8)0x00)
#define HTIM_CCR1L_RESET_VALUE ((u8)0x00)
#define HTIM_CCR2H_RESET_VALUE ((u8)0x00)
#define HTIM_CCR2L_RESET_VALUE ((u8)0x00)
#define HTIM_CCR3H_RESET_VALUE ((u8)0x00)
#define HTIM_CCR3L_RESET_VALUE ((u8)0x00)
#ifdef HW_PLATFORM_CUT10
#define HTIM_CCR4H_RESET_VALUE ((u8)0x00)
#define HTIM_CCR4L_RESET_VALUE ((u8)0x00)
#endif
#define HTIM_BKR_RESET_VALUE ((u8)0x00)
#define HTIM_DTR_RESET_VALUE ((u8)0x00)
#define HTIM_OISR_RESET_VALUE ((u8)0x00)
/**
  * @}
  */

/** @addtogroup HTIM_Registers_Bits_Definition
  * @{
  */
#define HTIM_CR1_ARPE    ((u8)0x80) /*!< Auto-Reload Preload Enable Mask. */
#define HTIM_CR1_CMS     ((u8)0x60) /*!< Center-aligned Mode Selection Mask. */
#define HTIM_CR1_DIR     ((u8)0x10) /*!< Direction Mask. */
#define HTIM_CR1_OPM     ((u8)0x08) /*!< One Pulse Mode Mask. */
#define HTIM_CR1_URS     ((u8)0x04) /*!< Update Request Source Mask. */
#define HTIM_CR1_UDIS    ((u8)0x02) /*!< Update DIsable Mask. */
#define HTIM_CR1_CEN     ((u8)0x01) /*!< Counter Enable Mask. */

#define HTIM_CR2_TI1S 	  ((u8)0x80) /*!< TI1S Selection Mask. */
#define HTIM_CR2_Reserved ((u8)0x7A) /*!< Reserved Bit Mask. */
#define HTIM_CR2_CCUS 	  ((u8)0x04) /*!< Capture/Compare Control Update Selection Mask. */
#define HTIM_CR2_CCPC     ((u8)0x01) /*!< Capture/Compare Preloaded Control Mask. */

#define HTIM_SMCR_Reserved ((u8)0x88) /*!< Reserved Bit Mask. */
#define HTIM_SMCR_TS       ((u8)0x70) /*!< Trigger Selection Mask. */
#define HTIM_SMCR_SMS      ((u8)0x07) /*!< Slave Mode Selection Mask. */

#define HTIM_ETR_ETP       ((u8)0x80) /*!< External Trigger Polarity Mask. */
#define HTIM_ETR_ECE       ((u8)0x40) /*!< External Clock Enable Mask. */
#define HTIM_ETR_ETPS      ((u8)0x30) /*!< External Trigger Prescaler Mask. */
#define HTIM_ETR_ETF       ((u8)0x0F) /*!< External Trigger Filter Mask. */

#define HTIM_IER_BIE       ((u8)0x80) /*!< Break Interrupt Enable Mask. */
#define HTIM_IER_TIE       ((u8)0x40) /*!< Trigger Interrupt Enable Mask. */
#define HTIM_IER_CCUIE     ((u8)0x20) /*!<  CC-Update Interrupt Enable Mask.*/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品午夜在线观看| 欧美日韩在线免费视频| 欧美性xxxxxxxx| 日韩精品专区在线影院重磅| 欧美国产综合色视频| 亚洲精品美国一| 美脚の诱脚舐め脚责91 | 色国产精品一区在线观看| 欧美午夜精品免费| 久久女同精品一区二区| 亚洲精品乱码久久久久久久久 | 91精品国产入口| 久久精品视频在线免费观看 | 在线不卡中文字幕| 久久精品视频网| 亚洲va国产va欧美va观看| 国产成人综合亚洲网站| 欧美亚洲国产一区二区三区| 久久精品一区蜜桃臀影院| 亚洲国产精品一区二区久久恐怖片 | 国产精品一区专区| 欧美私模裸体表演在线观看| 久久久久久9999| 日韩精品免费专区| 一本久道久久综合中文字幕| 日韩欧美久久久| 一级女性全黄久久生活片免费| 激情久久五月天| 欧美三区在线观看| 一色桃子久久精品亚洲| 黑人巨大精品欧美黑白配亚洲| 欧美在线观看18| 国产精品久久久久久久蜜臀| 久久国产综合精品| 欧美日韩在线一区二区| 18成人在线视频| 国产精品1区二区.| 91精品国产美女浴室洗澡无遮挡| 国产精品美女久久久久久久久久久| 三级欧美韩日大片在线看| 91在线视频18| 国产精品久久免费看| 久久精品国产在热久久| 欧美日韩精品一区二区天天拍小说 | 青青国产91久久久久久 | 亚洲综合另类小说| 99久久精品免费看国产| 久久久精品天堂| 激情小说欧美图片| 91精品国产综合久久久久久久久久| 亚洲精品视频自拍| 色综合天天综合网天天看片| 亚洲国产经典视频| 国产精品一区二区三区四区| 日韩欧美一区二区在线视频| 午夜精品一区二区三区三上悠亚| 色综合久久综合中文综合网| 亚洲欧洲www| 不卡一区二区在线| 国产精品国产三级国产aⅴ入口| 国产精品一二一区| 久久亚洲精精品中文字幕早川悠里 | 国产大片一区二区| 久久久久亚洲蜜桃| 狠狠久久亚洲欧美| 欧美白人最猛性xxxxx69交| 毛片基地黄久久久久久天堂| 欧美一级日韩不卡播放免费| 日韩精品乱码免费| 日韩欧美国产成人一区二区| 蜜桃精品视频在线观看| 精品国产伦一区二区三区观看体验| 污片在线观看一区二区| 欧美日产国产精品| 免费国产亚洲视频| 日韩免费视频一区二区| 久久疯狂做爰流白浆xx| 精品美女在线观看| 国产夫妻精品视频| 国产欧美精品一区aⅴ影院 | 亚洲人成网站在线| 色国产精品一区在线观看| 亚洲精品自拍动漫在线| 在线观看国产一区二区| 亚洲国产精品久久不卡毛片| 制服丝袜成人动漫| 日本亚洲电影天堂| 26uuu成人网一区二区三区| 高清在线成人网| 亚洲欧美日韩国产一区二区三区| 色婷婷久久久亚洲一区二区三区| 亚洲一区二区三区自拍| 欧美一区二区三区人| 国产一区视频在线看| 国产精品日韩成人| 欧美性色综合网| 久久不见久久见免费视频7| 日本一区二区三区国色天香| 99re在线视频这里只有精品| 亚洲精品久久久蜜桃| 欧美夫妻性生活| 国产成人精品免费网站| 亚洲猫色日本管| 制服丝袜亚洲色图| 国产精品91xxx| 一区二区三区日韩欧美精品| 日韩一区二区精品在线观看| 国产精品综合网| 一区二区三区四区视频精品免费 | 亚洲成人激情社区| 精品成人佐山爱一区二区| 成人亚洲精品久久久久软件| 亚洲美女屁股眼交3| 日韩欧美卡一卡二| 91视频在线观看| 免费一区二区视频| 国产精品久久三区| 欧美一二三在线| 99久久婷婷国产综合精品电影 | 精品国产免费人成在线观看| 99久久精品久久久久久清纯| 日韩精品高清不卡| 国产精品二区一区二区aⅴ污介绍| 在线免费观看日本欧美| 精品一区中文字幕| 一区二区三区四区不卡在线 | 国产在线观看一区二区| 亚洲另类一区二区| 久久久久久黄色| 51久久夜色精品国产麻豆| 成人午夜免费视频| 麻豆精品一区二区三区| 亚洲欧美另类图片小说| 久久久久久久网| 制服丝袜亚洲播放| 日本福利一区二区| 制服丝袜成人动漫| 99久久久久久| 国产一区二区三区美女| 天天亚洲美女在线视频| 亚洲免费大片在线观看| 久久久久久久久蜜桃| 91精品国产综合久久香蕉的特点| 99久久国产综合精品色伊| 国产一区二三区| 奇米亚洲午夜久久精品| 亚洲综合清纯丝袜自拍| 1000精品久久久久久久久| 久久奇米777| 欧美一卡2卡3卡4卡| 91麻豆自制传媒国产之光| 国产aⅴ综合色| 激情综合网最新| 日韩高清一区在线| 亚洲高清在线精品| 亚洲色图另类专区| 国产精品久久午夜| 国产欧美精品国产国产专区| 欧美乱熟臀69xxxxxx| 99精品在线观看视频| 国产成+人+日韩+欧美+亚洲 | 26uuu久久天堂性欧美| 欧美精品在线观看播放| 91在线小视频| 91在线观看下载| 成人黄色在线看| 成人一区二区在线观看| 国产精品一区二区在线播放| 玖玖九九国产精品| 毛片一区二区三区| 裸体歌舞表演一区二区| 蜜桃精品视频在线| 蜜桃精品视频在线| 久久69国产一区二区蜜臀| 美女国产一区二区三区| 老鸭窝一区二区久久精品| 美日韩黄色大片| 蜜臀av一区二区在线观看| 日一区二区三区| 日韩成人精品在线观看| 日本亚洲天堂网| 蜜臀av性久久久久蜜臀av麻豆| 色呦呦网站一区| 在线精品视频免费播放| 91国内精品野花午夜精品| 日本乱码高清不卡字幕| 在线区一区二视频| 精品视频一区二区不卡| 欧美三级日韩三级| 欧美一三区三区四区免费在线看 | 麻豆精品视频在线观看视频| 蜜桃视频一区二区| 蜜臀久久99精品久久久久久9| 日韩国产精品久久| 奇米四色…亚洲| 久久99国产精品尤物| 国产成人日日夜夜| 94-欧美-setu| 欧美这里有精品| 日韩欧美在线不卡|