亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? DPS2812的USB驅(qū)動(dòng)
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91福利视频久久久久| 欧美性xxxxxx少妇| 蜜桃久久久久久久| 亚洲一区在线免费观看| 亚洲免费在线看| 国产精品日日摸夜夜摸av| 欧美va亚洲va| 精品99一区二区三区| 国产亚洲午夜高清国产拍精品| 日本不卡视频在线| 麻豆91精品视频| 成人免费av在线| 欧美日韩国产大片| 在线播放欧美女士性生活| 国产精品一品二品| 一区二区三区视频在线看| 国产精品国产自产拍高清av王其| 国产精品久久夜| 午夜国产不卡在线观看视频| 蜜臀av一区二区| 欧美四级电影网| 国产日韩欧美高清| 亚洲一区在线观看免费观看电影高清| 樱花草国产18久久久久| 天使萌一区二区三区免费观看| 国产一区二区在线影院| 欧美日韩在线一区二区| 国产精品久久久久影院亚瑟 | 欧美一区二区久久| 亚洲啪啪综合av一区二区三区| 国产在线视视频有精品| 欧美日韩成人一区二区| 一区二区三区在线视频播放| 高清av一区二区| 欧美国产亚洲另类动漫| 亚洲精品免费视频| 在线观看国产日韩| 亚洲色欲色欲www| 99视频精品全部免费在线| 精品国产乱码久久久久久牛牛| 五月激情综合网| 欧美麻豆精品久久久久久| 亚洲欧美视频在线观看视频| 亚洲综合在线五月| 五月天一区二区三区| 久久国产婷婷国产香蕉| 日韩色视频在线观看| 日本不卡高清视频| 国产亚洲欧美在线| 91污在线观看| 日本sm残虐另类| 国产欧美视频一区二区| 在线日韩av片| 国产真实乱对白精彩久久| 国产精品剧情在线亚洲| 99免费精品在线观看| 一区二区三区日韩精品视频| 色综合久久久久久久久久久| 久久精品理论片| 夜夜亚洲天天久久| 精品免费国产一区二区三区四区| 国产一区二区三区视频在线播放| 国产精品久久久久久久裸模| 欧美日韩三级视频| 国产成人精品影视| 日本欧洲一区二区| 亚洲国产中文字幕在线视频综合| 国产午夜精品一区二区三区四区 | 欧美老女人在线| 欧美色中文字幕| 91久久精品日日躁夜夜躁欧美| 国产成人亚洲综合a∨婷婷图片| 久久91精品久久久久久秒播| 丝袜亚洲另类欧美| 亚洲国产成人91porn| 亚洲bt欧美bt精品| 三级欧美在线一区| 日本一区二区在线不卡| 日韩欧美成人午夜| 亚洲国产成人91porn| 国产不卡视频在线播放| 亚洲欧洲色图综合| 精品日韩99亚洲| 91精品在线观看入口| 91麻豆成人久久精品二区三区| 欧美一二区视频| 亚洲最大成人综合| 18欧美乱大交hd1984| 国产偷国产偷亚洲高清人白洁| 欧美日韩国产经典色站一区二区三区| 国产精品一卡二卡在线观看| 婷婷久久综合九色综合伊人色| 亚洲最新视频在线播放| 国产精品久久久久久久浪潮网站 | 亚洲va国产va欧美va观看| 18成人在线观看| 欧美激情一区二区三区在线| 欧美丰满嫩嫩电影| 日韩精品一区在线| 国产主播一区二区三区| 中文字幕在线观看一区二区| 国产精品久久毛片| 亚洲精品菠萝久久久久久久| 亚洲少妇最新在线视频| 亚洲成人免费av| 久久国产精品无码网站| 91在线观看美女| 制服丝袜成人动漫| 中文字幕不卡一区| 午夜欧美一区二区三区在线播放| 国模冰冰炮一区二区| 99久久免费视频.com| 欧美一区二区三区婷婷月色| 欧美一a一片一级一片| 成人免费视频caoporn| 91麻豆精品国产91久久久 | 欧美亚洲动漫另类| 成人sese在线| 精品国产一区二区三区久久影院| 日韩伦理免费电影| 国产成人免费视频 | 美女网站色91| 在线欧美日韩精品| 中文字幕一区二区三区在线观看| 爽好久久久欧美精品| www.亚洲色图.com| 欧美精品一区二区蜜臀亚洲| 午夜欧美视频在线观看| 欧美在线|欧美| 亚洲美女一区二区三区| 91麻豆福利精品推荐| 国产午夜精品理论片a级大结局| 日本一区免费视频| 日韩av一二三| 中文一区在线播放| 亚洲精品国产无天堂网2021 | 成人毛片在线观看| 国产欧美一区二区三区在线看蜜臀| 奇米888四色在线精品| 日韩三级视频在线观看| 国产精品久久久久久久久搜平片| 国产在线国偷精品产拍免费yy| 国产一区二区三区综合| 欧美日韩综合不卡| 天天色天天爱天天射综合| 日韩午夜小视频| 国产91精品精华液一区二区三区 | eeuss鲁片一区二区三区在线观看| 国产女人18水真多18精品一级做| 美女被吸乳得到大胸91| 国产日韩精品一区二区浪潮av| www.亚洲人| 久久久精品中文字幕麻豆发布| 91在线国内视频| 久久精品国产99久久6| 亚洲色图视频免费播放| 久久国产夜色精品鲁鲁99| 国产精品美女一区二区在线观看| 91精品婷婷国产综合久久竹菊| 国产99久久久精品| 久久精品国产精品亚洲红杏 | 热久久免费视频| 亚洲欧美另类图片小说| 精品剧情在线观看| 日本精品一区二区三区四区的功能| 日日摸夜夜添夜夜添亚洲女人| 自拍偷拍亚洲欧美日韩| 国产亚洲综合色| 久久综合五月天婷婷伊人| 欧美日韩国产欧美日美国产精品| 97se亚洲国产综合自在线不卡| 精品一区二区三区久久| 五月激情综合色| 亚洲欧洲精品一区二区精品久久久 | 18欧美乱大交hd1984| 亚洲天堂免费看| 亚洲日本护士毛茸茸| 五月激情综合色| 日韩中文欧美在线| 久久成人18免费观看| 五月天激情小说综合| 2024国产精品| 国产精品视频九色porn| 国产日韩在线不卡| 中文字幕亚洲不卡| 亚洲综合免费观看高清完整版| 亚洲电影激情视频网站| 国产一区二区三区美女| 99久久er热在这里只有精品15| 九九精品视频在线看| 成年人午夜久久久| 国产福利91精品一区二区三区| 色综合激情五月| 久久伊99综合婷婷久久伊| 一区二区三区高清| 国产在线视频精品一区| 欧美日本国产视频| 中文字幕亚洲一区二区av在线| 亚洲人午夜精品天堂一二香蕉| 久久精品av麻豆的观看方式|