亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? DPS2812的USB驅動
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91精品麻豆日日躁夜夜躁| 91豆麻精品91久久久久久| 日韩二区在线观看| 一区二区三区欧美亚洲| 久久久久国产一区二区三区四区| 色av综合在线| 91论坛在线播放| 95精品视频在线| www.在线成人| 色综合欧美在线| 91成人网在线| 欧美日韩视频专区在线播放| 91捆绑美女网站| 色噜噜狠狠色综合中国| 一本色道久久综合亚洲aⅴ蜜桃| 不卡在线观看av| 99久久婷婷国产综合精品| 91亚洲午夜精品久久久久久| 91麻豆国产在线观看| 91久久精品一区二区三| 欧美日韩国产免费一区二区| 日韩一区二区三免费高清| wwww国产精品欧美| 欧美激情在线免费观看| 亚洲私人黄色宅男| 日韩中文字幕一区二区三区| 久久精品国产成人一区二区三区 | 久久色在线观看| 久久夜色精品一区| 国产精品毛片久久久久久久| 亚洲欧美区自拍先锋| 天天综合色天天综合色h| 韩国成人福利片在线播放| 波多野结衣中文字幕一区二区三区 | 亚洲精品在线观看网站| 国产精品国产a| 午夜精品免费在线| 国产精品亚洲视频| 欧美日韩国产大片| 中文字幕乱码亚洲精品一区| 午夜激情久久久| 波多野结衣视频一区| 日韩一区二区中文字幕| 亚洲国产高清在线观看视频| 日本欧美久久久久免费播放网| proumb性欧美在线观看| 26uuu成人网一区二区三区| 亚欧色一区w666天堂| 色婷婷av一区二区| 亚洲婷婷综合色高清在线| 奇米影视7777精品一区二区| 色综合久久综合网欧美综合网| 久久免费的精品国产v∧| 久久成人免费网| 欧美一区二区网站| 亚洲宅男天堂在线观看无病毒| 成人理论电影网| 国产精品不卡视频| thepron国产精品| 日韩一区欧美一区| 不卡av电影在线播放| 国产日产欧美一区二区三区 | 久久久久国色av免费看影院| 美女www一区二区| 日韩欧美区一区二| 黄一区二区三区| 久久无码av三级| 国产成人精品亚洲午夜麻豆| 国产午夜精品在线观看| 国产成人自拍高清视频在线免费播放| 精品久久免费看| 国产a区久久久| 国产精品盗摄一区二区三区| 在线欧美日韩国产| 琪琪久久久久日韩精品| 欧美不卡一区二区| 成人av在线播放网站| 亚洲乱码国产乱码精品精98午夜| 欧美日韩综合一区| 国产精品亚洲专一区二区三区 | 国产成人亚洲综合a∨婷婷图片| 亚洲欧洲美洲综合色网| 欧美人xxxx| 99精品热视频| 麻豆成人免费电影| 亚洲精品成人在线| 久久久国产精品不卡| 欧美日韩一区三区四区| 精品一区二区三区蜜桃| 亚洲美女偷拍久久| 日韩精品一区二区在线| 99久久精品国产网站| 久久精品国产一区二区三区免费看| 欧美经典一区二区| 91麻豆精品国产91久久久久久| 99re视频精品| 极品瑜伽女神91| 日本午夜精品一区二区三区电影| 国产精品热久久久久夜色精品三区| 欧美肥妇bbw| 色天天综合色天天久久| 成人a级免费电影| 国产99久久久国产精品| 麻豆精品精品国产自在97香蕉| 一级日本不卡的影视| 亚洲视频中文字幕| 亚洲在线视频免费观看| 91在线免费播放| 久久精品视频一区| 欧美精品久久久久久久久老牛影院| 国产成人av电影免费在线观看| 99视频精品在线| 91精品国产综合久久福利| 欧美大片一区二区| 综合自拍亚洲综合图不卡区| 亚洲在线中文字幕| 亚洲成在线观看| 亚洲国产精品精华液网站| 一区二区三区在线免费播放| 亚洲人成在线观看一区二区| 日本一区二区成人在线| 欧美激情中文不卡| 国产日韩欧美电影| 国产精品短视频| 亚洲色图色小说| 亚洲色欲色欲www| 性做久久久久久| 免费观看91视频大全| 精品亚洲成av人在线观看| 久久99热99| 99久久国产免费看| 欧美电影一区二区| 久久久九九九九| 亚洲一区二区在线视频| 日本vs亚洲vs韩国一区三区| 色综合天天性综合| 欧美亚洲高清一区| 2023国产精品| 日韩av电影免费观看高清完整版 | 一区二区三区蜜桃网| 久久成人免费日本黄色| 91丨porny丨蝌蚪视频| 日韩欧美一区二区免费| 亚洲视频小说图片| 精品一区二区av| 欧美日韩在线观看一区二区 | 欧美性猛交xxxx黑人交| 国产精品人人做人人爽人人添| 日韩国产在线观看| 欧美自拍偷拍一区| 国产精品超碰97尤物18| 国产99久久久国产精品| 日韩欧美视频一区| 石原莉奈在线亚洲二区| 不卡一卡二卡三乱码免费网站| 国产精品一区二区三区四区| 色诱视频网站一区| 夜夜操天天操亚洲| 欧美一级免费观看| 国产一区二区三区美女| 国产精品不卡一区| 欧美日韩国产精选| 国产精品系列在线观看| 亚洲美女屁股眼交| 欧美日韩亚洲高清一区二区| 午夜免费欧美电影| 欧美成人a在线| 99精品桃花视频在线观看| 玉足女爽爽91| 欧美电影在哪看比较好| 久久电影网站中文字幕| 欧美国产日韩精品免费观看| 91黄色免费看| 蜜桃免费网站一区二区三区| 精品国产91亚洲一区二区三区婷婷 | 欧美二区乱c少妇| 麻豆精品视频在线观看视频| 国产亚洲婷婷免费| 99热国产精品| 美国欧美日韩国产在线播放| 中文字幕成人在线观看| 91精品国产色综合久久| 国产1区2区3区精品美女| 亚洲成人免费av| 中文字幕一区av| 精品久久免费看| 欧美日本不卡视频| 成人18精品视频| 日本视频在线一区| 久久久久久99久久久精品网站| 欧美日韩另类一区| 99视频精品全部免费在线| 九色|91porny| 免费观看成人鲁鲁鲁鲁鲁视频| 伊人一区二区三区| 国产精品你懂的在线| 久久综合九色综合97婷婷| 欧美唯美清纯偷拍| 色悠悠久久综合| 在线中文字幕不卡|