亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812對外擴16位AD轉換器
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产一区 二区 三区一级| 天天综合天天做天天综合| 337p亚洲精品色噜噜狠狠| 精品污污网站免费看| 欧美自拍丝袜亚洲| 欧美日韩精品欧美日韩精品| 欧美日韩在线三级| 欧美日产国产精品| 日韩欧美国产三级电影视频| 精品欧美一区二区久久| 精品三级av在线| 久久久不卡网国产精品二区| 欧美国产日产图区| 亚洲精选视频在线| 天堂av在线一区| 久久精品国产精品亚洲红杏 | 成人app网站| av在线这里只有精品| 欧美性猛交xxxxxx富婆| 91麻豆精品国产| 国产日韩精品一区二区三区 | 中文字幕亚洲成人| 一区二区三区电影在线播| 天天综合色天天综合| 国产一区在线不卡| 91麻豆精品视频| 91精品国产91综合久久蜜臀| 亚洲精品一区二区三区99| 国产精品久久久久婷婷| 亚洲图片欧美综合| 国产一区二区三区黄视频| 成人黄色在线视频| 欧美一区二区不卡视频| 亚洲第一电影网| 麻豆国产精品一区二区三区| 国产v日产∨综合v精品视频| 欧美日韩免费观看一区二区三区| 精品久久久久久久久久久久包黑料 | 精品国产青草久久久久福利| 国产精品色呦呦| 日韩综合一区二区| 不卡一二三区首页| 在线播放91灌醉迷j高跟美女| 久久精品视频在线免费观看| 午夜欧美在线一二页| 成人高清免费在线播放| 欧美一区二区三区电影| 亚洲视频图片小说| 国产在线不卡一卡二卡三卡四卡| 色网综合在线观看| 国产亚洲自拍一区| 毛片av一区二区| 91视频免费观看| 欧美高清在线精品一区| 麻豆成人久久精品二区三区小说| 日本丶国产丶欧美色综合| 久久精品水蜜桃av综合天堂| 久久精品国产一区二区三| 欧美视频中文一区二区三区在线观看 | 在线播放亚洲一区| 亚洲你懂的在线视频| 国产a视频精品免费观看| 精品久久久久av影院| 日韩精彩视频在线观看| 欧美日韩一二三区| 亚洲图片自拍偷拍| 欧美日韩一区二区三区免费看| 成人欧美一区二区三区小说 | 亚洲丝袜美腿综合| 成人av综合在线| 国产精品三级电影| 国产91精品一区二区麻豆网站 | 舔着乳尖日韩一区| 欧美色爱综合网| 亚洲午夜精品在线| 欧美日高清视频| 日韩av在线播放中文字幕| 欧美日韩视频在线观看一区二区三区 | 日韩欧美国产麻豆| 久色婷婷小香蕉久久| 欧美精品一区视频| 国产成人av电影在线观看| 国产亚洲成aⅴ人片在线观看 | 亚洲精品videosex极品| 91香蕉国产在线观看软件| 亚洲欧美综合另类在线卡通| 色综合久久中文综合久久97 | 日韩国产精品久久| 日韩免费高清电影| 国产精品夜夜嗨| 亚洲欧洲美洲综合色网| 在线观看不卡一区| 天堂午夜影视日韩欧美一区二区| 日韩一区二区电影网| 国产在线精品一区二区夜色| 国产精品天美传媒沈樵| 欧美午夜精品久久久久久超碰| 天使萌一区二区三区免费观看| 日韩限制级电影在线观看| 国产精品一线二线三线| 亚洲人成精品久久久久| 日韩一区二区三区四区五区六区| 国产精品一区在线观看乱码| 中文字幕精品综合| 7777精品伊人久久久大香线蕉完整版| 青青草精品视频| 国产精品嫩草99a| 欧美精品日日鲁夜夜添| 国产精品一区2区| 亚洲图片欧美综合| 中文字幕欧美区| 欧美日韩日日摸| 国产乱色国产精品免费视频| 亚洲免费观看高清完整版在线| 欧美一区二区三区视频| av一区二区三区在线| 美腿丝袜亚洲三区| 亚洲欧美成人一区二区三区| 2欧美一区二区三区在线观看视频| 色一区在线观看| 国产精品一区二区男女羞羞无遮挡| 亚洲激情图片小说视频| 久久精品视频在线免费观看 | 久久精品夜色噜噜亚洲aⅴ| 欧美影院一区二区| jvid福利写真一区二区三区| 久久99国产乱子伦精品免费| 亚洲国产综合人成综合网站| 日本一区二区三区四区| 日韩视频免费观看高清在线视频| 日本韩国欧美一区二区三区| 丁香激情综合国产| 国内偷窥港台综合视频在线播放| 亚洲一区二区三区在线看| 中文字幕在线免费不卡| 国产性做久久久久久| 日韩免费一区二区| 91精品国产一区二区三区| 日本道在线观看一区二区| www.视频一区| av资源网一区| k8久久久一区二区三区| 福利一区在线观看| 国产成人在线视频网址| 国产一区二区精品在线观看| 美腿丝袜在线亚洲一区| 免费日本视频一区| 麻豆一区二区99久久久久| 免费一级欧美片在线观看| 秋霞成人午夜伦在线观看| 天天色综合成人网| 亚洲成a人片在线观看中文| 夜夜揉揉日日人人青青一国产精品| 国产精品国产自产拍高清av | 久久精品水蜜桃av综合天堂| 精品日韩一区二区三区免费视频| 日韩一卡二卡三卡四卡| 日韩三级精品电影久久久| 欧美成人女星排行榜| 日韩欧美在线综合网| 亚洲精品一区二区三区蜜桃下载 | 欧美日韩亚洲综合一区| 在线不卡一区二区| 欧美r级电影在线观看| 久久久久久久国产精品影院| 国产婷婷精品av在线| 综合网在线视频| 一卡二卡欧美日韩| 日韩激情视频网站| 国产一区福利在线| 成人网在线播放| 欧美日韩综合在线| 精品国产乱码久久久久久图片| 日本一区二区三区视频视频| 最新日韩在线视频| 午夜视频一区在线观看| 国内精品久久久久影院一蜜桃| 成人深夜在线观看| 欧洲日韩一区二区三区| 日韩写真欧美这视频| 亚洲国产成人私人影院tom | 在线不卡欧美精品一区二区三区| 精品日韩一区二区三区免费视频| 国产无一区二区| 午夜精品久久一牛影视| 国产精品一级黄| 欧美日韩一区二区三区高清| 欧美电影精品一区二区| 亚洲视频1区2区| 久久精品免费看| 在线影院国内精品| 久久久久国产精品厨房| 亚洲成av人片在www色猫咪| 国产成人av电影在线| 欧美久久一区二区| 国产精品无遮挡| 精品一区二区三区在线观看国产| 91久久线看在观草草青青| 久久久噜噜噜久久中文字幕色伊伊 | 亚洲国产一二三|