亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TMS320F2812對外擴16位AD轉換器
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美一级在线免费| 国产风韵犹存在线视精品| 日本一区二区三区四区在线视频| 欧美日韩亚洲综合一区二区三区| gogogo免费视频观看亚洲一| 成人av小说网| 91在线观看视频| 色国产综合视频| 欧美日本在线观看| 91麻豆精品国产| 精品噜噜噜噜久久久久久久久试看 | 欧美mv日韩mv国产网站app| 欧美精品123区| 日韩欧美一级精品久久| 久久久精品免费观看| 国产欧美综合在线| 亚洲精品少妇30p| 亚洲成人1区2区| 精品亚洲国内自在自线福利| 国产在线精品免费| 97se狠狠狠综合亚洲狠狠| 色一情一乱一乱一91av| 6080午夜不卡| 国产精品乱子久久久久| 亚洲综合无码一区二区| 免费xxxx性欧美18vr| 国产91在线|亚洲| 91麻豆国产精品久久| 884aa四虎影成人精品一区| 久久久影院官网| 亚洲卡通欧美制服中文| 人人狠狠综合久久亚洲| 成人av免费在线播放| 欧美日韩高清在线播放| 国产视频一区在线播放| 日韩精品中午字幕| 中文字幕一区视频| 天天综合网天天综合色| 粉嫩嫩av羞羞动漫久久久| 欧美三级在线播放| 欧美极品少妇xxxxⅹ高跟鞋 | 一区二区三区中文在线| 老司机精品视频一区二区三区| 成人丝袜高跟foot| 91精品国产91综合久久蜜臀| 国产精品天美传媒| 奇米在线7777在线精品| 91年精品国产| 久久综合中文字幕| 水野朝阳av一区二区三区| 成人高清av在线| 久久先锋影音av鲁色资源网| 一区二区三区四区激情| 成人福利视频网站| 久久免费视频色| 日本特黄久久久高潮| 在线视频一区二区三区| 国产精品五月天| 黄色精品一二区| 日韩欧美国产系列| 亚洲成人777| 欧美少妇性性性| 亚洲精品视频在线观看免费| 懂色av中文字幕一区二区三区| 91精品国产入口在线| 亚洲国产精品视频| 色妹子一区二区| 亚洲人午夜精品天堂一二香蕉| 韩国三级中文字幕hd久久精品| 欧美日韩精品免费观看视频| 亚洲精品日韩综合观看成人91| 成人黄色大片在线观看| 中文字幕巨乱亚洲| 丁香六月综合激情| 国产精品久久久久四虎| 成人av动漫网站| 午夜久久久久久电影| 欧美在线不卡视频| 亚洲超碰精品一区二区| 欧美精品乱码久久久久久按摩| 亚洲一区二区在线播放相泽 | 亚洲成人av电影在线| 成人黄动漫网站免费app| 中文字幕av一区二区三区高| 成人黄色电影在线| 亚洲柠檬福利资源导航| 欧美在线啊v一区| 日韩国产一区二| 精品欧美乱码久久久久久| 捆绑调教美女网站视频一区| 日韩丝袜美女视频| 国产精品69毛片高清亚洲| 国产精品午夜免费| 欧洲精品在线观看| 蜜桃一区二区三区四区| 国产三区在线成人av| 91一区二区在线观看| 亚洲国产欧美另类丝袜| 欧美刺激脚交jootjob| 国产一区二区三区精品视频| 国产精品成人免费精品自在线观看| 色哦色哦哦色天天综合| 免费看欧美美女黄的网站| 亚洲国产精品高清| 91福利在线导航| 国内精品久久久久影院薰衣草| 国产精品水嫩水嫩| 欧美高清激情brazzers| 国产**成人网毛片九色| 亚洲成a人在线观看| 久久免费视频色| 欧美日韩一区二区三区免费看| 久久精品国产99| 亚洲女子a中天字幕| 宅男在线国产精品| www.综合网.com| 免费精品视频最新在线| 国产精品久久久久久久裸模| 在线播放亚洲一区| 91亚洲永久精品| 激情丁香综合五月| 亚洲高清在线精品| 中文字幕中文字幕一区二区| 欧美精品 国产精品| 99re在线精品| 国产毛片一区二区| 日本欧美久久久久免费播放网| 一区在线观看视频| 久久亚区不卡日本| 337p亚洲精品色噜噜| 99re8在线精品视频免费播放| 久久99久久99小草精品免视看| 亚洲视频免费在线观看| 国产精品三级久久久久三级| 欧美一区二区三区免费| 欧美丝袜丝交足nylons| 成人午夜私人影院| 国产福利一区在线| 精品一区二区三区在线视频| 亚洲成人黄色小说| 亚洲精选一二三| 国产精品久久久久久妇女6080| 精品入口麻豆88视频| 欧美老人xxxx18| 欧美日韩视频在线观看一区二区三区 | 制服丝袜亚洲播放| 91国产丝袜在线播放| 99久久国产综合精品麻豆| 成人av电影在线网| aaa亚洲精品| 成人久久久精品乱码一区二区三区| 九九九久久久精品| 九九在线精品视频| 精品一区二区三区免费观看| 美腿丝袜在线亚洲一区| 蜜臀精品久久久久久蜜臀 | 欧美成人三级电影在线| 日韩一区二区三区观看| 日韩欧美你懂的| 久久亚区不卡日本| 国产精品丝袜久久久久久app| 国产欧美日韩卡一| 国产精品久久久久久久久图文区 | 亚洲18色成人| 琪琪久久久久日韩精品| 六月丁香综合在线视频| 国产福利一区在线| 91网页版在线| 69堂成人精品免费视频| 日韩亚洲欧美中文三级| 久久婷婷一区二区三区| 国产精品麻豆一区二区 | 欧美性猛交xxxx黑人交| 91精品国产综合久久国产大片| 日韩精品一区二区三区视频在线观看| 日韩一区二区免费在线电影| 久久九九久精品国产免费直播| 中文字幕高清不卡| 亚洲国产精品一区二区www| 美女国产一区二区三区| 国产二区国产一区在线观看| 91在线精品秘密一区二区| 欧美久久久影院| 久久久精品国产免费观看同学| 1024成人网| 六月婷婷色综合| 91蝌蚪porny| 日韩美女一区二区三区四区| 国产精品久久久久久久久晋中| 亚洲国产欧美日韩另类综合| 国产精品18久久久久久久久 | 精品福利一二区| 亚洲女同一区二区| 久久99精品国产麻豆婷婷| 色综合久久综合网| 色狠狠一区二区三区香蕉| 日韩欧美的一区二区| 亚洲人被黑人高潮完整版| 加勒比av一区二区| 欧美久久久影院|