亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? F2812上有3個32位的CPU定時器
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩精品一区二区三区视频播放 | 欧美日韩精品一区二区天天拍小说| 日韩和的一区二区| 亚洲人成在线观看一区二区| 日本一区二区三区国色天香| 精品国产乱码久久久久久1区2区| 91精品国产免费久久综合| 色婷婷综合五月| 色婷婷av一区二区三区软件| 不卡的av电影| 成人a免费在线看| 成人午夜看片网址| 国产91综合一区在线观看| 国产乱码精品一区二区三区五月婷| 麻豆成人91精品二区三区| 日本亚洲免费观看| 麻豆精品国产传媒mv男同| 美日韩一区二区| 蜜臀a∨国产成人精品| 黄色日韩三级电影| 国产精品一区二区男女羞羞无遮挡| 国产真实乱子伦精品视频| 国产成人亚洲精品青草天美| 国产91高潮流白浆在线麻豆| 成av人片一区二区| 欧美性xxxxxx少妇| 日韩欧美第一区| 国产三级精品视频| 亚洲激情图片小说视频| 亚洲成av人片在线| 久久99国产精品久久99| 成人动漫视频在线| 色国产综合视频| 欧美一级xxx| 国产欧美1区2区3区| 亚洲无线码一区二区三区| 麻豆专区一区二区三区四区五区| 国产成人一区二区精品非洲| 91色|porny| 9191久久久久久久久久久| 精品国产乱码久久久久久蜜臀 | 国产乱理伦片在线观看夜一区| 国产精品123区| 色综合久久天天| 91精品国产麻豆| 国产精品二三区| 久久精品国产亚洲a| 色偷偷一区二区三区| 亚洲精品一区二区在线观看| 一区二区三区中文字幕| 久久av老司机精品网站导航| 在线欧美一区二区| 久久精品网站免费观看| 日韩激情视频在线观看| 99re66热这里只有精品3直播| 日韩欧美精品在线视频| 亚洲欧美视频在线观看视频| 精品写真视频在线观看| 欧美日韩另类一区| 18成人在线观看| 国产成人午夜99999| 91精品午夜视频| 樱花影视一区二区| 欧美高清视频在线高清观看mv色露露十八 | gogo大胆日本视频一区| 精品日韩在线一区| 亚洲午夜电影在线| 99久久精品国产导航| 精品国产免费久久| 日本 国产 欧美色综合| 欧美日韩国产一二三| 亚洲美腿欧美偷拍| 91免费小视频| 综合色中文字幕| av在线播放不卡| 国产精品福利一区二区| 成人在线视频一区| 国产农村妇女精品| 成人精品视频一区| 国产精品三级视频| 成人黄色a**站在线观看| 国产精品午夜在线观看| 高清成人在线观看| 国产精品女同互慰在线看| 成人免费高清视频在线观看| 日本一区二区成人| 99久久婷婷国产综合精品| 中文字幕欧美一| 色婷婷亚洲一区二区三区| 亚洲乱码中文字幕综合| 欧洲一区二区av| 亚洲国产精品欧美一二99| 欧美精品xxxxbbbb| 精品在线一区二区三区| 久久精品人人做人人综合| 国产成人av资源| 亚洲欧美日韩久久| 欧美日韩亚洲综合一区 | 69堂精品视频| 轻轻草成人在线| 久久久久88色偷偷免费| 国产·精品毛片| 亚洲激情综合网| 欧美一二三区在线| 成人免费毛片片v| 亚洲一区二区影院| 精品国产区一区| 99精品欧美一区二区三区综合在线| 一区二区三区日韩| 日韩精品专区在线影院观看| 国产成人免费av在线| 亚洲激情网站免费观看| 欧美成人一区二区三区片免费| 国产精品一二三| 亚洲国产乱码最新视频| 欧美精品一区二区三区视频| www.欧美精品一二区| 午夜激情久久久| 欧美国产成人在线| 欧美久久久久久久久中文字幕| 国产成人在线观看免费网站| 一区二区三区欧美| 国产午夜精品久久久久久久| 91国偷自产一区二区三区观看| 美腿丝袜亚洲一区| 一区二区三区久久久| 久久精品在线观看| 欧美精品电影在线播放| 99久久婷婷国产| 黄色日韩三级电影| 日韩专区中文字幕一区二区| 中文字幕成人av| 欧美大黄免费观看| 欧美日韩国产高清一区| 99热这里都是精品| 国产精品小仙女| 热久久一区二区| 亚洲亚洲精品在线观看| 欧美国产日韩亚洲一区| 欧美精品一区二区三区在线| 欧美肥大bbwbbw高潮| 91日韩精品一区| 成人综合日日夜夜| 国产福利91精品| 老司机午夜精品| 日韩国产欧美一区二区三区| 一区二区欧美国产| 亚洲色大成网站www久久九九| 久久精品欧美日韩| 精品88久久久久88久久久| 777亚洲妇女| 欧美日韩极品在线观看一区| 色婷婷综合久久| 色94色欧美sute亚洲13| 色综合久久天天| 在线观看日韩一区| 欧美伊人久久久久久久久影院 | 一区二区三区国产| 亚洲天堂av一区| 国产精品久久国产精麻豆99网站| 国产亚洲精久久久久久| 久久久久久久国产精品影院| 久久久精品tv| 国产女人aaa级久久久级| 中文在线一区二区| 中文字幕一区二区三中文字幕 | 成人久久久精品乱码一区二区三区| 国产乱码精品一区二区三区五月婷| 国产毛片精品视频| 国产一区二区三区综合| 成人激情免费视频| 色欲综合视频天天天| 欧美日韩在线亚洲一区蜜芽| 欧美久久久久久久久| 亚洲精品一区二区三区蜜桃下载| 久久久久久免费网| 国产精品短视频| 亚洲午夜免费福利视频| 在线成人高清不卡| 欧美系列日韩一区| 69久久99精品久久久久婷婷| 欧美成人三级在线| 日本一区二区综合亚洲| 亚洲黄色在线视频| 免费亚洲电影在线| 成人高清视频免费观看| 在线亚洲一区二区| 精品国产一区二区国模嫣然| 中文子幕无线码一区tr| 亚洲成人免费在线| 国内精品不卡在线| 91啪九色porn原创视频在线观看| 欧美日韩免费不卡视频一区二区三区| 欧美一二区视频| 最新国产成人在线观看| 人人狠狠综合久久亚洲| 99riav久久精品riav| 欧美变态tickle挠乳网站| 亚洲同性同志一二三专区| 久久9热精品视频|