亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? F2812上有3個32位的CPU定時器
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲欧美一区二区三区国产精品| 精品日韩欧美在线| 国产乱码字幕精品高清av| 三级欧美在线一区| 亚洲高清视频在线| 午夜精品久久久久| 视频一区欧美精品| 奇米一区二区三区| 精品一二三四在线| 国产99久久久久久免费看农村| 国产一区二区女| 成人福利视频在线看| 成人激情动漫在线观看| 波多野结衣一区二区三区 | 亚洲日本电影在线| 亚洲精品日韩一| 午夜电影一区二区三区| 美女免费视频一区二区| 国产综合色视频| 成人免费黄色大片| 欧美主播一区二区三区美女| 在线播放日韩导航| 久久久国产午夜精品| 中文字幕在线观看不卡视频| 亚洲国产精品精华液网站| 水蜜桃久久夜色精品一区的特点| 激情综合网激情| 99国产精品国产精品毛片| 色av成人天堂桃色av| 欧美一级理论性理论a| 国产婷婷一区二区| 亚洲一区二区精品久久av| 久久av资源网| 91首页免费视频| 日韩限制级电影在线观看| 国产精品情趣视频| 日韩精品国产精品| 99久久精品一区| 日韩视频在线观看一区二区| 1024国产精品| 久久99精品国产.久久久久久| av影院午夜一区| 欧美一区二区私人影院日本| 国产精品婷婷午夜在线观看| 三级一区在线视频先锋| 93久久精品日日躁夜夜躁欧美| 欧美一二区视频| 樱桃国产成人精品视频| 国产一区二区三区高清播放| 欧美日韩精品免费观看视频| 国产精品久久影院| 黄色小说综合网站| 在线不卡免费欧美| 亚洲精选在线视频| 国产成人在线电影| 日韩一二三区视频| 亚洲国产视频网站| 99久久婷婷国产综合精品电影| 欧美成人女星排名| 日韩精品福利网| 在线精品亚洲一区二区不卡| 国产精品毛片无遮挡高清| 捆绑调教一区二区三区| 欧美三级蜜桃2在线观看| 亚洲图片你懂的| 成人激情视频网站| 国产日韩av一区二区| 久久不见久久见免费视频7| 欧美精品第一页| 一区二区三区在线播| av资源网一区| 国产精品久久久99| 成人avav在线| 国产精品麻豆欧美日韩ww| 国产成人午夜高潮毛片| 久久一日本道色综合| 紧缚奴在线一区二区三区| 日韩欧美国产1| 久久99国产精品免费| 欧美mv和日韩mv国产网站| 久久国产精品72免费观看| 日韩限制级电影在线观看| 九九在线精品视频| 久久一日本道色综合| 国产成人精品影院| 中文字幕欧美一| 欧美色图天堂网| 日韩福利视频导航| 精品黑人一区二区三区久久| 国产伦精品一区二区三区免费| 欧美精品一区二区三区蜜臀| 国产精品亚洲人在线观看| 国产午夜精品一区二区三区四区| 高清在线成人网| 一区二区成人在线| 欧美精品久久一区二区三区| 激情综合五月天| 中文字幕在线观看不卡| 欧美伊人久久久久久午夜久久久久| 天天综合网 天天综合色| 欧美一级电影网站| 国产成人aaa| 亚洲午夜在线视频| 精品国产免费一区二区三区四区| 国产成人一区二区精品非洲| 亚洲私人黄色宅男| 欧美一区二区三区精品| 国产v综合v亚洲欧| 性做久久久久久| 久久久精品免费网站| 在线一区二区三区四区五区| 日产国产高清一区二区三区| 国产欧美一区二区在线| 欧美三级电影网| 国产成人超碰人人澡人人澡| 亚洲黄色av一区| 国产视频在线观看一区二区三区| 欧洲生活片亚洲生活在线观看| 蜜臀av一区二区在线免费观看| 中文字幕亚洲一区二区av在线| 欧美一区二区不卡视频| 成人av在线影院| 麻豆精品精品国产自在97香蕉| 国产精品九色蝌蚪自拍| 日韩欧美一区二区在线视频| 91蜜桃网址入口| 国产乱妇无码大片在线观看| 亚洲va中文字幕| 亚洲色图自拍偷拍美腿丝袜制服诱惑麻豆 | 欧美日韩国产高清一区二区| 国产福利一区在线观看| 青椒成人免费视频| 亚洲成在人线在线播放| 国产精品另类一区| 久久久久久亚洲综合影院红桃| 欧美精品在线观看播放| 色综合天天综合网天天看片| 国产suv精品一区二区6| 国产在线麻豆精品观看| 日韩av不卡在线观看| 亚洲电影一区二区三区| 亚洲美女视频在线观看| 欧美激情一区三区| 久久欧美一区二区| 久久一区二区三区国产精品| 精品成人一区二区| 日韩一区二区精品在线观看| 欧美日韩在线免费视频| 日本道免费精品一区二区三区| av不卡在线播放| 9i看片成人免费高清| 盗摄精品av一区二区三区| 国产中文字幕一区| 国产精品一区免费视频| 国产精品一区免费视频| 国产精品一区二区免费不卡 | 亚洲美女免费在线| 依依成人综合视频| 亚洲国产一区在线观看| 丝袜美腿亚洲一区| 美女网站色91| 国产精品一二三在| 成人一二三区视频| 91影视在线播放| 欧美日韩一区二区不卡| 在线播放/欧美激情| 欧美一区日本一区韩国一区| 欧美va亚洲va在线观看蝴蝶网| 精品日韩一区二区| 国产欧美日韩精品在线| 亚洲免费在线观看| 日韩和欧美一区二区| 看电视剧不卡顿的网站| 国产91精品一区二区| 色综合天天综合网国产成人综合天| 色欧美88888久久久久久影院| 欧美日韩免费观看一区二区三区| 欧美日韩久久不卡| 久久久三级国产网站| 亚洲欧洲性图库| 日本vs亚洲vs韩国一区三区二区 | 亚洲一区二区视频在线观看| 亚洲成av人在线观看| 久久99国内精品| 成人黄色av网站在线| 欧美三级视频在线观看| 亚洲精品一区在线观看| 亚洲视频在线观看一区| 人人精品人人爱| 国产成人精品一区二区三区网站观看| 91麻豆精东视频| 精品黑人一区二区三区久久| 国产精品国产三级国产普通话三级| 亚洲精品日韩综合观看成人91| 麻豆精品一区二区av白丝在线| 成人18视频在线播放| 日韩一级大片在线| 亚洲男人的天堂在线观看| 精品一区二区三区不卡| 欧美性生活久久|