亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? F2812上有3個32位的CPU定時器
?? H
字號:

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩一区二区精品在线观看| 亚洲网友自拍偷拍| 亚洲欧美韩国综合色| 婷婷一区二区三区| 国产成人午夜精品5599| 欧美日韩精品二区第二页| 国产欧美精品在线观看| 亚洲444eee在线观看| 91亚洲精品一区二区乱码| 欧美zozo另类异族| 亚洲成人动漫在线免费观看| hitomi一区二区三区精品| 精品日产卡一卡二卡麻豆| 亚洲一本大道在线| 97精品久久久午夜一区二区三区 | 久久久久国色av免费看影院| 艳妇臀荡乳欲伦亚洲一区| 国产在线观看免费一区| 91麻豆精品国产91久久久久久久久 | 中文字幕一区av| 国产原创一区二区| 欧美精品一级二级三级| 亚洲精品久久久蜜桃| 成人精品亚洲人成在线| 欧美精品一区二区蜜臀亚洲| 免费欧美在线视频| 欧美日本在线播放| 怡红院av一区二区三区| 色综合亚洲欧洲| 国产精品久久久久aaaa樱花| 国产美女一区二区三区| xnxx国产精品| 久久av中文字幕片| 欧美一区二区三区免费大片 | 26uuu国产电影一区二区| 热久久国产精品| 91麻豆精品久久久久蜜臀| 亚洲精品国产一区二区三区四区在线| 大胆欧美人体老妇| 国产精品久久久久久久岛一牛影视| 精品夜夜嗨av一区二区三区| 精品少妇一区二区三区日产乱码| 日韩中文字幕1| 日韩欧美中文字幕制服| 奇米精品一区二区三区四区| 欧美一区二区三区喷汁尤物| 日韩黄色一级片| 日韩精品一区国产麻豆| 久久99九九99精品| 久久久久久久国产精品影院| 成人国产一区二区三区精品| 中文字幕在线一区免费| 色欧美片视频在线观看在线视频| 一区二区三区欧美久久| 欧美嫩在线观看| 免播放器亚洲一区| 国产色爱av资源综合区| 99r国产精品| 天天综合网天天综合色| 欧美成人video| 丁香婷婷综合五月| 亚洲精品免费在线| 日韩一区二区视频| 国产不卡免费视频| 亚洲狠狠丁香婷婷综合久久久| 色综合久久中文综合久久牛| 亚洲1区2区3区4区| 久久九九国产精品| 一本高清dvd不卡在线观看| 亚洲国产人成综合网站| 日韩欧美中文一区二区| 成人激情黄色小说| 天天影视网天天综合色在线播放| 精品久久久久久无| 99国产精品久久| 奇米影视在线99精品| 国产欧美日韩精品一区| 欧美日韩国产bt| 国产成人在线视频播放| 一区二区三区四区激情| 精品国产一区二区国模嫣然| 色呦呦网站一区| 国产一区二区三区日韩| 一区二区在线免费| 久久先锋影音av鲁色资源网| 日本电影欧美片| 国产99精品视频| 免费三级欧美电影| 亚洲黄色av一区| 中文字幕精品一区二区精品绿巨人| 欧美吻胸吃奶大尺度电影| 国产馆精品极品| 日韩国产在线观看| 亚洲激情网站免费观看| 中文字幕精品三区| 精品乱码亚洲一区二区不卡| 欧美四级电影网| av男人天堂一区| 国产成人精品一区二| 六月丁香婷婷久久| 午夜精品久久久久久久蜜桃app| 国产色91在线| 精品99一区二区三区| 欧美日本视频在线| 欧美在线播放高清精品| jlzzjlzz亚洲女人18| 国产综合色产在线精品| 日本不卡在线视频| 亚洲韩国精品一区| 亚洲精选在线视频| 亚洲视频网在线直播| 欧美国产欧美亚州国产日韩mv天天看完整| 91精品国产91综合久久蜜臀| 欧美色视频一区| 欧美日韩一区二区三区四区五区| 91啦中文在线观看| 91亚洲精品久久久蜜桃| eeuss影院一区二区三区| 国产999精品久久久久久| 国产精品一品视频| 国产麻豆9l精品三级站| 国产精品99久久久久久有的能看| 久久er99精品| 国产丶欧美丶日本不卡视频| 国产在线麻豆精品观看| 国产在线播放一区三区四| 久久精品久久久精品美女| 久久爱www久久做| 国产一区二区三区美女| 国产精品一级在线| 成人在线综合网站| 成人sese在线| 91成人在线精品| 欧美精品久久99久久在免费线| 欧美视频你懂的| 这里只有精品视频在线观看| 日韩一区二区免费在线电影| 欧美大度的电影原声| 久久久久久毛片| 亚洲欧洲国产专区| 亚洲国产成人av好男人在线观看| 三级一区在线视频先锋| 精品中文av资源站在线观看| 国产精品白丝av| 色av综合在线| 日韩欧美一二三| 国产精品短视频| 五月天丁香久久| 国产精品1区2区| 99精品国产一区二区三区不卡| 欧美日韩美少妇| 久久久久久毛片| 亚洲综合激情网| 精品一区二区三区香蕉蜜桃 | 亚洲精品视频在线观看免费| 午夜精品国产更新| 国产精品小仙女| 91成人在线精品| 久久夜色精品国产噜噜av| 亚洲乱码国产乱码精品精可以看| 日韩国产欧美在线视频| 福利视频网站一区二区三区| 欧美日韩亚洲综合| 国产日韩精品一区二区三区| 亚洲精品你懂的| 国产一区在线看| 欧美性大战xxxxx久久久| 久久久天堂av| 婷婷开心久久网| www.欧美色图| 精品国产乱码久久久久久闺蜜| 亚洲精品日韩综合观看成人91| 久久精品国产99久久6| 欧美综合久久久| 亚洲国产高清不卡| 九一九一国产精品| 欧美日韩国产在线观看| 国产精品久久网站| 精品中文字幕一区二区小辣椒 | 亚洲美女区一区| 国产中文字幕精品| 91麻豆精品国产91久久久久| 亚洲人成精品久久久久| 国产毛片精品视频| 欧美一区二区三区啪啪| 一区2区3区在线看| av不卡免费电影| 日本一区二区三区高清不卡| 九九国产精品视频| 欧美一区二区黄色| 亚洲bt欧美bt精品| 91久久精品一区二区二区| 国产欧美一区二区三区在线看蜜臀 | 欧美电影免费观看高清完整版在 | 久久久精品蜜桃| 日韩成人免费电影| 欧美日韩精品电影| 亚洲一区二区三区免费视频| 一本色道久久综合亚洲精品按摩| 国产精品久久久久婷婷|